CN102385900B - 存储器和灵敏放大器 - Google Patents

存储器和灵敏放大器 Download PDF

Info

Publication number
CN102385900B
CN102385900B CN201110254260.8A CN201110254260A CN102385900B CN 102385900 B CN102385900 B CN 102385900B CN 201110254260 A CN201110254260 A CN 201110254260A CN 102385900 B CN102385900 B CN 102385900B
Authority
CN
China
Prior art keywords
bit line
electronic switch
precharge
pmos pipe
pipe
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110254260.8A
Other languages
English (en)
Other versions
CN102385900A (zh
Inventor
杨光军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201110254260.8A priority Critical patent/CN102385900B/zh
Publication of CN102385900A publication Critical patent/CN102385900A/zh
Application granted granted Critical
Publication of CN102385900B publication Critical patent/CN102385900B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Dram (AREA)
  • Static Random-Access Memory (AREA)

Abstract

一种存储器和灵敏放大器。所述灵敏放大器包括:预充电单元和位线调整单元,所述位线调整单元包括电子开关、偏置电压生成单元和调整晶体管,所述电子开关,根据位线调整单元控制信号,在位线预充电时断开,在位线预充电后导通;所述偏置电压生成单元,在所述电子开关断开时产生第一偏置电压信号,在所述电子开关导通时产生第二偏置电压信号;所述调整晶体管在接收到第一偏置电压信号时导通,由数据线节点对位线节点充电,在接收到第二偏置电压信号时断开,输出位线电流。本发明可以减小电路中电流的损耗,降低存储器的功耗以及提高存储器的速度,并能有效地实现调整晶体管的工作过程与预充电过程更加相关。

Description

存储器和灵敏放大器
技术领域
本发明涉及存储器电路,特别涉及一种存储器和灵敏放大器。
背景技术
灵敏放大器(SA,SenseAmplifier)是存储器的一个重要组成部分,直接影响存储器的读取速度。灵敏放大器感应位线(bit-line)上的小信号变化并通过放大所述小信号变化来得到存储单元上储存的数据。在感应位线(bit-line)上的小信号变化前,灵敏放大器会将位线电压调整至固定值,以使位线电压尽快稳定,进而可在读取时感应到稳定的位线电流。
图1是现有的一种存储器的灵敏放大器的电路图,包括:预充电单元11、位线调整单元12、电流镜单元13、比较单元14、输出单元15和下拉单元16。
在读取存储单元22前,预充电控制信号PRE为低电平,预充电单元11(包括预充电晶体管mp)对数据线dl进行预充电,位线调整单元12(包括可变增益放大器A1和调整晶体管m8)对位线bl进行预充电,即位线节点VD的电压随调整晶体管m8输入端的电压升高而被快速充电至高电平。当位线节点VD的电压升高至一预定值时,反馈节点VC的电压从高电平转为低电平,将调整晶体管m8关闭。
在读取存储单元22时,预充电控制信号PRE为高电平,由译码单元21选中的存储单元22的电流被读到位线节点VD上,调整晶体管m8处于不完全关断状态,其电流值被钳位到与位线bl的电流(位线电流)相同的值,位线电流经电流镜单元13的输入晶体管mr和镜像晶体管m7,获得镜像电流Im7,比较单元14根据对镜像电流Im7与参考电流Iref进行比较的结果,对数据节点VF进行充电或放电,以此升高或降低数据节点VF的电压(数据电压),输出单元15根据数据电压输出数据Sout为1或0。下拉单元16(包括下拉晶体管md)在预充电控制信号PRE为低电平时将数据节点VF的电压下拉至0。
然而,如图1所示的灵敏放大器,位线调整单元12中调整晶体管m8的导通或者断开由可变增益放大器A1来控制,即所述可变增益放大器A1通过反馈位线节点VD的电压来控制所述调整晶体管m8的状态。那么,位线调整单元都必须分别包括可变增益放大器和调整晶体管,并且其中的可变增益放大器只能对应控制一个调整晶体管,由此导致电路中的电流损耗较大,相应地,存储器的整体功耗也比较大。
发明内容
本发明解决的问题是提供一种存储器和灵敏放大器,以有效地减小灵敏放大器中电流损耗以及存储器功耗过大的问题。
为解决上述问题,本发明提供一种灵敏放大器,包括:
预充电单元,在位线预充电时,根据预充电控制信号对数据线节点进行充电;
位线调整单元,在位线预充电时,由所述数据线节点对位线节点进行充电,在位线预充电后,输出位线电流;
所述位线调整单元包括电子开关、偏置电压生成单元,以及具有第一端、第二端和控制端的调整晶体管,
所述电子开关,根据位线调整单元控制信号,在位线预充电时断开,在位线预充电后导通,所述位线调整单元控制信号与所述预充电控制信号相位相反;
所述偏置电压生成单元,在所述电子开关断开时产生第一偏置电压信号,在所述电子开关导通时产生第二偏置电压信号;
所述调整晶体管的第一端连接所述数据线节点,第二端连接所述位线节点,控制端接收所述偏置电压生成单元输出的偏置电压信号,所述调整晶体管在接收到第一偏置电压信号时导通,在接收到第二偏置电压信号时断开。
可选的,所述偏置电压生成单元包括第一PMOS管和第二PMOS管,所述第一PMOS管的栅极接地,源极接电源,漏极连接所述第二PMOS管的源极;所述第二PMOS管的漏极接地,栅极作为所述偏置电压生成单元的输入端,连接所述电子开关的输出端。
可选的,所述偏置电压生成单元还包括第三PMOS管,所述第三PMOS管的栅极接地,源极接电源,漏极连接所述第二PMOS管的栅极。
可选的,所述电子开关包括反相器、第一NMOS管和第二NMOS管,所述反相器接收所述位线调整单元控制信号,输出端连接所述第二NMOS管的栅极;所述第二NMOS管的源极耦接于所述第一NMOS管的漏极,漏极为所述电子开关的输出端;所述第一NMOS管的栅极与漏极相连,源极接地。
可选的,所述电子开关还包括第四PMOS管,所述第四PMOS管的栅极连接所述反相器的输入端,源极连接所述第二NMOS管的源极,漏极连接所述第一NMOS管的漏极。
本发明还提供一种包括以上任一项所述的灵敏放大器的存储器。
与现有技术相比,上述技术方案具有以下优点:
1)控制调整晶体管导通或者断开状态的信号由偏置电压生成单元产生,不再依赖于位线节点上的电压,这样,偏置电压生成单元可以用于控制多个存储单元对应的调整晶体管,从而减小了电路中电流的损耗,进而降低了存储器的功耗;
2)可以通过调整位线调整单元控制信号,使其有效地跟踪预充电控制信号,从而保证调整晶体管的工作过程(打开或者关闭)与预充电过程更相关。
附图说明
图1是现有的一种存储器的灵敏放大器的电路图;
图2是本发明灵敏放大器的一种实施例电路结构示意图;
图3是本发明灵敏放大器的另一种实施例中位线调整单元的电路结构示意图。
具体实施方式
由前述分析可知,现有技术的灵敏放大器中位线调整单元包括可变增益放大器和调整晶体管,所述可变增益放大器产生的反馈电压只能控制一个调整晶体管的导通或者断开,这样的电路消耗了大量的电流,并导致存储器的功耗过大。而本发明的灵敏放大器中,位线调整单元增加了电子开关和偏置电压生成单元,所述偏置电压生成单元生成的偏置信号能同时控制多个调整晶体管的导通或者断开,这样就减小了位线调整单元的电流损耗,进而降低了存储器的功耗。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
参考图2,本发明灵敏放大器的一种实施例包括:预充电单元11、位线调整单元17、电流镜单元13、比较单元14、输出单元15和下拉单元16。图2还示出了存储器的译码单元21和存储单元22。
预充电单元11,包括预充电晶体管mp,在位线预充电时(即预充电控制信号PRE为低电平时),对数据线dl进行预充电。所述预充电晶体管mp的栅极接收所述预充电控制信号PRE;源极连接电源VDD;漏极连接所述数据线节点VE(也可以说,连接数据线dl),并输出数据线电压。
位线调整单元17包括电子开关171、偏置电压生成单元172和调整晶体管m8。所述电子开关171,根据位线调整单元控制信号ENB,在位线预充电时断开,在位线预充电后导通,所述位线调整单元控制信号ENB与所述预充电控制信号PRE的相位相反;所述偏置电压生成单元172,根据所述电子开关171的导通或者断开状态,产生不同的偏置电压信号SA_BIAS,具体地,在所述电子开关171断开时(位线预充电时),所述偏置电压生成单元172产生第一偏置电压信号(高电平信号),在所述电子开关171导通时(位线预充电后),所述偏置电压生成单元172产生第二偏置电压信号(低电平信号);所述调整晶体管m8的源极(或漏极)连接数据线节点VE,漏极(或源极)连接位线bl,控制端接收所述偏置电压信号SA_BIAS。
位线调整单元17,在位线预充电时(预充电控制信号PRE为低电平,位线调整单元控制信号ENB为高电平),所述偏置电压生成单元172产生第一偏置电压信号,在所述第一偏置电压信号的控制下,所述调整晶体管m8导通,由所述预充电单元11输出的数据线电压调整位线bl的电压(位线电压);在位线预充电后(预充电控制信号PRE为高电平,位线调整单元控制信号ENB为低电平),所述偏置电压生成单元172产生第二偏置电压信号,在所述第二偏置电压信号的控制下,所述调整晶体管m8处于弱导通状态(或者说,不完全关断状态),此时,译码单元21选中的存储单元22的电流被读到位线节点VD上,所述调整晶体管m8的电流值被钳位到与位线bl的电流(位线电流)相同的值,并将所述位线电流输出。
电流镜单元13,对位线调整单元17输出的位线电流进行镜像,获得镜像电流Im7。电流镜单元13的输入端连接数据线节点VE,输出端连接数据节点VF。
电流镜单元13包括栅极相连的输入晶体管mr和镜像晶体管m7,所述输入晶体管mr和所述镜像晶体管m7的源极连接电源VDD;所述输入晶体管mr的漏极连接数据线节点VE,所述输入晶体管mr和镜像晶体管m7的栅极也连接数据线节点VE,用于输入位线电流;所述镜像晶体管m7的漏极连接数据节点VF,用于输出镜像电流Im7。其中,所述输入晶体管mr的漏极电压为数据线电压,所述镜像晶体管m7的漏极电压为数据电压。
在位线预充电结束后(此时,预充电控制信号PRE为高电平),位线调整单元17的调整晶体管m8的电流被钳位至位线电流,电流镜单元13的输入晶体管mr的电流与调整晶体管m2的电流相同,即等于位线电流。位线电流与镜像电流的比值为输入晶体管mr的沟道长宽比与镜像晶体管m1的沟道长宽比的比值。
比较单元14,比较电流镜单元13输出的镜像电流Im7与参考电流Iref,在镜像电流Im7大于参考电流Iref时对数据节点VF进行充电,升高数据电压;在镜像电流Im7小于参考电流Iref时对数据节点VF进行放电,降低数据电压。
输出单元15,基于数据节点VF上的数据电压输出对应的输出数据Sout。所述输出单元15包括反相器151和152,所述反相器151和152对接收的数据电压信号进行整形和放大,并最终输出数据Sout。
下拉单元16,包括下拉晶体管md,在位线预充电时,将数据电压VF拉低至0。具体地,位线预充电时,预充电控制信号PRE为低电平,则其反相信号即为高电平,此时下拉晶体管md导通,故而将数据电压VF的电压下拉至0。
下面再结合附图对本发明灵敏放大器的位线调整单元做详细介绍。
图3示出了本发明灵敏放大器的另一种实施例中位线调整单元的电路结构示意图。如图3所示,灵敏放大器的位线调整单元17包括电子开关171、偏置电压生成单元172和调整晶体管m8。
本实施例中,所述电子开关171包括反相器INV1、第一NMOS管m4、第二NMO管m5和第四PMOS管m6,所述反相器INV1的输入端接收位线调整单元控制信号ENB,输出端连接所述第二NMOS管m5的栅极;所述第一NMOS管m4的源极接地,栅极与漏极相连,并连接所述第四PMOS管m6的漏极;所述第四PMOS管m6的栅极连接所述反相器INV1的输入端,源极连接所述第二NMOS管m5的源极,所述第二NMOS管m5漏极为所述电子开关171的输出端。
所述偏置生成单元172,包括第一PMOS管m1、第二PMOS管m2和第三PMOS管m3,所述第一PMOS管m1和所述第三PMOS管m3的栅极共同连接于地,源极均连接电源VDD,所述第一PMOS管m1的漏极连接所述第二PMOS管m2的源极;所述第二PMOS管m2的漏极接地,栅极连接所述第三PMOS管m3的漏极。其中所述第二PMOS管m2的栅极作为偏置电压生成单元172的输入端,连接所述电子开关171的输出端;所述第二PMOS管m2的源极作为偏置电压生成单元172的输出端,输出偏置电压信号SA_BIAS。
所述调整晶体管m8包括连接数据线dl的第一端(源极或漏极),连接位线bl的第二端(漏极或源极),以及连接所述偏置电压生成单元172输出端的控制端(栅极)。
上述公开的电子开关电路仅作为一种举例说明,不能用以限制本发明的内容。在其他实施方式中,所述电子开关171还可以包括其他电路连接方式,例如,所述电子开关171包括反相器INV1、第一NMOS管m4和第二NMOS管m5,而不包括第四PMOS管m6,所述反相器INV1、第一NMOS管m4和第二NMOS管m5的连接方式与上述实施方式类似,只是第一NMOS管m4的栅极和漏极直接连接于第二NMOS管m5的源极上。再如,在其他实施例中,还可以用PMOS管来替代图3中所示的第一NMOS管m4和第二NMOS管m5,当然为保证仍然满足所述位线调整单元中电子开关的基本功能,还需对电路进行变形,此为本领域技术人员公知,本领域技术人员可在不违背本发明内容和精神的情况下做类似推广。
下面结合图3对位线调整单元的工作原理做详细说明。
位线预充电时,预充电控制信号PRE为低电平,那么与其相位相反的位线调整单元控制信号ENB则为高电平,经过反相器INV1后变为低,所述电子开关171中的第二NMOS管m5断开。此时,偏置电压生成单元172中的第一PMOS管m1和第三PMOS管m3处于导通状态,第三PMOS管m3漏极的电压为高,第二PMOS管m2的栅极电压也为高,所以第二PMOS管m2处于断开状态。此时,偏置电压信号SA_BIAS为高,进而使得调整晶体管m8导通,从而实现了数据线dl对位线bl的充电。
位线充电结束后(读取存储单元时),预充电控制信号PRE变为高电平,那么与其相位相反的位线调整单元控制信号ENB则为低电平,经过反相器INV1后变为高,所述电子开关171中的第二NMOS管m5导通,第一NMOS管m4和第四PMOS管m6也导通。此时由于第一NMOS管m4、第二NMOS管m5和第四PMOS管m6的下拉作用使得第三PMOS管m3漏极的电压降低,所以第二PMOS管m2栅极的电压降低。当第二PMOS管m2的源极与栅极电压差大于其阈值电压时,第二PMOS管m2导通。由于第二PMOS管m2的下拉作用使得输出的偏置电压信号SA_BIAS变为低,此时的调整晶体管m8处于弱导通(或称为不完全关断)状态,调整晶体管m8的电流被钳位至位线电流。
由上述分析可以看出,与现有技术的位线调整单元不同,控制调整晶体管m8导通或者断开状态的信号不再依赖于位线节点上的电压,而是由偏置电压生成单元172产生,这样所述偏置电压生成单元172生成的偏置电压信号SA_BIAS就可以用于控制多个存储单元对应的调整晶体管,所以能减小电路中电流的损耗,进而降低存储器的功耗。
本实施例中,所述偏置电压生成单元172还包括第三PMOS管m3,所述第三PMOS管m3的作用在于调整第二PMOS管m2的栅极电压,进而保证偏置电压信号SA_BIAS的电压比较稳定。如图3所示,偏置电压信号SA_BIAS的电压近似等于第二PMOS管m2的阈值电压和第二PMOS管m2的栅极电压之和。在实际应用中,所述第二PMOS管m2和第三PMOS管m3的阈值电压会受工艺或者温度的影响而发生偏移,由于第二PMOS管m2和第三PMOS管m3的晶体管类型相同,所以其阈值电压会随着工艺和温度的影响同时升高或者降低。这样,当第二PMOS管m2和第三PMOS管m3的阈值电压同时升高后,第三PMOS管m3的导通电阻增大,导致第三PMOS管m3的漏极电压有所降低,即第二PMOS管的栅极电压有所下降,由于所述第二PMOS管m2的阈值电压有所上升,那么产生的偏置电压信号SA_BIAS的电压值相对稳定。
进一步分析发现,通过调整晶体管m1至m6的宽长比可以使预充电结束后的位线电压处于一预设范围内,例如此预设范围为0.55V~0.83V。当位线电压处于此预设范围,对存储单元进行操作时,位线电流的偏差不大,并且存储速度快,存储器的功耗也比较小。与之对应的,如图1所示的现有技术的灵敏放大器,预充电结束后,位线电压的范围为0.4V~1.2V。当位线电压为0.4V左右时,存储器的速度慢;而当位线电压为1.2V左右时,存储器的功耗又比较大。由此可知,本实施例的灵敏放大器使得预充电结束后,位线上的电压更加受控,从而有效地减小了位线上的电流损耗,提高了存储器的速度。
此外,所述偏置电压信号SA_BIAS受所述位线调整单元控制信号ENB的控制,而所述位线调整单元控制信号ENB与所述预充电控制信号PRE的时序相关,所以能跟踪所述预充电控制信号PRE。可以通过调整所述位线调整单元控制信号ENB的时序,以保证所述调整晶体管m8的打开或者关闭(工作过程)与预充电控制信号(预充电过程)更相关。进一步地,也可以通过调整所述位线调整单元控制信号ENB的时序,使预充电结束后位线上的电压处于预设的范围内(例如0.55V~0.83V),从而减小位线上的电流损耗,提高存储器的速度。
本发明实施例还提供一种存储器,参照图2所示,包括:译码单元21、存储单元22和上述的灵敏放大器。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (6)

1.一种灵敏放大器,包括:
预充电单元,在位线预充电时,根据预充电控制信号对数据线节点进行充电;
位线调整单元,在位线预充电时,由所述数据线节点对位线节点进行充电,在位线预充电后,输出位线电流;
其特征在于,所述位线调整单元包括电子开关、偏置电压生成单元,以及具有第一端、第二端和控制端的调整晶体管,
所述电子开关,根据位线调整单元控制信号,在位线预充电时断开,在位线预充电后导通,所述位线调整单元控制信号与所述预充电控制信号相位相反;
所述偏置电压生成单元,在所述电子开关断开时产生第一偏置电压信号,在所述电子开关导通时产生第二偏置电压信号;
所述调整晶体管的第一端连接所述数据线节点,第二端连接所述位线节点,控制端接收所述偏置电压生成单元输出的偏置电压信号,所述调整晶体管在接收到第一偏置电压信号时导通,在接收到第二偏置电压信号时断开。
2.如权利要求1所述的灵敏放大器,其特征在于,所述偏置电压生成单元包括第一PMOS管和第二PMOS管,所述第一PMOS管的栅极接地,源极接电源,漏极连接所述第二PMOS管的源极;所述第二PMOS管的漏极接地,栅极作为所述偏置电压生成单元的输入端,连接所述电子开关的输出端。
3.如权利要求2所述的灵敏放大器,其特征在于,所述偏置电压生成单元还包括第三PMOS管,所述第三PMOS管的栅极接地,源极接电源,漏极连接所述第二PMOS管的栅极。
4.如权利要求1所述的灵敏放大器,其特征在于,所述电子开关包括反相器、第一NMOS管和第二NMOS管,所述反相器接收所述位线调整单元控制信号,输出端连接所述第二NMOS管的栅极;所述第二NMOS管的源极耦接于所述第一NMOS管的漏极,所述第二NMOS管的漏极为所述电子开关的输出端;所述第一NMOS管的栅极与漏极相连,源极接地。
5.如权利要求4所述的灵敏放大器,其特征在于,所述电子开关还包括第四PMOS管,所述第四PMOS管的栅极连接所述反相器的输入端,所述第四PMOS管的源极连接所述第二NMOS管的源极,所述第四PMOS管的漏极连接所述第一NMOS管的漏极。
6.一种存储器,其特征在于,包括权利要求1至5任一项所述的灵敏放大器。
CN201110254260.8A 2011-08-31 2011-08-31 存储器和灵敏放大器 Active CN102385900B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110254260.8A CN102385900B (zh) 2011-08-31 2011-08-31 存储器和灵敏放大器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110254260.8A CN102385900B (zh) 2011-08-31 2011-08-31 存储器和灵敏放大器

Publications (2)

Publication Number Publication Date
CN102385900A CN102385900A (zh) 2012-03-21
CN102385900B true CN102385900B (zh) 2016-05-18

Family

ID=45825249

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110254260.8A Active CN102385900B (zh) 2011-08-31 2011-08-31 存储器和灵敏放大器

Country Status (1)

Country Link
CN (1) CN102385900B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105185404B (zh) * 2015-07-30 2018-02-06 上海华虹宏力半导体制造有限公司 电荷转移型灵敏放大器
CN105070310B (zh) * 2015-08-11 2018-03-09 深圳芯邦科技股份有限公司 一种带失调校正的灵敏放大器
CN108282153B (zh) * 2017-12-15 2021-09-24 普冉半导体(上海)股份有限公司 一种低电压双边放大的灵敏放大器电路
CN108447518A (zh) * 2018-04-26 2018-08-24 成都锐成芯微科技股份有限公司 一种低电压灵敏放大器电路
CN110235200B (zh) 2019-04-30 2020-08-25 长江存储科技有限责任公司 能够减少读取时间的存储***
CN111863050B (zh) * 2020-07-27 2022-10-28 安徽大学 灵敏放大器、存储器和灵敏放大器的控制方法
US11869624B2 (en) 2020-07-27 2024-01-09 Changxin Memory Technologies, Inc. Sense amplifier, memory and method for controlling sense amplifier
CN111863052B (zh) * 2020-07-27 2022-11-01 安徽大学 灵敏放大器、存储器和灵敏放大器的控制方法
US11887655B2 (en) 2020-08-13 2024-01-30 Anhui University Sense amplifier, memory, and method for controlling sense amplifier by configuring structures using switches
US11862285B2 (en) 2020-09-01 2024-01-02 Anhui University Sense amplifier, memory and control method of sense amplifier
CN111933195B (zh) * 2020-09-01 2022-11-01 安徽大学 灵敏放大器、存储器和灵敏放大器的控制方法
US11929111B2 (en) 2020-09-01 2024-03-12 Anhui University Sense amplifier, memory and method for controlling sense amplifier
CN116798474A (zh) * 2022-03-17 2023-09-22 长鑫存储技术有限公司 电子设备及其驱动方法
CN116994616B (zh) * 2023-08-17 2024-02-27 合芯科技(苏州)有限公司 灵敏放大器、静态随机存储器及灵敏放大器的控制方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777939A (en) * 1995-12-29 1998-07-07 Hyundai Electronics Industries Co. Ltd. Bit line sense amplifier driving circuit of a semiconductor memory device
CN1767059A (zh) * 2004-10-30 2006-05-03 海力士半导体有限公司 测量感测放大器偏移电压的方法及半导体存储器装置
CN102013267A (zh) * 2009-09-07 2011-04-13 上海宏力半导体制造有限公司 存储器和灵敏放大器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777939A (en) * 1995-12-29 1998-07-07 Hyundai Electronics Industries Co. Ltd. Bit line sense amplifier driving circuit of a semiconductor memory device
CN1767059A (zh) * 2004-10-30 2006-05-03 海力士半导体有限公司 测量感测放大器偏移电压的方法及半导体存储器装置
CN102013267A (zh) * 2009-09-07 2011-04-13 上海宏力半导体制造有限公司 存储器和灵敏放大器

Also Published As

Publication number Publication date
CN102385900A (zh) 2012-03-21

Similar Documents

Publication Publication Date Title
CN102385900B (zh) 存储器和灵敏放大器
CN102290086B (zh) 存储器和灵敏放大器
CN102045041B (zh) Rc振荡器及其实现方法
CN104052283B (zh) 开关电流源电路和方法
CN102148051B (zh) 存储器和灵敏放大器
CN102013267B (zh) 存储器和灵敏放大器
CN107464581B (zh) 灵敏放大器电路
CN104505121B (zh) 一种运用于闪存的高速敏感放大器
US8040734B2 (en) Current-mode sense amplifying method
CN102855931B (zh) 存储器及其读取电路
CN106601278A (zh) 一种灵敏放大器
CN105185404B (zh) 电荷转移型灵敏放大器
CN107647477A (zh) Nmos管驱动控制电路、芯片、装置及驱动方法
CN110390967A (zh) 差分式非易失性内存电路
Zhang et al. A low-voltage sense amplifier for embedded flash memories
CN106505849A (zh) 一种时间可控的线性软启动电路
US10133285B2 (en) Voltage droop control
CN106486143B (zh) 灵敏放大器
CN102290087A (zh) 存储器和灵敏放大器
US20140239931A1 (en) Voltage generators having reduced or eliminated cross current
CN102013268B (zh) 位线调整方法和单元、灵敏放大器
CN102044299A (zh) 非易失性存储器及其读取电路
CN103956179B (zh) 一种灵敏放大器及应用其的存储***
US8897054B2 (en) ROM device with keepers
CN104953988A (zh) 高精度抗干扰比较器及方法和应用该比较器的存储器结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: SHANGHAI HUAHONG GRACE SEMICONDUCTOR MANUFACTURING

Free format text: FORMER OWNER: HONGLI SEMICONDUCTOR MANUFACTURE CO LTD, SHANGHAI

Effective date: 20140408

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20140408

Address after: 201203 Shanghai city Zuchongzhi road Pudong New Area Zhangjiang hi tech Park No. 1399

Applicant after: Shanghai Huahong Grace Semiconductor Manufacturing Corporation

Address before: Zuchongzhi road in Pudong Zhangjiang hi tech park Shanghai city Pudong New Area No. 1399 201203

Applicant before: Hongli Semiconductor Manufacture Co., Ltd., Shanghai

C14 Grant of patent or utility model
GR01 Patent grant