CN102074191A - 驱动波形产生方法、驱动电路及显示器 - Google Patents

驱动波形产生方法、驱动电路及显示器 Download PDF

Info

Publication number
CN102074191A
CN102074191A CN201010620209XA CN201010620209A CN102074191A CN 102074191 A CN102074191 A CN 102074191A CN 201010620209X A CN201010620209X A CN 201010620209XA CN 201010620209 A CN201010620209 A CN 201010620209A CN 102074191 A CN102074191 A CN 102074191A
Authority
CN
China
Prior art keywords
semiconductor
oxide
metal
circuit
delay unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201010620209XA
Other languages
English (en)
Inventor
徐世文
姜运国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan COC Display Devices Co Ltd
Original Assignee
Sichuan COC Display Devices Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan COC Display Devices Co Ltd filed Critical Sichuan COC Display Devices Co Ltd
Priority to CN201010620209XA priority Critical patent/CN102074191A/zh
Publication of CN102074191A publication Critical patent/CN102074191A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

本发明公开了一种驱动波形产生方法、驱动电路及显示器。其中,该驱动电路包括:开通关断电路(1);驱动单元(2),用于产生驱动信号;延时单元(3),连接于开通关断电路(1)与驱动单元(2)之间,接收并处理驱动信号,以延时开通开通关断电路(1)。通过本发明,能够实现消除振荡,使得驱动波形稳定。

Description

驱动波形产生方法、驱动电路及显示器
技术领域
本发明涉及一种驱动波形产生方法、驱动电路及显示器。
背景技术
现有技术中的X驱动板寻址期波形产生会出现上升波形振荡的现象,使得驱动波形变得很不稳定,主要原因是寻址期产生电路中的MOS管驱动电路过于简单,对MOS管的驱动采用直接电压驱动的形式,使得MOS管迅速开通直到寻址期结束,这样由于MOS管开通太快在驱动波形的上升沿就会产生振荡的现象,产生的波形不规则,不能很好的配合Y板波形的产生。
图1是相关技术的驱动电路的结构示意图;图2是根据图1所示的驱动电路产生的振荡波形的示意图。如图1所示,原波形产生电路产生的寻址期电平波形有一个振荡的过程,原驱动电路是将5V驱动信号变换成15V后直接的驱动MOS管开通和关断,这样MOS管的动作非常迅速,驱动波形到来后MOS管直接就开通,由于驱动电路带的负载是屏,而屏相当于是电容性负载,MOS管开通时相当于瞬间将高压加在屏之上,这样引线的感性负载和屏的容性负载串接在一起引起电路的振荡,使得开通波形的趋近稳定时间变长,影响波形的产生效果,其中该驱动电路产生的振荡波形如图2所示。
目前针对相关技术的由于MOS管开通太快在驱动波形的上升沿就会产生振荡的现象,产生的波形不规则,不能很好的配合Y板波形的产生的问题,目前尚未提出有效的解决方案。
发明内容
针对相关技术的由于MOS管开通太快在驱动波形的上升沿就会产生振荡的现象,产生的波形不规则,不能很好的配合Y板波形的产生的问题,目前尚未提出有效的问题而提出本发明,为此,本发明的主要目的在于提供一种驱动波形产生方法、驱动电路及显示器,以解决上述问题。
为了实现上述目的,根据本发明的一个方面,提供了一种驱动电路,该驱动电路包括:开通关断电路;驱动单元,用于产生驱动信号;延时单元,连接于开通关断电路与驱动单元之间,接收并处理驱动信号,以延时开通开通关断电路。
进一步地,开通关断电路包括第一MOS管;延时单元包括:可调电阻;反向二极管,反向二极管的两端分别通过第一端点和第二端点并联于可调电阻的两端;其中,第一端点与驱动单元连接,第二端点连接于第一MOS管的栅极。
进一步地,延时单元还包括:第一支路,连接于第一MOS管的栅极和漏极之间,包括串联连接的电容、第一电阻和第一二极管。
进一步地,在第一二极管的两端并联一个第二电阻。
进一步地,在反向二极管的两端并联一个第三电阻。
进一步地,反向二极管的任意一端串联一个第三电阻。
为了实现上述目的,根据本发明的另一方面,提供了一种驱动波形产生方法,该驱动波形产生方法包括:驱动单元发送驱动信号;延时单元接收并处理驱动信号,使开通开通关断电路延时开通。
进一步地,延时单元接收并处理驱动信号,使开通开通关断电路延时开通的步骤包括:延时单元接收驱动信号的驱动电压;延时单元中的可调电阻对开通关断电路中的第一MOS管的栅极电容充电,以获取第一电容电压;当第一电容电压到达第一MOS管的开启电压时,第一电容电压保持不变;驱动电压通过延时单元中的第一支路流通,对第一支路中的电容进行充电,以使第一MOS管的栅极和源极的电压下降,其中,第一支路包括:电容、第一电阻和第一二极管。
进一步地,延时单元通过调节可调电阻,以控制驱动电压的上升时间。
为了实现上述目的,根据本发明的又一方面,提供了一种显示器,该显示器包括上述任意一种驱动电路。
通过本发明,采用开通关断电路;驱动单元,用于产生驱动信号;延时单元,连接于开通关断电路与驱动单元之间,接收并处理驱动信号,以延时开通开通关断电路,解决了相关技术的由于MOS管开通太快在驱动波形的上升沿就会产生振荡的现象,产生的波形不规则,不能很好的配合Y板波形的产生的问题,进而实现消除振荡,使得驱动波形稳定的效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是相关技术的驱动电路的结构示意图;
图2是根据图1所示的驱动电路产生的振荡波形的示意图;
图3是根据本发明实施例的驱动电路的结构示意图;
图4是根据本发明优选实施例的驱动电路的结构示意图;
图5是根据本发明优选实施例的驱动电路的结构示意图;
图6是根据图5所示的驱动电路产生的波形的示意图;以及
图7是根据本发明实施例的驱动波形产生方法的流程图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本发明。
图3是根据本发明实施例的驱动电路的结构示意图;图4是根据本发明优选实施例的驱动电路的结构示意图;图5是根据本发明优选实施例的驱动电路的结构示意图。如图3和图4所示所示,该驱动电路包括:开通关断电路1;驱动单元2,用于产生驱动信号;延时单元3,连接于开通关断电路1与驱动单元2之间,接收并处理驱动信号,以延时开通开通关断电路1。
本发明上述实施例属于X驱动板寻址期驱动波形产生电路,X板寻址期的波形是固定电压的电平信号,主要是配合Y板的驱动波形信号,产生X板寻址期的波形采用MOS管开通关断电路,波形产生的好与坏由MOS管的驱动电路决定,本发明实施例采用这种比较简单的方法解决了MOS开通过程中的波形上升太快引起的振荡问题,达到了消除振荡,使得驱动波形稳定的效果。
如图5所示,在本发明实施例中,开通关断电路1包括第一MOS管;延时单元3包括:可调电阻;反向二极管,反向二极管并联于可调电阻的两端,并联后分别相交于第一端点和第二端点;其中,第一端点与驱动单元2连接,第二端点连接于第一MOS管的栅极。该步骤实现了反向二极管的两端分别通过第一端点和第二端点并联于可调电阻的两端。
在上述实施例中,延时单元3还可以包括:第一支路连接于所述第一MOS管的栅极和漏极之间,包括串联连接的电容、第一电阻和第一二极管。优选的,在第一二极管的两端可以并联一个第二电阻。在反向二极管的两端可以并联一个第三电阻。在反向二极管的任意一端可以串联一个第三电阻。
本发明上述实施例实现驱动电路在5V驱动信号变换成15V的电路后部增加了延时单元,具体的可以是MOS管延时开通电路,即实现在现有技术驱动电路中增加了MOS管的延时开通电路,这样使得MOS管的开通变的缓慢,不再迅速开通,调节延时开通的时间可以消除MOS管快速开通过程中电路产生的振荡,而且通过调节延时时间可以减小开通过程中的暂态反应时间。增加的电路部分只对开通过程起到延时作用,对MOS的关断不影响。
在图5中,左侧虚线框内的电路是驱动电路,即MOS管15V驱动波形产生芯片,后面接的是可调电阻和反向二极管的并联电路连接到MOS管的栅极,在MOS管的栅极和漏极之间还增加了电容、电阻和二极管的串联电路,这部分电路就是用来产生开通延时的电路。
当15V的驱动信号到来的时候,首先通过可调电阻对MOS管的栅极电容充电,当MOS的栅极电容电压达到MOS管的开启电压后,MOS管开始开通并进入正向放大作用区内,这时MOS管的栅极电压不再有明显的增加,基本保持不变,这样由15V和MOS管栅极之间的压差在可调电阻上产生的电流开始通过栅、漏极之间并接的电容支路流通,电容进行恒流充电,而MOS管栅极和源极的电压是基本不变的,所以MOS管漏、源极的电压开始线性下降,由于MOS的供电电压是不变的,所以等效加在屏电容上的电压开始线性上升。
通过调节可调电阻的值,可以改变对电容充电的电流的大小,这样就可以控制电压线性上升的时间。
实际的X板寻址期驱动波形不要求缓慢上升,所以可以调节可调电阻值的大小使得电压线性上升时间达到最小,使波形上升变陡同时消除振荡。图6是根据图5所示的驱动电路产生的波形的示意图,本发明图5所示的实施例中产生的波形图6所示。
改进后的驱动电路对MOS开通进行了延时处理,但对MOS的关断并不产生明显影响,当MOS关断的时候,延时电容的能量通过与可调电阻并联的二极管将能量放掉,因此电容的放电速度是非常快的,MOS管仍能迅速关断。
图7是根据本发明实施例的驱动波形产生方法的流程图。如图7所示,该方法包括如下步骤:
步骤S702,通过图3所示的驱动单元1来产生并发送驱动信号。
步骤S704,通过图3所示的延时单元3来接收并处理驱动信号的驱动电压,以延时开通开通关断电路。
本发明上述实施例中的驱动波形产生方法解决了MOS管开通过程中的波形上升太快引起的振荡问题,实现了MOS管的开通变得缓慢,不再迅速开通,实现消除振荡,使得驱动波形稳定的效果。
本发明上述实施例中,延时单元接收并处理所述驱动信号,使开通开通关断电路延时开通的步骤包括:延时单元接收驱动信号的驱动电压;延时单元中的可调电阻对开通关断电路中的第一MOS管的栅极电容充电,以获取第一电容电压;当第一电容电压到达第一MOS管的开启电压时,第一电容电压保持不变;驱动电压通过延时单元中的第一支路流通,对第一支路中的电容进行充电,以使第一MOS管的栅极和源极的电压下降,其中,第一支路包括:电容、第一电阻和第一二极管。
优选的,延时单元通过调节可调电阻,以控制驱动电压的上升时间。
具体的,本发明上述方法可以实现当15V的驱动信号到来的时候,首先通过可调电阻对MOS管的栅极电容充电,当MOS的栅极电容电压达到MOS管的开启电压后,MOS管开始开通并进入正向放大作用区内,这时MOS管的栅极电压不再有明显的增加,基本保持不变,这样由15V和MOS管栅极之间的压差在可调电阻上产生的电流开始通过栅、漏极之间并接的电容支路流通,电容进行恒流充电,而MOS管栅极和源极的电压是基本不变的,所以MOS管漏、源极的电压开始线性下降,由于MOS的供电电压是不变的,所以等效加在屏电容上的电压开始线性上升。
需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机***中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本发明还提供了一种显示器,该显示器包括上述任意一种驱动电路。
从以上的描述中,可以看出,本发明实现了如下技术效果:本发明解决了相关技术的由于MOS管开通太快在驱动波形的上升沿就会产生振荡的现象,产生的波形不规则,不能很好的配合Y板波形的产生的问题,进而实现消除振荡,使得驱动波形稳定的效果。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种驱动电路,其特征在于,包括:
开通关断电路(1);
驱动单元(2),用于产生驱动信号;
延时单元(3),连接于所述开通关断电路(1)与所述驱动单元(2)之间,接收并处理所述驱动信号,以延时开通所述开通关断电路(1)。
2.根据权利要求1所述的电路,其特征在于,
开通关断电路(1)包括第一MOS管;
所述延时单元(3)包括:
可调电阻;
反向二极管,所述反向二极管的两端分别通过第一端点和第二端点并联于所述可调电阻的两端;其中,
所述第一端点与所述驱动单元(2)连接,第二端点连接于所述第一MOS管的栅极。
3.根据权利要求2所述的电路,其特征在于,所述延时单元(3)还包括:
第一支路,连接于所述第一MOS管的栅极和漏极之间,包括串联连接的电容、第一电阻和第一二极管。
4.根据权利要求3所述的方法,其特征在于,在所述第一二极管的两端并联一个第二电阻。
5.根据权利要求4所述的方法,其特征在于,在所述反向二极管的两端并联一个第三电阻。
6.根据权利要求2所述的方法,其特征在于,所述反向二极管的任意一端串联一个第三电阻。
7.一种驱动波形产生方法,其特征在于,包括:
驱动单元发送驱动信号;
延时单元接收并处理所述驱动信号,使开通开通关断电路延时开通。
8.根据权利要求7所述的方法,其特征在于,延时单元接收并处理所述驱动信号,使开通开通关断电路延时开通的步骤包括:
延时单元接收所述驱动信号的驱动电压;
所述延时单元中的可调电阻对所述开通关断电路中的第一MOS管的栅极电容充电,以获取第一电容电压;
当所述第一电容电压到达所述第一MOS管的开启电压时,所述第一电容电压保持不变;
所述驱动电压通过所述延时单元中的第一支路流通,对所述第一支路中的电容进行充电,以使所述第一MOS管的栅极和源极的电压下降,其中,所述第一支路包括:电容、第一电阻和第一二极管。
9.根据权利要求8所述的方法,其特征在于,所述延时单元通过调节所述可调电阻,以控制所述驱动电压的上升时间。
10.一种显示器,其特征在于,包括权利要求1-6中任意一种驱动电路。
CN201010620209XA 2010-12-31 2010-12-31 驱动波形产生方法、驱动电路及显示器 Pending CN102074191A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201010620209XA CN102074191A (zh) 2010-12-31 2010-12-31 驱动波形产生方法、驱动电路及显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010620209XA CN102074191A (zh) 2010-12-31 2010-12-31 驱动波形产生方法、驱动电路及显示器

Publications (1)

Publication Number Publication Date
CN102074191A true CN102074191A (zh) 2011-05-25

Family

ID=44032711

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010620209XA Pending CN102074191A (zh) 2010-12-31 2010-12-31 驱动波形产生方法、驱动电路及显示器

Country Status (1)

Country Link
CN (1) CN102074191A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107425701A (zh) * 2016-05-19 2017-12-01 三菱电机株式会社 延迟时间校正电路、半导体器件驱动电路以及半导体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4528494A (en) * 1983-09-06 1985-07-09 General Electric Company Reverse-phase-control power switching circuit and method
EP0515961A1 (de) * 1991-05-25 1992-12-02 ABBPATENT GmbH Schaltung zur Steuerung eines Wechselstromes
CN101719763A (zh) * 2008-12-12 2010-06-02 四川虹欧显示器件有限公司 开关电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4528494A (en) * 1983-09-06 1985-07-09 General Electric Company Reverse-phase-control power switching circuit and method
EP0515961A1 (de) * 1991-05-25 1992-12-02 ABBPATENT GmbH Schaltung zur Steuerung eines Wechselstromes
CN101719763A (zh) * 2008-12-12 2010-06-02 四川虹欧显示器件有限公司 开关电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107425701A (zh) * 2016-05-19 2017-12-01 三菱电机株式会社 延迟时间校正电路、半导体器件驱动电路以及半导体装置
CN107425701B (zh) * 2016-05-19 2019-11-29 三菱电机株式会社 延迟时间校正电路、半导体器件驱动电路以及半导体装置

Similar Documents

Publication Publication Date Title
CN101895281B (zh) 一种开关电源的新型mos管驱动电路
CN102148614B (zh) 脉冲产生电路及方法、基准电压产生及其推动电路及方法
CN205544915U (zh) 电源控制电路、电子调速器及无人飞行器
CN105048791A (zh) 功率管控制***和用于开关电源的外置功率管驱动电路
CN106877842A (zh) 一种大幅度皮秒级窄脉冲发生电路
CN106059552A (zh) 基于mosfet开关动态特性的驱动电路
CN101882926A (zh) 一种恒流驱动芯片上电复位电路
CN203166853U (zh) 一种上电复位电路
CN103064376B (zh) 集中供电机架式设备功能模块热插拔控制***
CN103986315B (zh) 基于有源栅极电流控制方式的igbt电流源驱动电路及其控制方法
CN106301332A (zh) 用于缓启动供电回路放电的电路
KR102056530B1 (ko) 액티브 펜, 승압 회로 및 이의 제어 방법
CN204858960U (zh) 功率管控制***和用于开关电源的外置功率管驱动电路
CN107634745A (zh) 一种用于栅控器件的栅极充放电调节电路
CN102332755A (zh) 低压驱动电容负载的能量回收电路及其驱动方法
CN102074191A (zh) 驱动波形产生方法、驱动电路及显示器
WO2024103853A1 (zh) 功率器件驱动电路、半导体器件测试电路及***
CN103441669B (zh) 累加电荷泵
CN207368649U (zh) 一种启动冲击电流抑制电路
CN204012687U (zh) 具有上电缓冲功能的保护电路
CN111313882A (zh) 一种驱动装置、功率器件及其驱动方法
CN207283434U (zh) 一种瞬时大功率电能量转移脉冲装置
CN202231633U (zh) 高压脉冲电源
CN201210669Y (zh) 一种mos管驱动电路
CN103247411B (zh) 一种电磁铁驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20110525