CN101777912B - 一种非固定采样频率的软件锁相环实现方法 - Google Patents

一种非固定采样频率的软件锁相环实现方法 Download PDF

Info

Publication number
CN101777912B
CN101777912B CN2010100396941A CN201010039694A CN101777912B CN 101777912 B CN101777912 B CN 101777912B CN 2010100396941 A CN2010100396941 A CN 2010100396941A CN 201010039694 A CN201010039694 A CN 201010039694A CN 101777912 B CN101777912 B CN 101777912B
Authority
CN
China
Prior art keywords
phase
theta
controlled oscillator
voltage
reference signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2010100396941A
Other languages
English (en)
Other versions
CN101777912A (zh
Inventor
谢川
陈国柱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang University ZJU
Original Assignee
Zhejiang University ZJU
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang University ZJU filed Critical Zhejiang University ZJU
Priority to CN2010100396941A priority Critical patent/CN101777912B/zh
Publication of CN101777912A publication Critical patent/CN101777912A/zh
Application granted granted Critical
Publication of CN101777912B publication Critical patent/CN101777912B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种非固定采样频率的软件锁相环实现方法,首先采用DSP的周期计数器模拟锁相环数控振荡器,得到数控振荡器输出信号;然后以数控振荡器输出信号为基准信号,利用DQ变换鉴相方式求出电网电压与基准信号间相位误差;再根据数控振荡器输出信号和电网电压与基准信号之间的相位误差,建立锁相环***闭环传递函数特征方程,确定设计环路滤波器的参数。本发明能实现基波周期内保持固定采样点数,适用于重复控制各种并网变流设备,如有源电力滤波、新能源发电并网变流器等;采用DQ变换的鉴相方式,对谐波和不平衡电网有很好的抑制能力和抗电网电压波动,保证锁相环在电网电压存在多次过零、电压谐波、电压波动和电网电压不平衡情况下可靠工作。

Description

一种非固定采样频率的软件锁相环实现方法
技术领域
本发明涉及一种锁相环的实现方法,尤其是一种非固定采样频率的软件锁相环实现方法,属于信号处理技术领域。
背景技术
电网基波初相角与频率是电力***FACTS、新能源并网发电变流器和不间断电源(UPS)等运行的重要信息。目前,获得这些信息的主要途径是采用模拟锁相环技术、数字锁相环技术及基于DSP的软件锁相环技术。
模拟锁相环和数字锁相环均要采用额外的硬件实现,模拟锁相环存在有直流零点漂移、部件饱和、须进行初始校正,且有假锁、失锁、抖动、可靠性低等问题;数字锁相环同样对器件要求较高,而且采用数字电路设计低通滤波器比较困难,精度难以提高。而且更重要的是,这两种方法都是依赖于对过零时刻的检测,但是实际电力***中电压电流存在的谐波,使得信号零点与基波零点不一致,并且可能在实际过零处出现多次过零,从而使检测结果不准确。
通过现有国内外技术文献的检索发现,基于DSP的三相软件锁相环策略在电力电子装置中被广泛研究和应用。Vikram Kaura和Vladimir Blasko在文献《Operation of a phase locked loop system under distorted utilityconditions》(IEEE Transactions on Industry Application[J],vol.33,no.1,1997,pages:58-63.)中提出了一种新颖的三相锁相环策略,该锁相环具有如下特点:1)完全由软件实现,不需要任何硬件电路滤波器;2)在电网电压存在畸变、谐波、多次过零和频率波动等情况下,锁相环能可靠工作。韩国学者Se-Kyo Chung对三相软件锁相环技术做了进一步研究,给出了离散域的数学模型和分析了电网电压存在谐波畸变、不平衡和直流偏置等情况对锁相环性能影响,并将结论发表在文章《A phase tracking system fora three phase utiltiy interface inverter》(IEEE Transactions on PowerElectronics[M],vol.15,no.3,2000,pages:431-438.)上。在国内也有一些相关研究文献,华中科技大学琚兴宝等人在文献《基于DSP的三相软件锁相环设计》(通信电源技术,2004,21(5):第1-4页)中推出了一种采用滞后控制器的三相软件锁相环***,提高锁相环谐波抑制能力。周卫平、吴国正和夏立在文章《基波相位和频率的高精度检测及在有源电力滤波器中的应用》(中国电机工程学报,2004,24(4):91-96页)中,提出一种高精度的基于三角函数正交性和自适应滤波的原理构造相位跟踪闭环控制的锁相环策略。中国专利(专利号为ZL 200510024277.9,名称为“双校正软件锁相环实现方法”)中,公开了一种利用采用简单开环控制锁相环策略,暂态响应时间小于20ms。
由以上介绍可知,现有的锁相环策略研究,主要解决如何提高锁相响应速度和锁相精度,以及如何提高锁相环***在复杂电网条件下的可靠性。然而,在一些特殊应用场合,如,基于重复控制的高补偿精度有源电力滤波器对锁相环有特殊要求。重复控制器,是一种基于内模原理的新型控制策略,将其应用于有源电力滤波器可以大大提高其静态补偿精度;重复控制一般采用数字控制方式实现,且需要***在一个基波周期内(或内模周期内)具有固定的采样点数,以保证内模的正确更新,否则,会导致内模更新错误,使得重复控制不能正常工作。因此,这就对应用于重复控制有源电力滤波器的锁相环方法提出了独特要求。
发明内容
本发明提供了一种非固定采样频率软件锁相环实现方法,能应用于重复控制的各种并网变流装置中,如有源电力滤波器和新能源发电并网变流器等。
一种非固定采样频率的软件锁相环实现方法,包括如下步骤:
1)采用DSP的周期计数器模拟锁相环数控振荡器,得到数控振荡器输出信号;
2)以数控振荡器输出信号为基准信号,利用DQ变换鉴相方式,求出电网电压与基准信号之间的相位误差;
3)根据数控振荡器输出基准信号和电网电压与基准信号之间的相位误差,建立锁相环***闭环传递函数特征方程,确定环路滤波器的参数。
步骤1)所述的采用DSP的周期计数器模拟锁相环数控振荡器的方法为:将数控振荡器输出基准信号周期
Figure G2010100396941D00031
表示为:
Figure G2010100396941D00032
其中,N表示基波周期采样点数,Ts表示采样周期。在一个基波周期内,任意两个相邻采样点之间的相位差可表示为Δφ=2π/N,则数控振荡器的输出信号,即第k拍采样时刻的输出基准信号相位可表示为:
步骤2)所述的以数控振荡器输出信号为基准信号,利用DQ变换鉴相方式求出电网电压与基准信号之间的相位误差的方法为:以数控振荡器的输出信号为基准,将三相电网电压进行DQ变换,并将变换后的三相电网电压的Q轴分量和D轴分量的比值求反正切,具体为:
三相平衡***中的三相电网电压表示成如下矢量形式
u abc = V m · sin ( ω i t + θ i ) sin ( ω i t + θ i - 2 π / 3 ) sin ( ω i t + θ i + 2 π / 3 ) - - - ( 2 )
其中,uabc=[uaubuc]T,Wm表示相电压幅值,ωi表示电网角频率,θi表示A相电网电压初始相角。通过DQ变换可将(2)式变换到dq0-坐标系下
u dq 0 = T ( θ ^ ) · u abc = V m · cos ( ω i t + θ i - θ ^ ) sin ( ω i t + θ i - θ ^ ) 0 - - - ( 3 )
其中,udq0=[uduqu0]T,ud为DQ变换后的三相电网电压的D轴分量,uq为DQ变换后的三相电网电压的Q轴分量,表示DQ变换矩阵,如下式:
T ( θ ^ ) = 2 3 sin θ ^ sin ( θ ^ - 2 π / 3 ) sin ( θ ^ + 2 π / 3 ) cos θ ^ cos ( θ ^ - 2 π / 3 ) cos ( θ ^ + 2 π / 3 ) 1 / 2 1 / 2 / 12
将式(3)中电网电压dq0-坐标系下Q轴分量和D轴分量的比值求反正切,可得电网电压与基准信号间相位误差:
Figure G2010100396941D00038
步骤3)所述的根据数控振荡器输出基准信号和电网电压与基准信号之间的相位误差,建立锁相环***闭环传递函数特征方程,确定环路滤波器的参数的方法为:选择PI控制器作为锁相环的环路滤波器,根据数控振荡器输出基准信号和电网电压与基准信号之间的相位误差,推导出相位误差z-域闭环传递函数,得到锁相环***闭环传递函数特征方程,然后采用极点配置法设计PI控制器参数。
所述的根据数控振荡器输出基准信号和电网电压与基准信号之间的相位误差,推导出相位误差z-域闭环传递函数,得到锁相环***闭环传递函数特征方程的方法为:从三相电网电压表达式可以得到电网基波电压相位信息,将其表示成:
θi(k)=ωi·Ts(k-1)+θi(k-1)(5)
联立(1)和(5)式,则第k拍时电网相位和基准信号相位之间的误差:
Δθ ( k ) = θ i ( k ) - θ ^ ( k ) = ω i · T s ( k - 1 ) + θ i ( k - 1 ) - θ ^ ( k ) - - - ( 6 )
同理,第k+1拍时的相位误差Δθ(k+1)可表示为:
Δθ ( k + 1 ) = ω i · T s ( k ) + θ i ( k ) - θ ^ ( k + 1 ) - - - ( 7 )
然后,联立(1)、(6)和(7)可得到离散域的相位误差传递方程:
Δθ(k+1)-Δθ(k)=ωi·Ts(k)-2π/N    (8)
(8)式采样周期:Ts(k)=p·T1(k)=Ti/N-p·Tclock·PI[Δθ(k)],其中,T1(k)表示第k拍周期计数器值;Ti表示前馈周期,p由DSP计数器的计数工作模式决定,当计数器工作在单增或单减模式时,p=1;当计数器工作在增减模式时,p=2,Tclock表示周期计数器工作的时钟周期。将采用周期表达式代入(5)可得到:Δθ(k+1)-Δθ(k)=-p·ωi·Tclock·PI[Δθ(k)],将之可改写为z-域闭环传递函数形式,并由之导出锁相环***闭环传递函数特征方程:
D(z)=[z-1+p·ωi·Tclock·PI(z)] (9)。
所述的采用极点配置法设计PI控制器参数的方法满足:最优二阶***配置原则和低通特性原则(参考Se-Kyo Chung.《A phase tracking systemfor a three phase utility interface inverter》(IEEE Transactions on PowerElectronics[M],vol.15,no.3,2000,pages:431-438.)。
所述的采用极点配置法设计PI控制器参数的方法为:按照最优二阶***配置原则和低通特性原则选择***自然振荡频率和阻尼系数(ωn,ξ),则***极点可表示为:
Figure G2010100396941D00051
***初始采样为Ts,则极点可由s-域改写到z-域:则可以写出期望的锁相环***闲环传递函数如下:D′(z)=(z-z1)(z-z2)       (10)。
结合式(9),采用离散PI控制器(参考陶永华.《新型PID控制及其应用》第2版.机械工业出版社.2002年):
Figure G2010100396941D00053
其中,KP表示PI控制器比例系数;KI表示PI控制器积分参数,当(9)中的D(z)与(10)式中的D′(z)相等时,可以唯一确定控制器KP、KI参数。
本发明采用针对F281x系列DSP芯片IQmath库的C语言编程,加快开发速度和计算精度。
采用32位定点TI TMS320F 2812PGFA实现非固定采样频率软件锁相环功能。由于PI控制器参数成低通特性,要求程序有比较高的计算精度。程序的编写采用C语言并且结合TI公司提供IQmath标准库函数,提高程序编写效率缩短了开发时间,同时在定点DSP芯片上实现了等效浮点运算,起到了提高运算精度和降低算法实现难度。
本发明能够实现基波周期内保持固定采样点数,适用于重复控制高精度并网变流器等应用;采用DQ变换的鉴相方式,具有对畸变和不平衡电网有很好的抑制能力和抗电网电压波动的特点,保证锁相环在电网电压存在多次过零、电压谐波、电压波动和电网电压不平衡情况下可靠工作。
附图说明
图1为本发明软件锁相环的基本原理框图。
图2为本发明软件锁相环应用的硬件电路***框图。
图3为本发明软件锁相环的软件流程图。
图4为本发明软件锁相环正常条件下启动过程波形图。
图5为本发明软件锁相环在电网电压存在谐波畸变时的稳态实验波形图。
图6为本发明软件锁相环在电网电压不平衡情况下的稳态实验波形图。
图7为本发明软件锁相环在重复控制策略下有源电力滤波器补偿效果图。
具体实施方式
如图1所示为本发明软件锁相环的基本原理框图,采用DSP的周期计数器模拟锁相环数控振荡器(counter),得到数控振荡器输出信号;然后以数控振荡器输出信号为基准信号,利用DQ变换求出相位误差(鉴相器);再对相位误差进行PI闭环调节使之跟踪参考信号(设置为零),PI控制器输出周期计数器的周期值也就是锁相环数控振荡器的周期,完成锁相功能。其中,环路滤波器采用PI控制器。
在一台高精度有源电力滤波器中采用了本发明所提出的软件锁相环实现方法。如图2所示,为本发明的硬件电路框图,包括(1)采样电路、(2)调理电路和(3)主控制芯片电路三部分。
(1)采样电路。采样电路主要功能是将一次侧的功率电压信号通过传感器(本实例中采用国产传感器,型号:HNV025A霍尔电压传感器)变换为二次的电流小信号。
(2)调理电路。调理电路主要功能是将采样电路得到的二次的电流小信号进行滤波处理,并将其转换成与DSP芯片相适应的电压信号。调理电路是由运放(国半LF353)构建的经典二阶电路。
(3)主控制芯片电路。主控制芯片电路主要功能是为完成整个***的控制算法提供平台,其中包括本发明所公开的软件锁相环的实现算法。
如图3所示,为本发明的软件锁相环实现方法应用的软件流程图。程序进入周期中断服务程序后,首先通过AD模块采样电网电压幅值信息,其次通过查询DSP内部正弦表得到当前基准信号所确定正弦、余弦值,再次通过对三相电网电压进行DQ变换得到当前电网电压和基准信号相位误差,然后对相位误差进行PI闭环调节使之跟踪参考信号(设置为零),最后将周期计数器的周期修改为通过PI闭环调节确定的当前值,至此锁相环流程结束。同时锁相环得到的同步信号将为应用***指令计算和调制信号生成提供同步信号。
本发明的软件锁相环实现方法应用的一组实际参数设计如下:
***预设采样周期Ts=71.4μs,周期计数器工作的时钟周期Tclock=13.33ns。按照最优二阶***配置原则和低通特性原则,选择***自然振荡频率和阻尼系数(ωn,ξ)分别为:ωn=62.8rad/s和ξ=0.707。则可得到期望的***闭环传递函数方程:
D′(z)=z2-1.993657215174z+0.993677273094(20)
实际闭环传递函数方程:
D(z)=z2+(8.373333·10-6·(KP+KI)-2)z+1-8.373333·10-6·KP(21)
当式(20)和(21)中的D′(z)和D(z)相等时,可得到PI控制器参数:
KP=755.102736,KI=2.395452
类似地,可以根据需要设计出不同的控制器参数。
图4为本发明软件锁相环正常条件下启动过程的波形图。其中,Va为电网A相电压波形图,PLL为软件锁相环输出基准信号波形图。当电网电压初始相位角为π时,锁相环启动并在第6.5个基波周期后跟踪上电网电压频率和相位。
如图5所示,为本发明软件锁相环在电网电压含11次谐波(THD=10%)时的稳态实验波形图。其中,Va为电网A相电压波形图,PLL为软件锁相环输出基准信号波形图。实验波形显示其能够很好锁定电压频率和相位。
图6所示为电网电压不平衡(A相电压正常,B相电压跌落至80%正常电压,C相电压上升至115%正常电压)情况下,锁相环准确地跟踪A相电压相位静态试验波形。其中,Va为电网A相电压波形图,Vb为电网B相电压波形图,Vc为电网C相电压波形图,PLL为软件锁相环输出基准信号波形图。
图7给出了本发明软件锁相环基于重复控制策略下有源电力滤波器补偿效果图。从上至下分别为负载电流(iL)、输出补偿电流(i2)、补偿后电网电流(iS)。同步良好的重复控制有源电力滤波器有着很好的补偿能力,效果优于一般PI控制的同类装置,可以将电网电流THD从27.5%左右补偿到2.8%(满足总谐波畸变率低于5%的IEEE Std 519要求)。

Claims (1)

1.一种非固定采样频率的软件锁相环实现方法,其特征在于:包括如下步骤:
1)采用DSP的周期计数器模拟锁相环数控振荡器,得到数控振荡器输出信号,其方法为:将数控振荡器输出基准信号周期表示为:
Figure FSB00000595440800012
其中,N表示基波周期采样点数,Ts表示采样周期,在一个基波周期内,任意两个相邻采样点之间的相位差可表示为:Δφ=2π/N,则数控振荡器第k拍采样时刻的输出基准信号相位可表示为:
Figure FSB00000595440800013
k=0、1...N-1(1);
2)以数控振荡器输出信号为基准信号,利用DQ变换鉴相方式,求出电网电压与基准信号之间的相位误差,其中求出相位误差的方法为:以数控振荡器的输出信号为基准,将三相电网电压进行DQ变换,并将变换后的三相电网电压的Q轴分量和D轴分量的比值求反正切,具体为:
三相平衡***中的三相电网电压表示成如下矢量形式:
u abc = V m · sin ( ω i t + θ i ) sin ( ω i t + θ i - 2 π / 3 ) sin ( ω i t + θ i + 2 π / 3 ) - - - ( 2 )
其中,uabc=[ua ub uc]T,Vm表示相电压幅值,ωi表示电网角频率,θi表示A相电网电压初始相角,通过DQ变换可将(2)式变换到dq0-坐标系下:
u dq 0 = T ( θ ^ ) · u abc = V m · cos ( ω i t + θ i - θ ^ ) sin ( ω i t + θ i - θ ^ ) 0 - - - ( 3 )
其中,udq0=[ud uq u0]T,ud为DQ变换后的三相电网电压的D轴分量,uq为变换后的三相电网电压的Q轴分量,
Figure FSB00000595440800016
表示DQ变换矩阵,如下式:
T ( θ ^ ) = 2 3 sin θ ^ sin ( θ ^ - 2 π / 3 ) sin ( θ ^ + 2 π / 3 ) cos θ ^ cos ( θ ^ - 2 π / 3 ) cos ( θ ^ + 2 π / 3 ) 1 / 2 1 / 2 1 / 2
将式(3)中电网电压dq0-坐标系下Q轴分量和D轴分量的比值求反正切,可得电网电压与基准信号之间相位误差:
Δθ = ω i t + θ i - θ ^ = tg - 1 ( u q / u d ) - - - ( 4 ) ;
3)根据数控振荡器输出基准信号和电网电压与基准信号之间的相位误差,建立锁相环***闭环传递函数特征方程,确定环路滤波器的参数,其方法为:选择PI控制器作为锁相环的环路滤波器,根据数控振荡器输出基准信号和电网电压与基准信号之间的相位误差,推导出相位误差z-域闭环传递函数,得到锁相环***闭环传递函数特征方程,然后采用极点配置法设计PI控制器参数;
其中,得到锁相环***闭环传递函数特征方程的方法为:从三相电网电压表达式可以得到电网基波电压相位信息,即θi(k)=ωi·Ts(k-1)+θi(k-1),则第k拍电网相位与基准信号相位之间的差为:
Figure FSB00000595440800023
第k+1拍电网相位与基准信号相位之间的差为:
Figure FSB00000595440800024
联立两式可得到离散相位误差传递方程:Δθ(k+1)-Δθ(k)=ωi·Ts(k)-2π/N                    (5);
(5)式中采样周期:Ts(k)=p·T1(k)=Ti/N-p·Tclock·PI[Δθ(k)],其中,T1(k)表示第k拍周期计数器值;Ti表示前馈周期,p由DSP计数器的计数工作模式决定,当计数器工作在单增或单减模式时,p=1;当计数器工作在增减模式时,p=2,Tclock表示周期计数器工作的时钟周期,将采用周期表达式代入(5)可得到:Δθ(k+1)-Δθ(k)=-p·ωi·Tclock·PI[Δθ(k)],将之可改写为z-域闭环传递函数形式,并由之导出锁相环***闭环传递函数特征方程:D(z)=[z-1+p·ωi·Tclock·PI(z)]                            (6);
所述的采用极点配置法设计PI控制器参数的方法满足:最优二阶***配置原则和低通特性原则;所述的采用极点配置法设计PI控制器参数的方法为:按照最优二阶***配置原则和低通特性原则选择***自然振荡频率和阻尼系数(ωn,ξ),则***极点为:
Figure FSB00000595440800031
视初始采样为Ts,将极点从s-域改到z-域:
Figure FSB00000595440800032
则可导出期望的z-域***闭环传递函数:D′(z)=(z-z1)(z-z2)                     (7);
结合式(6),采用PI控制器表示为:
Figure FSB00000595440800033
其中,KP表示PI控制器比例系数;KI表示PI控制器积分参数,当(6)中的D(z)与(7)式中的D′(z)相等时,可以唯一确定控制器KP、KI参数。
CN2010100396941A 2010-01-15 2010-01-15 一种非固定采样频率的软件锁相环实现方法 Expired - Fee Related CN101777912B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010100396941A CN101777912B (zh) 2010-01-15 2010-01-15 一种非固定采样频率的软件锁相环实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010100396941A CN101777912B (zh) 2010-01-15 2010-01-15 一种非固定采样频率的软件锁相环实现方法

Publications (2)

Publication Number Publication Date
CN101777912A CN101777912A (zh) 2010-07-14
CN101777912B true CN101777912B (zh) 2011-11-23

Family

ID=42514263

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010100396941A Expired - Fee Related CN101777912B (zh) 2010-01-15 2010-01-15 一种非固定采样频率的软件锁相环实现方法

Country Status (1)

Country Link
CN (1) CN101777912B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102082435A (zh) * 2010-12-14 2011-06-01 广东雅达电子股份有限公司 有源滤波器重复控制中的Q(z)函数的算法
US8395429B2 (en) * 2011-03-31 2013-03-12 Nihon Dempa Kogyo Co., Ltd. Signal generating device and frequency synthesizer
CN102305886B (zh) * 2011-05-31 2013-07-24 浙江大学 电网电压谐波畸变及不平衡时基波电压同步信号检测方法
CN102628894B (zh) * 2012-04-12 2014-05-07 浙江大学 一种选择性谐波提取方法
CN102882211B (zh) * 2012-10-15 2015-09-09 北京京仪椿树整流器有限责任公司 用于有源电力滤波器的自适应重复控制方法
CN102983858B (zh) * 2012-11-29 2013-11-27 深圳市晶福源电子技术有限公司 一种锁相环及其进行锁相的方法
US8957711B2 (en) * 2013-04-29 2015-02-17 Microsemi Semiconductor Ulc Phase locked loop with precise phase and frequency slope limiter
CN103487652B (zh) * 2013-09-03 2015-07-15 电子科技大学 一种频率自适应实时分次谐波检测方法
CN103501555B (zh) * 2013-09-25 2015-02-18 电子科技大学 数字锁相和频率跟踪的电磁感应加热电源控制器
CN103647550A (zh) * 2013-11-13 2014-03-19 国网上海市电力公司 一种用于动态电压无功补偿的锁相环方法
CN103777076B (zh) * 2014-01-26 2016-11-16 国家电网公司 三相四线制***任意次谐波分量和无功电流检测方法
CN104076204A (zh) * 2014-07-25 2014-10-01 山东泰开电力电子有限公司 应用于有源电力滤波器中的相位提取方法
WO2016120503A1 (es) * 2015-01-30 2016-08-04 Ingeteam Power Technology, S.A. Sistema de sincronización para una unidad de generación eléctrica y método asociado
CN105429159A (zh) * 2015-11-20 2016-03-23 华中科技大学 一种新型锁相方法
CN105785788A (zh) * 2015-11-26 2016-07-20 华中科技大学 一种快速三相电压锁相环方法及其动态响应性能分析方法
CN106452120B (zh) * 2016-12-02 2019-02-15 四川英杰电气股份有限公司 一种锁相同步补偿处理方法及***
CN107359872B (zh) * 2017-07-17 2020-09-01 南京亚派科技股份有限公司 一种基于动态调频技术的多路软件锁相装置及锁相方法
CN108414816B (zh) * 2018-01-31 2020-08-11 许继集团有限公司 一种交流单相电压的解算方法及装置
CN110429936A (zh) * 2019-06-27 2019-11-08 芜湖康爱而电气有限公司 一种基于dsp的锁相环控制方法及其***

Also Published As

Publication number Publication date
CN101777912A (zh) 2010-07-14

Similar Documents

Publication Publication Date Title
CN101777912B (zh) 一种非固定采样频率的软件锁相环实现方法
Xu et al. Improved control strategy with grid‐voltage feedforward for LCL‐filter‐based inverter connected to weak grid
Xu et al. Comparative study of single-phase phase-locked loops for grid-connected inverters under non-ideal grid conditions
Han et al. Comparative performance evaluation of orthogonal-signal-generators-based single-phase PLL algorithms—A survey
Kumar Agarwal et al. Three‐phase single‐stage grid tied solar PV ECS using PLL‐less fast CTF control technique
Hadjidemetriou et al. A new hybrid PLL for interconnecting renewable energy systems to the grid
Wang et al. A novel phase-locked loop based on frequency detector and initial phase angle detector
Guan et al. Single-phase phase-locked loop based on derivative elements
Kulkarni et al. Analysis of bandwidth–unit-vector-distortion tradeoff in PLL during abnormal grid conditions
CN103487652B (zh) 一种频率自适应实时分次谐波检测方法
CN102401858A (zh) 一种电网电压基波分量及谐波分量的检测方法
CN102904568A (zh) 一种自适应并网变流器单相软锁相环
Xia et al. Synchronous reference frame single‐phase phase‐locked loop (PLL) algorithm based on half‐cycle DFT
CN110798209B (zh) 一种基于延时信号消去算子的单相锁频环及其实现方法
Guo et al. Simple synchronisation technique for three‐phase grid‐connected distributed generation systems
Ciobotaru Reliable grid condition detection and control of single-phase distributed power generation systems
Qian et al. Analysis and implementation of virtual impedance for fixed‐frequency control strategy in microgrid
Ke et al. Measuring and reconstruction algorithm based on improved second‐order generalised integrator configured as a quadrature signal generator and phase locked loop for the three‐phase AC signals of independent power generation systems
Dai et al. Global accurate estimation of positive‐and negative‐sequence voltage components for variable frequency AC systems
Munir et al. Direct harmonic voltage control strategy for shunt active power filter
Wu et al. Effect of adding DC‐offset estimation integrators in there‐phase enhanced phase‐locked loop on dynamic performance and alternative scheme
Malkhandi et al. A Fourier‐based single phase PLL algorithm: Design, analysis, and implementation in FPGA controller
Ardalan et al. A modified SOGI-FLL algorithm with DC-offset rejection improvement for single-phase inverter applications
Sridharan et al. An improved grid synchronization method of grid-interactive power converter system during distorted grid conditions
Jung et al. Implementation of grid-connected single-phase inverter based on FPGA

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111123

Termination date: 20210115

CF01 Termination of patent right due to non-payment of annual fee