CN101576767B - 主板供电电路 - Google Patents

主板供电电路 Download PDF

Info

Publication number
CN101576767B
CN101576767B CN2008103024784A CN200810302478A CN101576767B CN 101576767 B CN101576767 B CN 101576767B CN 2008103024784 A CN2008103024784 A CN 2008103024784A CN 200810302478 A CN200810302478 A CN 200810302478A CN 101576767 B CN101576767 B CN 101576767B
Authority
CN
China
Prior art keywords
field effect
effect transistor
nmos field
voltage
links
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008103024784A
Other languages
English (en)
Other versions
CN101576767A (zh
Inventor
石磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN2008103024784A priority Critical patent/CN101576767B/zh
Priority to US12/185,134 priority patent/US8147138B2/en
Publication of CN101576767A publication Critical patent/CN101576767A/zh
Application granted granted Critical
Publication of CN101576767B publication Critical patent/CN101576767B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Power Sources (AREA)

Abstract

一种主板供电电路,包括一控制电路,所述控制电路与主板基本输入输出***的一通用输入输出端口连接以接收一主板工作模式信号;一自锁电路,所述自锁电路与所述控制电路以及一辅助电压连接,并与一电脑电源连接以接收一电源状态信号及一电源开机信号;以及一解锁电路,所述解锁电路与所述自锁电路、控制电路以及辅助电压连接,并与所述电脑电源连接以接收所述电源状态信号,所述解锁电路在电脑在关机后解除主板上的辅助电压进行省电。

Description

主板供电电路
技术领域
本发明涉及一种供电电路,特别涉及一种主板供电电路。
背景技术
电源是电脑的功率供应部件,电脑中每个部件的电能来源都是依靠电源,它是保证电脑硬件正常运作最基本的前提,可以说电源是电脑的心脏。电脑中的每一个配件都有一定的功耗,需要电压高低不等的直流电,电源的主要功能是将外部的交流电转换成符合电脑需求的直流电,功能类似于小型电器用来连接市电的交流电适配器。
电脑电源发展到现在主要有ATX电源和BTX电源两大类型,而ATX电源是目前电脑的标准电源。ATX电源除了具备必需的+5V、±12V四路电压输出,还有一+3.3V电压提供给主板,以及一5V_SYS(5V System,5V***)电压和一5V_SB(5V Stand By,5V辅助)电压,5V_SYS电压和5V_SB电压共同组成一5V双重电压(5V_DUAL)。此外,电脑电源还有PS_ON(Power Supply ON,电源开机)信号和PW_OK(POWER OK,电源状态)信号两种信号,电脑开机时PS_ON信号为低电平,PW_OK信号在主板上的各个芯片的电源都稳定后为高电平。
5V_SYS电压与其它电压一样,在电脑关机或待机时停止输出,而5V_SB电压只要ATX电源一上电便会有电压输出,主要供电脑内部一部分电路使用,使其在电脑关机状态下保持工作,以在电脑关机时提供电脑唤醒功能,因此只有将ATX电源的电源插头拔下才能真正切断5V_SB电压的供电。
然而在实际应用中,只有少数用户关机后去拔电源,如果未拔电源,在电脑关机后电脑主板始终会有5V_SB电压提供给主板维持部分电路工作,因此会造成不必要的电能浪费。
发明内容
鉴于上述内容,有必要提供一种主板供电电路,在电脑关机后不需要唤醒的情况下不消耗电能。
一种主板供电电路,包括一控制电路,用以接收主板的工作模式信号;一自锁电路,包括一第一开关元件以及一第二开关元件,所述第一开关元件和第二开关元件均连接至一双重电压和一辅助电压,所述第一开关元件还与一电脑电源相连以接收一电源开机信号,所述第二开关元件还与所述控制电路相连;以及一解锁电路,包括一第三开关元件、一第四开关元件以及一RC延时电路,所述第三开关元件通过所述RC延时电路与所述第四开关元件相连,所述第三开关元件还连接所述第二开关元件,所述第四开关元件还与所述电脑电源相连以接收一电源状态信号,所述RC延时电路还连接所述辅助电压;当选择节能模式时,所述控制电路收到所述主板工作模式信号后无信号输出,在电脑关机后所述电源状态信号为低电平,所述第四开关元件截止,经过RC延时电路延时后,所述第三开关元件导通,所述第二开关元件通过所述第三开关元件接地,所述双重电压不带电源,使所述第二开关元件及第一开关元件截止,进而使所述辅助电压的电压值无法通过所述第一开关元件提供给所述双重电压为主板供电。
上述主板供电电路在电脑关机后,所述解锁电路使所述辅助电压与所述双重电压断开,使辅助电压不再为所述主板供电,从而进行节能。
附图说明
下面参照附图结合具体实施方式对本发明作进一步的描述。
图1为本发明主板供电电路的较佳实施方式的电路图。
具体实施方式
参照图1,本发明主板供电电路的较佳实施方式包括一控制电路100、一自锁电路200、一电压切换电路300以及一解锁电路400。
所述控制电路100包括一电阻R1以及一三极管T1。所述电阻R1的一端接一主板基本输入输出***的一GPIO(General Purpose Input and Output,通用输入输出)端口,另一端接所述三极管T1的基极,所述三极管T1的集电极接所述自锁电路200和解锁电路400,其发射极接地。
所述自锁电路200包括一稳压二极管D1、一PMOS场效应管Q1、两NMOS场效应管Q2和Q3、以及两电阻R2和R3。所述稳压二极管D1的阴极接电脑电源以接收一PS_ON(Power Supply ON,电源开机)信号,其阳极接所述PMOS场效应管Q1的栅极,所述PMOS场效应管的源极接一5V_SB(5V Stand By,5V辅助)电压,其漏极接所述电压切换电路300。所述NMOS场效应管Q2的栅极接所述电压切换电路300,并通过所述电阻R3接地,其源极接所述三极管T1的集电极,其漏极接所述稳压二极管D1的阳极,并通过所述电阻R2接所述5V_SB电压。所述NMOS场效应管Q3的栅极接所述电脑电源以接收一PW_OK(POWER OK,电源状态)信号,其源极接地,其漏极接所述电压切换电路300。
所述电压切换电路300包括一电容C1、两电阻R4和R5以及两NMOS场效应管Q4和Q5。所述NMOS场效应管Q4的栅极接所述NMOS场效应管Q2的栅极与所述NMOS场效应管Q3的漏极,并通过所述电阻R4接一5V双重(5V_DUAL)电压,所述NMOS场效应管Q4的漏极接所述NMOS场效应管Q5的栅极,并通过所述电阻R5接一12V_SYS(12V System,12V***)电压,其源极接地。所述NMOS场效应管Q5的源极接一5V_SYS(5VSystem,5V***)电压,其漏极接所述PMOS场效应管Q1的漏极、电容C1的正极以及5V_DUAL电压,所述电容C1的负极接地。
所述解锁电路400包括一电阻R6、一电容C2以及两NMOS场效应管Q6和Q7。所述NMOS场效应管Q6的栅极接所述NMOS场效应管Q7的漏极,其源极接地,其漏极接所述三极管T1的集电极。所述NMOS场效应管Q7的栅极接所述电脑电源以接收所述PW_OK信号,其漏极通过所述电阻R6接所述5V_SB电压。所述电容C2的正极接所述NMOS场效应管Q7的漏极,其负极接地。
本发明较佳实施方式提供主板两种工作模式:节能模式和唤醒模式,选择节能模式电脑关机后主板不消耗电能,选择唤醒模式电脑关机后用户可随时唤醒电脑。在本较佳实施方式中,用户可在电脑开机时通过所述主板基本输入输出***来设置节能模式和唤醒模式,并控制其GPIO端口输出一主板工作模式信号。当电脑开机时选择节能模式时所述GPIO端口输出的主板工作模式信号使所述控制电路100无信号输出;当电脑开机时选择唤醒模式时所述GPIO端口输出的主板工作模式信号使所述控制电路100输出一控制信号给所述自锁电路200。所述5V_DUAL电压可选择性地接入所述5V_SB电压和5V_SYS电压提供给主板供电。
当用户电脑开机时选择节能模式,所述主板基本输入输出***控制其GPIO端口输出的主板工作模式信号为低电平,所述三极管T1截止。当按下电脑开机按钮时,电脑开机,所述PS_ON信号为低电平,所述稳压二极管D1导通,所述PMOS场效应管Q1导通,则所述5V_DUAL电压的电压值由所述5V_SB电压提供。由于主板上的电压稳定需要一段时间,所以开机后一段时间内所述PW_OK信号仍为低电平,所以所述NMOS场效应管Q3、Q7截止,所述NMOS场效应管Q2、Q6导通,使得所述PMOS场效应管Q1的栅极通过所述NMOS场效应管Q2、Q6接地,所述PMOS场效应管Q1保持在导通状态,此时所述5V_DUAL电压的电压值可持续由所述5V_SB电压提供,即所述自锁电路200锁定所述5V_SB电压。当主板上的电源都稳定之后,所述PW_OK信号为高电平,所述NMOS场效应管Q3、Q7导通,所述NMOS场效应管Q2、Q6截止,所以所述PMOS场效应管Q1的栅极为高电平,所述PMOS场效应管Q1截止,此时所述5V_DUAL电压的电压值不再由所述5V_SB电压提供,又因为所述NMOS场效应管Q4的栅极通过所述NMOS场效应管Q3接地,所述NMOS场效应管Q4截止,所述NMOS场效应管Q5导通,则所述5V_DUAL电压的电压值由所述5V_SYS电压提供,从而实现所述5V_SB电压和所述5V_SYS电压的切换。所述5V_SYS电压在电脑开机状态时可提供较大电流给所述5V_DUAL电压以满足主板上的各个功能块的正常工作。
当电脑关机时,所述三极管T1截止,所述控制电路100无信号输出。由于所述PW_OK信号为低电平,所述NMOS场效应管Q3、Q7截止,所述5V_DUAL电压的电压值瞬间还未降到0V,使所述NMOS场效应管Q4导通,所述NMOS场效应管Q5截止,则所述5V_DUAL电压的电压值不再由所述5V_SYS电压提供。所述NMOS场效应管Q6在经过所述电阻R6和电容C2进行RC延迟后其栅极为高电平而导通,此时所述5V_DUAL电压的电压值已基本降到0V,所述NMOS场效应管Q2的栅极通过所述电阻R3接地,为低电平而截止,所以所述PMOS场效应管Q1因其栅极为高电平而截止,则所述5V_DUAL电压与所述5V_SB电压断开,所述5V_DUAL电压的电压值也不再由所述5V_SB电压提供,即所述解锁电路400解除所述5V_SB电压使其不再为主板供电,从而达到节能的效果。当再按一下电脑开机按钮,电脑又可以重新开机。
当用户电脑开机时选择唤醒模式,所述主板基本输入输出***控制其GPIO端口输出的主板工作模式信号为高电平,所述三极管T1导通,所述NMOS场效应管Q2的源极始终接地,关机时所述5V_DUAL电压由于所述电容C1的储能作用瞬间还有电压,通过所述电阻R4可使所述NMOS场效应管Q2导通,则所述5V_SB电压立即将电压值通过所述电阻R2、NMOS场效应管Q2以及电阻R4提供给所述5V_DUAL电压为主板的部分电路供电,使主板在关机状态下可随时唤醒,其工作原理类似于现有的普通主板。
在本发明较佳实施方式中,上述主板供电电路可在电脑开机时通过主板基本输入输出***来选择节能模式,主板基本输入输出***控制其GPIO端口输出一主板工作模式信号为低电平使控制电路100无信号输出,从而使电脑在关机后,所述解锁电路400使所述5V_SB电压与所述5V_DUAL电压断开,使5V_SB电压不再为所述主板供电,从而进行节能。
在其他实施方式中,所述主板供电电路可去掉控制电路100,即只包括自锁电路200、电压切换电路300以及解锁电路400三部分,自锁电路200、电压切换电路300以及解锁电路400所包括的元件及其连接关系保持不变。去掉控制电路100后电脑一关机主板即进入节能模式,即相当于本发明较佳实施方式中在电脑开机时通过主板输入输出***控制其GPIO端口输出为低电平的工作状况。

Claims (7)

1.一种主板供电电路,包括:
一控制电路,用以接收主板的工作模式信号;
一自锁电路,包括一PMOS场效应管以及一第一NMOS场效应管,所述PMOS场效应管的栅极与一电脑电源相连以接收一电源开机信号,所述PMOS场效应管的源极与一辅助电压相连,所述PMOS场效应管的漏极与一双重电压相连,所述第一NMOS场效应管的栅极与所述双重电压相连,所述第一NMOS场效应管的源极与所述控制电路相连,所述第一NMOS场效应管的漏极与所述PMOS场效应管的栅极相连,还与所述辅助电压相连;以及
一解锁电路,包括一第二NMOS场效应管、一第三NMOS场效应管以及一RC延时电路,所述第二NMOS场效应管的栅极通过所述RC延时电路与所述辅助电压相连,所述第二NMOS场效应管的漏极与所述第一NMOS场效应管的源极相连,所述第三NMOS场效应管的栅极与所述电脑电源相连以接收一电源状态信号,所述第三NMOS场效应管的漏极与所述第二NMOS场效应管的栅极相连,还与所述辅助电压相连;
当选择节能模式时,所述控制电路收到所述主板工作模式信号后无信号输出,在电脑关机后所述电源状态信号为低电平,所述第三NMOS场效应管截止,经过RC延时电路延时后,所述第二NMOS场效应管导通,所述第一NMOS场效应管通过所述第二NMOS场效应管接地,所述双重电压不带电源,使所述第一NMOS场效应管及PMOS场效应管截止,进而使所述辅助电压的电压值无法通过所述PMOS场效应管提供给所述双重电压为主板供电。
2.如权利要求1所述的主板供电电路,其特征在于:所述控制电路包括一NPN型三极管,其基极通过一电阻与所述主板的基本输入输出***的通用输入输出端口连接,以接收所述主板工作模式信号,其集电极与所述第一NMOS场效应管的源极和所述第二NMOS场效应管的漏极连接,其发射极接地;当选择节能模式时,所述主板工作模式信号为低电平,所述NPN型三极管截止,所述控制电路无信号输出。
3.如权利要求1所述的主板供电电路,其特征在于:所述PMOS场效应管的栅极通过一稳压二极管与所述电脑电源相连以接收所述电源开机信号,所述稳压二极管的阳极与所述PMOS场效应管的栅极相连,其阴极与所述电脑电源相连;所述第一NMOS场效应管的栅极通过一第一电阻接所述双重电压,并通过一第二电阻接地,其漏极通过一第三电阻接所述辅助电压。
4.如权利要求1所述的主板供电电路,其特征在于:所述第二NMOS场效应管的栅极通过所述RC延时电路的电阻接所述辅助电压,其源极接地;所述第三NMOS场效应管的源极接所述RC延时电路的电容的负极并接地,其漏极接所述电容的正极。
5.一种主板供电电路,包括:
一自锁电路,包括一PMOS场效应管以及一第一NMOS场效应管,所述PMOS场效应管的栅极与一电脑电源相连以接收一电源开机信号,所述PMOS场效应管的源极与一辅助电压相连,所述PMOS场效应管的漏极与一双重电压相连,所述一NMOS场效应管的栅极与所述双重电压相连,所述第一NMOS场效应管的漏极与所述PMOS场效应管的栅极相连,还与所述辅助电压相连;以及
一解锁电路,包括一第二NMOS场效应管、一第三NMOS场效应管以及一RC延时电路,所述第二NMOS场效应管的栅极通过所述RC延时电路与所述辅助电压相连,所述第二NMOS场效应管的漏极与所述第一NMOS场效应管的源极相连,所述第三NMOS场效应管的栅极与所述电脑电源相连以接收一电源状态信号,所述第三NMOS场效应管的漏极与所述第二NMOS场效应管的栅极相连,还与所述辅助电压相连;
当电脑关机后所述电源状态信号为低电平,所述第三NMOS场效应管截止,经过RC延时电路延时后,所述第二NMOS场效应管导通,所述第一NMOS场效应管通过所述第二NMOS场效应管接地,所述双重电压不带电源,使所述第一NMOS场效应管及PMOS场效应管截止,进而使所述辅助电压的电压值无法通过所述PMOS场效应管提供给所述双重电压为主板供电。
6.如权利要求5所述的主板供电电路,其特征在于:所述PMOS场效应管的栅极通过一稳压二极管与所述电脑电源相连以接收所述电源开机信号,所述稳压二极管的阳极与所述PMOS场效应管的栅极相连,其阴极与所述电脑电源相连;所述第一NMOS场效应管的栅极通过一第一电阻接所述双重电压,并通过一第二电阻接地,其漏极通过一第三电阻接所述辅助电压。
7.如权利要求5所述的主板供电电路,其特征在于:所述第二NMOS场效应管的栅极通过所述RC延时电路的电阻接所述辅助电压,其源极接地;所述第三NMOS场效应管的源极接所述RC延时电路的电容的负极并接地,其漏极接所述电容的正极。
CN2008103024784A 2008-07-01 2008-07-01 主板供电电路 Expired - Fee Related CN101576767B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN2008103024784A CN101576767B (zh) 2008-07-01 2008-07-01 主板供电电路
US12/185,134 US8147138B2 (en) 2008-07-01 2008-08-04 Power supply circuit for motherboard

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008103024784A CN101576767B (zh) 2008-07-01 2008-07-01 主板供电电路

Publications (2)

Publication Number Publication Date
CN101576767A CN101576767A (zh) 2009-11-11
CN101576767B true CN101576767B (zh) 2010-12-08

Family

ID=41271712

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008103024784A Expired - Fee Related CN101576767B (zh) 2008-07-01 2008-07-01 主板供电电路

Country Status (2)

Country Link
US (1) US8147138B2 (zh)
CN (1) CN101576767B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010087855A1 (en) * 2009-01-30 2010-08-05 Hewlett-Packard Development Company, L.P. Computer system powered-off state auxiliary power rail control
CN102081449A (zh) * 2009-11-26 2011-06-01 鸿富锦精密工业(深圳)有限公司 显卡电源电路
CN102193617A (zh) * 2010-03-17 2011-09-21 鸿富锦精密工业(深圳)有限公司 电源控制电路
CN102063170B (zh) * 2010-11-15 2016-01-20 努比亚技术有限公司 一种解决电子产品关机漏电流的电路
CN102780207B (zh) * 2011-05-09 2017-03-15 中山市云创知识产权服务有限公司 电压保护***及方法
US8410842B1 (en) * 2011-12-29 2013-04-02 Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd. Power switch circuit
CN104104218A (zh) * 2013-04-15 2014-10-15 鸿富锦精密电子(天津)有限公司 时序电路
JP5932738B2 (ja) * 2013-09-02 2016-06-08 キヤノン株式会社 電子機器及び電子機器の制御部への電力制御方法
CN107728700A (zh) * 2016-08-11 2018-02-23 鸿富锦精密工业(武汉)有限公司 电子设备
CN108227900B (zh) * 2017-12-29 2022-03-11 深圳Tcl新技术有限公司 电子设备、节能控制方法、节能装置及可读存储介质
CN109062392B (zh) * 2018-09-17 2022-05-10 郑州云海信息技术有限公司 一种自动切换服务器板卡供电的设备、方法及***
CN110704348B (zh) * 2019-08-27 2021-05-11 深圳中电长城信息安全***有限公司 一种兼容标准pcie卡和非标准pcie卡的电路、服务器及计算机

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3851528A (en) * 1972-10-06 1974-12-03 J Bauman Electronic thermometer
US4165642A (en) * 1978-03-22 1979-08-28 Lipp Robert J Monolithic CMOS digital temperature measurement circuit
US5619066A (en) * 1990-05-15 1997-04-08 Dallas Semiconductor Corporation Memory for an electronic token
US5961215A (en) * 1997-09-26 1999-10-05 Advanced Micro Devices, Inc. Temperature sensor integral with microprocessor and methods of using same
US6078208A (en) * 1998-05-28 2000-06-20 Microchip Technology Incorporated Precision temperature sensor integrated circuit
US6043718A (en) * 1998-08-31 2000-03-28 Analog Devices, Inc. Temperature, supply and process-insensitive signal-controlled oscillators
JP2003244966A (ja) * 2002-02-18 2003-08-29 Mitsubishi Electric Corp 駆動回路
US7210054B2 (en) * 2002-06-25 2007-04-24 Intel Corporation Maintaining processor execution during frequency transitioning
US6974252B2 (en) * 2003-03-11 2005-12-13 Intel Corporation Failsafe mechanism for preventing an integrated circuit from overheating
US6991369B1 (en) * 2003-11-10 2006-01-31 Analog Devices, Inc. Method and circuit for the provision of accurately scaled currents
US7877222B2 (en) * 2007-07-20 2011-01-25 International Business Machines Corporation Structure for a phase locked loop with adjustable voltage based on temperature
CN101581960B (zh) * 2008-06-20 2011-07-27 鸿富锦精密工业(深圳)有限公司 Cpu供电电路

Also Published As

Publication number Publication date
US8147138B2 (en) 2012-04-03
US20100001589A1 (en) 2010-01-07
CN101576767A (zh) 2009-11-11

Similar Documents

Publication Publication Date Title
CN101576767B (zh) 主板供电电路
US8149556B2 (en) Power adapter and power supply method thereof
US8050061B2 (en) Control circuit for switching power supply
CN101359247B (zh) 主机板电源适配电路
CN103324545B (zh) 电源开关模块、电压产生电路与电源控制方法
CN109840006B (zh) 主控芯片供电装置
CN101459389B (zh) 主机板电压调节电路
CN103309249A (zh) 减少待机模式能耗的电子装置
CN101727159A (zh) 供电控制电路
CN105204601B (zh) 一种***上电自动开机电路及其开机方法
CN103576816A (zh) 开关机控制电路
US20130307519A1 (en) Switching circuit and electronic device using the same
CN205847223U (zh) 一种具备硬件强制关机功能的单键软开关机电路
TWI582575B (zh) 電子裝置
CN101727167B (zh) 电源切换电路
CN101957646B (zh) 一种准零功耗待机的电脑电源
CN105897240A (zh) 一种具备硬件强制关机功能的单键软开关机电路
US7745960B2 (en) Power supply control signal generating circuit
CN105630080A (zh) 电脑***及其开机电路
JP2014137823A (ja) バッテリ及び電源供給装置並びに電子装置
EP2720356B1 (en) Power supply system and power control circuit thereof
CN111399617B (zh) 供电控制装置和电子设备
CN105471247A (zh) 一种低功耗待机控制电路、大功率开关电源及用电设备
CN209149284U (zh) 基于金融支付终端通电后打印机同步启动的联动控制电路
CN203706002U (zh) 一种改善待机功耗的电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101208

Termination date: 20140701

EXPY Termination of patent right or utility model