CN101404145B - 液晶显示控制*** - Google Patents
液晶显示控制*** Download PDFInfo
- Publication number
- CN101404145B CN101404145B CN2008100933978A CN200810093397A CN101404145B CN 101404145 B CN101404145 B CN 101404145B CN 2008100933978 A CN2008100933978 A CN 2008100933978A CN 200810093397 A CN200810093397 A CN 200810093397A CN 101404145 B CN101404145 B CN 101404145B
- Authority
- CN
- China
- Prior art keywords
- signal
- divergent
- convergent
- unit
- control system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种液晶显示控制***,包括:输出时钟生成单元,根据液晶显示控制***的工作模式生成具有特定缩放比例的输出时钟信号;同步信号缓存单元,存储用于对一或多行视频信号进行信号同步的数据使能信号等;同步信号读取单元,根据液晶显示的控制时序要求,从同步信号缓存单元中读取数据使能信号等,对数据使能信号等按照特定缩放比例进行缩放处理;N个视频信号缓存单元,存储一或多行视频信号的1/N部分;视频信号输出单元,根据输出时钟信号、液晶显示的控制时序、缩放处理后的数据使能信号等,从N个视频信号缓存单元中读取一或多行视频信号的1/N部分,对各1/N部分按照特定缩放比例进行缩放处理,将缩放处理后的信号输出至外部。
Description
技术领域
本发明涉及视频显示领域,更具体地涉及一种液晶显示控制***。
背景技术
在现有的液晶显示控制芯片(TCON)中,根据所支持液晶屏显示尺寸的大小,分别为单端口输出、双端口输出、和四端口输出三种输出模式。在双端口模式下,两个端口分别输出一行的前半行和后半行。在四端口模式下,每个端口分别输出一行对应的四分之一部分。在支持多端口模式时,液晶显示控制芯片有一个单独的行缓冲单元把一行的视频数据分成两个半行或四个四分之一行输出。
对于固定物理分辨率的液晶屏同样需要支持不同分辨率格式的视频输入。这一功能是通过缩放模块(Scalor)来实现的。在同时支持水平和垂直方向的缩放时,缩放模块要有单独的存储单元来实现缩放功能,存储单元需要存储一行以上的视频数据。
现有技术采用分离的行缓冲单元和缩放单元,需要较大的存储器分别存放视频数据,造成芯片面积过大。
发明内容
本发明的目的在于提供一种新的液晶显示控制***,以利用液晶显示控制***中的行缓冲单元(line buffer),通过缩放方式(Scale)使固定物理分辨率的液晶屏支持不同分辨率格式的视频输入。
根据本发明实施例的液晶显示控制***包括:输出时钟生成单元,用于根据液晶显示控制***的工作模式生成具有特定缩放比例的输出时钟信号;同步信号缓存单元,用于存储用于对一或多行视频信号进行信号同步的数据使能信号、行同步信号、以及场同步信号;同步信号读取单元,用于根据液晶显示的控制时序要求,从同步信号缓存单元中读取数据使能信号、行同步信号、以及场同步信号,并对数据使能信号、行同步信号、以及场同步信号按照特定缩放比例进行缩放处理;N个视频信号缓存单元,分别用于存储一或多行视频信号的1/N部分;以及视频信号输出单元,用于根据输出时钟信号、液晶显示的控制时序、以及缩放处理后的数据使能信号、行同步信号、以及场同步信号,分别从N个视频信号缓存单元中读取一或多行视频信号的1/N部分,对一或多行视频信号的N个1/N部分按照特定缩放比例进行缩放处理,并将缩放处理后的一或多行视频信号的N个1/N部分同时输出至外部。
其中,视频信号输出单元包括:视频信号读取单元,用于根据输出时钟信号、液晶显示的控制时序、以及缩放处理后的数据使能信号、行同步信号、以及场同步信号,分别从N个视频信号缓存单元中读取一或多行视频信号的1/N部分,对一或多行视频信号的各1/N部分按照特定缩放比例进行缩放处理;视频信号映射单元,用于对缩放处理后的一或多行视频信号的各1/N部分进行映射,并分别通过N个输出端口将缩放处理后的一或多行视频信号的N个1/N部分的映射结果同时输出至外部。
其中,同步信号读取单元通过同步缩放计数器来实现对数据使能信号、行同步信号、以及场同步信号的缩放处理。视频信号读取单元通过数据缩放计数器来实现对一或多行视频信号的各1/N部分的缩放处理。输出时钟生成单元生成的输出时钟信号的频率与液晶显示控制***的源时钟的频率具有严格的比例关系。可选地,输出时钟生成单元生成的输出时钟信号的频率独立于液晶显示控制***的源时钟的频率。
通过本发明,可以节省视频数据的行缓存单元,从而可以减少芯片设计中的面积需求。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明的第一实施例的液晶显示控制***的结构框图;以及
图2是根据本发明的第二实施例的液晶显示控制***的逻辑框图。
具体实施方式
下面参考附图,详细说明本发明的具体实施方式。
图1是根据本发明的第一实施例的液晶显示控制***的结构框图。如图1所示,该液晶显示控制***包括:同步信号缓冲单元、同步信号读指针、同步信号写指针、数据缓冲单元、数据读指针、数据写指针、输出时钟发生器、以及输出数据映射单元。
其中,同步信号缓冲单元用于保存视频同步信号,数据缓冲单元用于保存视频数据。在双端口工作模式下,数据缓冲单元a存储前半行数据,数据缓冲单元b存储后半行数据,输出时钟发生器生成的输出时钟同时读出前半行和后半行数据,并经过输出数据映射单元的映射后在两个端口分别输出。其中,输出时钟发生器根据工作模式(如单端口或双端口,缩放比例)产生合适频率的输出时钟,输出时钟的频率可以与源时钟有严格的比例关系,也可以独立于源时钟的频率值。
对于非缩放(Scalor)模式:同步信号读指针按照液晶显示控制的时序要求依次读出同步信号缓冲单元中的视频同步信号,输出的视频同步信号同时用于数据读指针的控制。数据读指针同样按照液晶显示控制的时序要求,并在视频同步信号的控制下依次读出数据缓冲单元中的视频数据。
在支持缩放(Scalor)模式时:同步信号读指针还需要按照缩放的同步控制要求恢复出缩放后的同步信号。这一过程可以由同步缩放计数器的控制实现。图像的缩放还需要数据读指针在缩放模式控制下完成,这一过程也可以由数据缩放计数器的控制实现。可选地,数据读指针依次读出对应像素的视频数据后,也可以通过数据映射单元实现缩放数据处理。其中,只要数据缓冲单元能够保存两行以上的数据(未经过缩放的数据),根据本发明实施例的液晶显示控制单元就可以同时支持水平和垂直方向的缩放功能。
图2是根据本发明的第二实施例的液晶显示控制***的逻辑框图。如图2所示,该液晶显示控制***包括:输出时钟生成单元,用于根据液晶显示控制***的工作模式生成具有特定缩放比例的输出时钟信号;同步信号缓存单元,用于存储用于对一或多行视频信号进行信号同步的数据使能信号、行同步信号、以及场同步信号;同步信号读取单元,用于根据液晶显示的控制时序要求,从同步信号缓存单元中读取数据使能信号、行同步信号、以及场同步信号,并对数据使能信号、行同步信号、以及场同步信号按照特定缩放比例进行缩放处理;N个视频信号缓存单元,分别用于存储一或多行视频信号的1/N部分;以及视频信号输出单元,用于根据输出时钟信号、液晶显示的控制时序、以及缩放处理后的数据使能信号、行同步信号、以及场同步信号,分别从N个视频信号缓存单元中读取一或多行视频信号的1/N部分,对一或多行视频信号的各1/N部分按照特定缩放比例进行缩放处理,并将缩放处理后的一或多行视频信号的N个1/N部分输出至外部。
其中,视频信号输出单元包括:视频信号读取单元,用于根据输出时钟信号、液晶显示的控制时序、以及缩放处理后的数据使能信号、行同步信号、以及场同步信号,分别从N个视频信号缓存单元中读取一或多行视频信号的1/N部分,对一或多行视频信号的各1/N部分按照特定缩放比例进行缩放处理;视频信号映射单元,用于对缩放处理后的一或多行视频信号的各1/N部分进行映射,并分别通过N个输出端口将缩放处理后的一或多行视频信号的各1/N部分的映射结果输出至外部。
其中,同步信号读取单元通过同步缩放计数器来实现对数据使能信号、行同步信号、以及场同步信号的缩放处理。视频信号读取单元通过数据缩放计数器来实现对一或多行视频信号的各1/N部分的缩放处理。输出时钟生成单元生成的输出时钟信号的频率与液晶显示控制***的源时钟的频率具有严格的比例关系。可选地,输出时钟生成单元生成的输出时钟信号的频率独立于液晶显示控制***的源时钟的频率。
通过本发明,可以节省视频数据的行缓存单元,从而可以减少芯片设计中的面积需求。
以上所述仅为本发明的实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。
Claims (5)
1.一种液晶显示控制***,其特征在于,包括:
输出时钟生成单元,用于根据所述液晶显示控制***的工作模式生成具有特定缩放比例的输出时钟信号;
同步信号缓存单元,用于存储用于对一或多行视频信号进行信号同步的数据使能信号、行同步信号、以及场同步信号;
同步信号读取单元,用于根据液晶显示的控制时序要求,从所述同步信号缓存单元中读取所述数据使能信号、行同步信号、以及场同步信号,并对所述数据使能信号、行同步信号、以及场同步信号按照所述特定缩放比例进行缩放处理;
N个视频信号缓存单元,分别用于存储所述一或多行视频信号的1/N部分;以及
视频信号输出单元,用于根据所述输出时钟信号、所述液晶显示的控制时序、以及缩放处理后的数据使能信号、行同步信号、以及场同步信号,分别从所述N个视频信号缓存单元中读取所述一或多行视频信号的1/N部分,通过数据缩放计数器对所述一或多行视频信号的N个1/N部分按照所述特定缩放比例进行缩放处理,并将缩放处理后的一或多行视频信号的N个1/N部分同时输出至外部。
2.根据权利要求1所述的液晶显示控制***,其特征在于,所述视频信号输出单元包括:
视频信号读取单元,用于根据所述输出时钟信号、所述液晶显示的控制时序、以及所述缩放处理后的数据使能信号、行同步信号、以及场同步信号,分别从所述N个视频信号缓存单元中读取所述一或多行视频信号的各1/N部分,对所述一或多行视频信号的各1/N部分按照所述特定缩放比例进行缩放处理;
视频信号映射单元,用于对所述缩放处理后的一或多行视频信号的各1/N部分进行映射,并分别通过N个输出端口将所述缩放处理后的一或多行视频信号的各1/N部分的映射结果同时输出至外部。
3.根据权利要求2所述的液晶显示控制***,其特征在于,所述同步信号读取单元通过同步缩放计数器来实现对所述数据使能信号、行同步信号、以及场同步信号的缩放处理。
4.根据权利要求1至3中任一项所述的液晶显示控制***,其特征在于,所述输出时钟生成单元生成的所述输出时钟信号的频率与所述液晶显示控制***的源时钟的频率具有严格的比例关系。
5.根据权利要求1至3中任一项所述的液晶显示控制***,其特征在于,所述输出时钟生成单元生成的所述输出时钟信号的频率独立于所述液晶显示控制***的源时钟的频率。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100933978A CN101404145B (zh) | 2008-04-17 | 2008-04-17 | 液晶显示控制*** |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100933978A CN101404145B (zh) | 2008-04-17 | 2008-04-17 | 液晶显示控制*** |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101404145A CN101404145A (zh) | 2009-04-08 |
CN101404145B true CN101404145B (zh) | 2010-07-14 |
Family
ID=40538139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008100933978A Active CN101404145B (zh) | 2008-04-17 | 2008-04-17 | 液晶显示控制*** |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101404145B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103647918B (zh) * | 2013-12-20 | 2017-04-12 | 广东威创视讯科技股份有限公司 | 一种视频同步化的方法及装置 |
JP6804066B2 (ja) * | 2016-10-26 | 2020-12-23 | シャープNecディスプレイソリューションズ株式会社 | 映像信号出力装置、表示システム及び映像信号出力方法 |
CN109935220B (zh) * | 2019-04-17 | 2022-01-25 | Tcl华星光电技术有限公司 | 驱动电路及显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2613020Y (zh) * | 2003-04-22 | 2004-04-21 | 海信集团有限公司 | 显示器数字图像缩放中的数据有效信号产生电路 |
CN1746923A (zh) * | 2004-09-10 | 2006-03-15 | 上海杰得微电子有限公司 | 一种实现可调节比例和精度的数字图像缩放电路的方法 |
-
2008
- 2008-04-17 CN CN2008100933978A patent/CN101404145B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2613020Y (zh) * | 2003-04-22 | 2004-04-21 | 海信集团有限公司 | 显示器数字图像缩放中的数据有效信号产生电路 |
CN1746923A (zh) * | 2004-09-10 | 2006-03-15 | 上海杰得微电子有限公司 | 一种实现可调节比例和精度的数字图像缩放电路的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101404145A (zh) | 2009-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5488385A (en) | Multiple concurrent display system | |
CN101404151B (zh) | 一种多屏拼接装置和方法 | |
CN101046941B (zh) | 用于驱动液晶显示器件的装置和方法 | |
CN101488337B (zh) | 控制帧存储器的方法、存储器控制电路以及图像处理装置 | |
CN104717485A (zh) | 一种基于fpga的vga接口裸眼3d显示*** | |
US20110187730A1 (en) | Method of driving display panel and display apparatus for performing the same | |
JPH05100632A (ja) | 表示装置 | |
CN103021378A (zh) | 一种多屏拼接显示装置和方法 | |
KR101819664B1 (ko) | 타이밍 컨트롤러 및 이를 이용한 액정표시장치 | |
KR20110079576A (ko) | 집적된 그래픽 처리 장치를 갖는 마이크로컨트롤러 | |
US8139091B2 (en) | Display system having resolution conversion | |
JP2005078090A (ja) | 信号処理装置及び方法とその信号処理装置を含む表示装置 | |
CN101404145B (zh) | 液晶显示控制*** | |
CN101540144B (zh) | 双屏lcd刷新方法、装置及*** | |
CN102520901B (zh) | 一种裸眼3d显示的数据采集与存储方法、***及其装置 | |
CN100555391C (zh) | 处理信号的装置和方法 | |
JPH06102837A (ja) | 液晶表示装置の駆動回路 | |
CN103824550A (zh) | 一种基于分时复用技术的液晶屏显示***及方法 | |
CN104239246A (zh) | 提供多端口功能的存储装置与方法 | |
JPH0229691A (ja) | 液晶表示装置 | |
CN101452695B (zh) | 数据存取装置及方法 | |
JP3288327B2 (ja) | 映像メモリ回路 | |
US20100318753A1 (en) | Memory architecture of display device and reading method thereof | |
US7859506B2 (en) | Liquid crystal display device and method for displaying a landscape mode image | |
CN105573703A (zh) | 一种双屏异像图形生成*** |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |