CN101310437A - Dc偏移量估计 - Google Patents

Dc偏移量估计 Download PDF

Info

Publication number
CN101310437A
CN101310437A CNA2006800430164A CN200680043016A CN101310437A CN 101310437 A CN101310437 A CN 101310437A CN A2006800430164 A CNA2006800430164 A CN A2006800430164A CN 200680043016 A CN200680043016 A CN 200680043016A CN 101310437 A CN101310437 A CN 101310437A
Authority
CN
China
Prior art keywords
value
mean value
signal
estimation circuit
offset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2006800430164A
Other languages
English (en)
Inventor
A·W·佩恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN101310437A publication Critical patent/CN101310437A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • H03D3/008Compensating DC offsets

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

一种Bluetooth增强数据速率接收机(1)具有DC偏移量估计电路(9),该DC偏移量估计电路包括用于识别已解调信号中的转向点并且测量这些转向点处的信号电平的检测器(10)。该检测器(10)丢弃与在前最小值的电平的差不够大的最大值的所测电平,并且丢弃与在前最大值的电平的差不够大的最小值的电平。该检测器(10)还丢弃小于特定阈值的电平。平均装置(11)计算由该检测器(10)输出的所述信号的每个相邻的最大和最小电平的平均值。处理装置(12)选择所计算的平均值的高值、低值和中间值,并且把DC偏移量值估计为该组所计算的平均值的平均值。

Description

DC偏移量估计
技术领域
本发明涉及一种DC偏移量估计电路,并且涉及一种DC偏移量估计方法。本发明的一种特定(但非排他性的)应用是在
Figure A20068004301600041
中估计DC偏移量。
背景技术
在无线通信中,在通过所述通信***发送信号的载波频率与接收机尝试接收该信号的所谓的本地振荡器频率之间常常存在差异。当利用非相干解调器来对所述信号进行解调时,这可能会导致已解调信号包含表示所述载波频率与所述本地振荡器频率之间的所述差异的多余分量,该多余分量被称作DC(直流)偏移量。
几乎所有的无线通信接收机都包含有用于尝试从其已解调信号中消除DC偏移量的装置。该装置可能是DC偏移量校正电路或自动频率控制(AFC)***,所述DC偏移量校正电路从所述已解调信号中减去所述DC偏移量的估计,所述自动频率控制***朝向所述载波频率调节所述本地振荡器频率。在任一种情况下,第一步通常都是估计所述已解调信号的DC偏移量。
在一个例子中,接收机的DC偏移量校正电路使用所谓的“MaxMin(最大最小值)”技术来估计DC偏移量。更具体来说,由所述DC偏移量校正电路检测并存储信号的最大电平和信号的最小电平。所述电路被设置成使得所存储的电平以给定的时间常数朝向中间值减小或者“泄露(leak away)”,但是每当(在与所述中间值的偏差方面)检测到比所存储的电平更高的电平时就被重置到所述信号的最大或最小电平。不时地计算所存储的最大和最小电平的平均值,并且将其用作DC偏移量值。随后通过从所述信号中减去该DC偏移量值来校正该信号。
上述DC偏移量估计存在许多问题。例如,在接收机中,在没有实际接收到信号时,所述DC偏移量校正电路往往会接收到很大的随机输入,其导致所检测到的最大和最小电平非常高。在开始接收信号时,这些电平会泄露,并且被从所接收的信号检测到的(较低)电平所替换,从而所估计的DC偏移量值可以逼近所接收信号的实际DC偏移量。每个数据分组开始于4比特的前同步码,其后是64比特的同步字,二者一同形成所谓的访问代码的一部分。所述同步字必须被正确地接收,以便确保正确地接收到所述数据分组的有效载荷。因此,在所述前同步码期间需要精确地估计所述DC偏移量。为了实现这一点,必须把所述电平设置成快速地泄露。然而,这意味着所估计的DC偏移量值也可能会快速地波动。这种波动相当于所估计的DC偏移量值中的噪声,这可能会导致所述同步字或其他后续数据被错误地接收。因此,所述最大和最小电平被设置成泄露的速度不可避免地是这些冲突要求之间的折衷。
此外,所检测到的所述信号的最大和最小电平可能受到所接收信号中的噪声的强烈影响。由于所检测到的最大和最小电平被直接用于估计所述DC偏移量值,因此在存在噪声的情况下所述DC偏移量值可能非常的不精确。所述DC偏移量值还受到信号内容的强烈影响。例如,当通常通过被称作高斯频移键控(GFSK)的方案调制的
Figure A20068004301600051
信号包含一串二进制1时(例如11111),其(在与中间值的偏差方面)往往包含一系列大的最大电平和小的最小电平。这往往会导致由所述DC偏移量校正电路所存储的最大电平变大,但是所述最小电平则泄露到小的电平。因此,所计算的DC偏移量值往往会增大,尽管实际的DC偏移量可能并未改变。
发明内容
本发明试图克服上述问题。
根据本发明的第一方面,提供一种DC偏移量估计电路,其包括:
检测器,其用于反复检测信号的最大电平和最小电平;
平均装置,其用于反复计算所检测到的最大电平和最小电平的平均值;以及
处理装置,其用于选择一组所计算的平均值并且根据所选择的该组所计算的平均值来估计DC偏移量值。
类似地,根据本发明的第二方面,提供一种DC偏移量校正方法,其包括:
检测信号的最大电平和最小电平;
计算所检测到的最大电平和最小电平的平均值;
重复所述检测和计算,以便提供多个平均值;
选择一组多个所计算的平均值;以及
根据所选择的该组平均值来估计DC偏移量值。
因此,虽然现有技术实际上仅仅假设所述DC偏移量值是所检测到的最大电平和最小电平的平均值,而本发明则允许基于所述信号的所检测到的最大和最小电平的所选择的一组所计算平均值来得到所述DC偏移量值。这样做大大提高了所估计的DC偏移量值的精度。
对所述DC偏移量值的估计可以按照多种方式基于所选择的一组所计算平均值。然而,所述DC偏移量值通常被估计为所选择的该组所计算平均值的平均值。因此,重要的是仔细选择该组所计算的平均值,以便获得精确的DC偏移量值。这可能涉及到根据所述信号的所预期的各方面(比如典型的DC偏移量或者所预期的幅度)在所计算的平均值之间进行区分。在一个特别优选的例子中,对于所述该组所计算平均值的选择可以包括选择给定值范围内的平均值。一般来说,所述选择包括选择高值范围内的平均值、低值范围内的平均值以及中间值范围内的平均值。
虽然本发明涉及到一定的处理量以便得到DC偏移量值,但是这可以很快,因为仅仅需要几个所检测到的电平来得到精确的DC偏移量。然而,为了最大化速度,有用的是检测作为所述DC偏移量校正的基础的所述信号的至少一部分的基本上每个最大电平和每个最小电平。因此,所述检测器可以检测所述信号的转向点(例如通过观察信号改变的速率)并且检测每个转向点处的信号电平。于是所检测到的最大和最小电平可以是所述信号的转向点的电平,例如所述信号的最大值和最小值的电平。
尽管如此,为了减轻噪声的效应,可能有用的是丢弃某些所检测到的电平。例如,可能有用的是丢弃与所述信号的在前最小电平的差异小于一给定余量的该信号的最大电平。类似地,可能有用的是丢弃与所述信号的在前最大电平的差异小于一/所述给定余量的该信号的最小电平。这样可以防止在估计所述DC偏移量值的过程中使用彼此太过接近的最大和最小电平,并且在存在噪声的情况下提高性能。
还可能有用的是丢弃(关于中间值)小于相应的第一和第二阈值的所述信号的最大电平和最小电平。这同样可以在存在噪声的情况下提高性能。所述第一和第二阈值可以被设置在预定值处。然而,可能有用的是随着所述信号(或者更具体来说是所检测到的最大和最小电平)的改变而改变所述阈值。特别地,可以分别通过从所检测到的最大电平的均值(丢弃前)以及所检测到的最小电平的均值(丢弃前)中减去第二余量来计算所述第一和第二阈值。可以通过缩放所检测到的最大电平的所述均值与所检测到的最小电平的所述均值之间的差来计算所述第二余量。这样做导致当所检测到的最大与最小电平之间的差变大时(例如在接收
Figure A20068004301600071
信号的数据分组之前)所述第二余量更大,并且当所检测到的最大与最小电平之间的差变小时(例如在开始接收信号的数据分组之后)所述第二余量更小。这样做的特别优点在于,在开始接收数据分组时(例如在数据分组的前同步码期间)允许所估计的DC偏移量值快速改变,但是在接收所述前同步码之后的数据(例如数据分组的同步字)期间使所估计的DC偏移量值变得更加稳定。还可能有用的是把所述第二余量限制在上限和下限之间。这样做确保所述第一和第二阈值不会变得过小或过大。
如上所述地估计的DC偏移量值往往非常精确并且响应迅速,但是仍然可能受到存在过多噪声的不利影响,因此,优选的是(在丢弃前)计算所述信号的多个所检测到的最大和最小电平的均值,并且在所述信号包含过多噪声时基于所计算的均值来估计所述DC偏移量值。例如,当所述高值范围内的所选择的一组所计算平均值的平均值与所述低值范围内的所选择的一组所计算平均值的平均值之间的差大于给定值时,可以确定所述信号包含过多噪声。类似地,当所计算的均值高于所述高值范围内的所选择的一组所计算平均值的平均值或者低于所述低值范围内的所选择的一组所计算平均值的平均值时,可以确定所述信号包含过多噪声。在做出了上述确定之后,可以在DC偏移量估计中使用所计算的均值以替换该组所计算的平均值。例如,可以用基于所计算的均值的值来替换该组所计算的平均值。
应当认识到,本发明可以广泛应用于多种不同的无线通信***。然而,当所述信号是频移键控(FSK)调制的信号、高斯最小频移键控(GMSK)调制的信号、高斯频移键控(GFSK)调制的信号或者二进制相移键控(BPSK)调制的信号时,本发明可能是特别有用的。更具体来说,本发明特别可以应用在
Figure A20068004301600081
接收机中或者用于接收信号。本发明还可以应用在数字增强无绳电信(DECT)接收机中或者用于接收DECT信号。自然地,本发明还可以扩展到包含有上述DC偏移量估计电路的接收机,或者扩展到包含有上述DC偏移量估计方法的接收信号的方法。
上面使用的术语“检测器”、“平均装置”、“处理装置”意图是一般性而非特定的。可以利用这种分开的部件来实现本发明。然而,同样可以利用诸如数字信号处理器(DSP)或中央处理单元(CPU)之类的单独处理器来实现本发明。类似地,可以利用一个或多个硬连线电路(比如专用集成电路(ASIC))或者通过嵌入式软件来实现本发明。实际上,还可以认识到,可以利用计算机程序代码来实现本发明。因此,根据本发明的另一方面,提供了计算机软件或计算机程序代码,其适于在由处理装置处理时实施上述方法。所述计算机软件或计算机程序代码可以由计算机可读介质携带。所述介质可以是物理存储介质,比如只读存储器(ROM)芯片。可替换地,所述介质可以是盘,比如数字通用盘(DVD-ROM)或者紧致盘(CD-ROM)。所述介质还可以是信号,比如连线上的电子信号、光学信号或者比如到卫星等等的无线电信号。本发明还扩展到运行所述软件或代码的处理器,比如被配置成实施上述方法的计算机。
附图说明
下面将参照附图描述本发明的优选实施例,其中:
图1是根据本发明的一个优选实施例的包含有DC偏移量估计电路的
Figure A20068004301600083
增强数据速率接收机的示意图;
图2是从仿真的
Figure A20068004301600084
数据分组的访问代码解调的信号的曲线图,其中示出了由图1中示出的DC偏移量估计电路检测及计算的各个电平;
图3是示出了图1中示出的DC偏移量估计电路的操作的流程图;以及
图4是利用现有技术的DC偏移量估计电路和图1中示出的DC偏移量估计电路在不同DC偏移量值下仿真的分组错误数的图形表示。
具体实施方式
参照图1,
Figure A20068004301600091
增强数据速率接收机1具有用于接收信号的天线2。该信号在高斯频移键控(GFSK)调制的信号与更高数据速率周期期间的π/4差分正交相移键控(π/4DQPSK)调制的信号或8阵列差分相移键控(D8PSK)调制的信号之间改变。该天线2连接到低噪声放大器(LNA)3,以用于放大所接收的信号并且将其输出到I和Q混频器4、5。所述I和Q混频器4、5适于提取所述信号的I和Q分量,并且将其输出到相应的滤波和放大级6、7。所述滤波和放大级6、7对所接收的信号的I和Q分量进行滤波及放大,并且把经过滤波及放大的I和Q信号分量输出到解调器8。该解调器8根据适当的调制方案对所述经过滤波及放大的I和Q信号分量进行解调,并且把已解调信号输出到DC偏移量估计电路9。
所述DC偏移量估计电路9包括检测器10,以用于检测所述已解调信号的最大和最小电平。更具体来说,该检测器10适于识别出所述已解调信号中的转向点。在信号电平的改变速率从正转变到负时的转向点是该信号的最大值或峰值,并且在信号的改变速率从负转变到正时的转向点是该信号的最小值或波谷。该检测器10能够测量在这些最大值和最小值处的信号电平,以便检测到所述信号的最大电平和最小电平。在理想情况下,该检测器10可以输出每个最大值和最小值处的所测量的信号电平以作为所检测到的最大或最小电平,从而提供用每个新测量的电平替换的一连串所保留的最大值和所保留的最小值。然而,在实际情况中,主要是由于噪声的缘故,并不是所述信号的所有最大值和最小值都提供有用的最大和最小电平。因此,只有当所检测到的最大值或最小值的所测量的信号电平满足某些条件时,该检测器10才输出所检测到的最大值或最小值的所测量的电平以作为新的所保留的最大值或所保留的最小值。
首先,所述检测器10确定一最大值的所测量的信号电平的值与当前保留的最小值之间的差是否大于第一余量。如果所测量的该信号电平与当前保留的最小值之间的差小于第一余量,则不把所测量的该信号电平输出为新的保留的最大值。只有在与当前保留的最小值之间的差大于第一余量时,该检测器10才输出新的保留的最大值。这同样适用于输出新的保留的最小值。更具体来说,该检测器10确定一最小值的所测量的信号电平的值与当前保留的最大值之间的差是否大于第一余量。如果所测量的该信号电平与当前保留的最大值之间的差小于第一余量,则不把所测量的该信号电平输出为新的保留的最小值。只有在与当前保留的最大值之间的差大于第一余量时,该检测器10才输出新的保留的最小值。在该实施例中,第一余量是0.7弧度,这意味着所保留的最大值与所保留的最小值总是彼此相差大约20kHz。当然,在其他实施例中,可以选择不同的第一余量以配合特定的应用。
其次,所述检测器10确定一最大值的所测量的信号电平是否大于第一阈值。如果所测量的信号电平小于第一阈值,则所测量的信号电平不被输出为新的保留的最大值。只有在大于第一阈值时,该检测器10才输出新的保留的最大值。这同样适用于输出新的保留的最小值。更具体来说,该检测器10确定一最小值的所测量的信号电平是否大于第二阈值。如果所测量的信号电平小于第二阈值,则所测量的信号电平不被输出为新的保留的最小值。只有在大于第二阈值时,该检测器10才输出新的保留的最小值。
所述检测器10通过计算对应于所检测到的最大值的所测量的信号电平的均值(称作均值最大值)以及对应于所检测到的最小值的所测量的信号电平的均值(称作均值最小值)来确定第一和第二阈值。该检测器10随后计算均值最大值与均值最小值之间的差(称作均值差)、将该均值差乘以一缩放因数(其在该实施例中是0.55)并且将其限制在下限与上限之间,以便提供第二余量,其中所述下限和上限在该实施例中分别是0.7弧度(相当于111kHz)和1.5弧度(相当于239kHz)。该检测器10随后从所述均值最大值中减去所述第二余量以便给出第一阈值,并且从所述均值最小值中减去所述第二余量以便给出第二阈值。
所述检测器10被连接成把所保留的最大值和所保留的最小值输出到平均装置11,以便计算从该检测器10接收的每个相邻的所保留的最大值和所保留的最小值的平均值(即最大最小值平均值)。该平均装置11又被连接成把所计算的平均值输出到处理装置12,以便选择一组所计算的平均值,从而在该组所计算的平均值的基础上估计DC偏移量值。
在图2中通过线A表示从仿真的数据分组的访问代码解调的信号。可以认识到,某些最大值和最小值大于其他最大值和最小值。实际上,在GFSK已解调信号中,交替符号序列(例如0101)中的最大值和最小值往往小于相同符号序列(例如0000或1111)中的最大值和最小值。因此,由所述检测器10输出的所检测到的最大和最小电平(即所保留的最大值和所保留的最小值)往往分别具有两个不同的电平。在图2中分别通过线B和C来表示所保留的最大值和所保留的最小值。可以看出,表示所保留的最大值的线B往往在大电平BL与小电平BS之间改变。类似地,可以看出,表示所保留的最小值的线C往往在大电平CL与小电平CS之间改变。
所计算的平均值(即最小最大值平均值)是这些大电平和小电平BL、BS、CL、CS当中的不同对的平均值。这意味着所计算的平均值(即最小最大值平均值)往往具有三个不同的值:当所保留的最大值较大并且所保留的最小值较小时是高值(例如在诸如1011的符号序列的末尾),当所保留的最大值较小并且所保留的最小值较大时是低值(例如在诸如0100的符号序列的末尾),并且当所保留的最大值较大并且所保留的最小值较大时(例如在诸如0011的符号序列的末尾)或者当所保留的最大值较小并且所保留的最小值较小时(例如在诸如0101的符号序列的末尾)是中间值。在图2中通过线D表示所计算的平均值(即最小最大值平均值),其中可以很容易地识别出高值最小最大值平均值DH、低值最小最大值平均值DL以及中间值最小最大值平均值DM
处理装置12被设置成识别所计算的平均值(即最小最大值平均值)的所述高值、低值和中间值,并且随后把所述DC偏移量值估计为该组所计算的平均值的平均值。通过设置预期所述高值、低值和中间值处在其中的最小最大值平均值的高、低和中间范围来实现所述识别。这些范围例如可以基于所述均值最大值电平和均值最小值电平。该处理装置12把处在每一个所述范围内的最小最大值平均值的值识别为高值、低值和中间值,并且把所述DC偏移量值估计为这三个值的平均值。
在图2中通过线E表示所估计的该DC偏移量值,从该图中可以看出,除了在所述访问代码的最开头处之外,所估计的DC偏移量电平保持相对恒定,从而在所仿真的条件下表现出可靠的DC偏移量估计。然而,在所述访问代码的开头处,在所估计的DC偏移量中存在一些波动,这是由于在所述信号的F段中看到的高噪声级所导致的。为了最小化所述波动,所述处理装置12监控在所述信号中是否存在过多噪声,并且在存在所述过多噪声的情况下按照不同方式估计所述DC偏移量值。
更具体来说,所述处理装置12计算所计算的平均值的所识别出的高和低值之间的差,并且如果所计算出的该差大于0.8弧度(相当于127kHz)则确定所述信号包含过多噪声。类似地,该处理装置12计算所述信号的最后几个(例如16个左右)所检测到的最大和最小电平的均值,并且如果所计算出的该均值高于所选择的一组所计算平均值的高值或者低于所计算平均值的低值则确定该信号包含过多噪声。
在所述处理装置12确定所述信号包含过多噪声时所使用的对于所述DC偏移量的差值估计包括:将所述DC偏移量估计基于所计算的均值而不是所选择的一组所计算平均值。更具体来说,所述处理装置利用所计算的均值来替换所计算的平均值的中间值,并且利用所计算的均值+0.2弧度以及所计算的均值-0.2弧度来替换所计算的平均值的高值和低值。
更加具体地参照图3,在步骤S1中,所述检测器10识别出已解调信号中的转向点,并且测量每个转向点的信号电平。在步骤S2中,该检测器10从所述转向点的所测量的信号电平计算第一和第二阈值,这是通过以下方式实现的:计算所述最大值的所测量电平的均值电平(即均值最大值)以及所述最小值的所测量电平的均值电平(即均值最小值);计算均值最大值与均值最小值之间的差(即均值差);把所述均值的差(即均值差)乘以0.55的缩放因数,并且分别将其限制在0.7弧度和1.5弧度的下限与上限之内,以便给出第二余量;以及分别从均值最大值和均值最小值中减去所述第二余量,以便给出第一和第二阈值。在步骤S3中,所述检测器10把所述转向点的所测量的信号电平与当前保留的最大值和当前保留的最小值进行比较,并且丢弃与当前保留的最小值的差不超过第一余量(0.7弧度)的最大值的电平以及与当前保留的最大值的差不超过第一余量的最小值的电平。在步骤S4中,该检测器10把所述转向点的所测量的信号电平与第一和第二阈值进行比较,并且丢弃小于所述阈值的电平。该检测器10随后把剩余的转向点的所测量的信号电平作为所述信号的最大电平和最小电平(即所保留的最大值和所保留的最小值)输出到所述平均装置11。
在步骤S5中,所述平均装置11计算从所述检测器10接收到的相邻最大值电平和最小值电平的平均值,并且把所计算的平均值输出到处理装置12。在步骤S6中,该处理装置12选择所计算的平均值的高值、低值和中间值。在步骤S7中,该处理装置12把所述DC偏移量值计算为所计算平均值的所选择的高值、低值和中间值的平均值。这种DC偏移量值在很大程度上独立于信号的内容(例如比特值)。
在该实施例中,在所述信号的数据分组的开头处的访问代码期间估计所述DC偏移量值。在传输开始时,所述信号电平在仅仅2μs内从零斜升到最大值。所述访问代码的前同步码是4比特(或4μs)长。所述访问代码的下一部分是同步字,其必须被正确接收以便允许正确地接收所述数据分组。因此,仅仅有6μs以用来在其中估计所述DC偏移量值。因此,所述处理装置12通常在仅仅几μs(例如在1μs到6μs之间)的周期期间选择所述高值、低值和中间值,以作为所述DC偏移量值的基础的一组平均值。
所述DC偏移量估计电路10已经被拿来与现有技术的MaxMin技术进行了比较。接收到具有处于-150KHz到+150KHz之间的实际DC偏移量的所建模的GFSK调制的信号,并且记录了分组错误。在图4中绘制了结果的曲线。每个峰值表示一个分组错误,当使用所述MaxMin技术来设置DC偏移量值时,存在12个峰值。然而,当使用本发明的优选实施例的DC偏移量估计电路10时,仅仅存在由标记为G的峰值所表示的6个分组错误,从而表明显著提高的性能。
当然,所描述的本发明的实施例仅仅是如何能够实现本发明的例子。本领域技术人员将想到对于所述实施例的其他修改、变化和改变。在不脱离如所附权利要求书及其等效表述所限定的本发明的精神和范围的情况下,可以做出这些修改、变化和改变。

Claims (19)

1、一种DC偏移量估计电路(9),包括:
检测器(10),其用于反复检测信号的最大电平和最小电平;
平均装置(11),其用于反复计算所检测到的最大电平和最小电平的平均值;以及
处理装置(12),其用于选择一组所计算的平均值并且根据所选择的该组所计算的平均值来估计DC偏移量值。
2、权利要求1的DC偏移量估计电路(9),其中,所述处理装置(12)把DC偏移量值设置为所选择的该组所计算的平均值的平均值。
3、权利要求1的DC偏移量估计电路(9),其中,所述处理装置(12)通过选择给定值范围内的平均值来选择所述该组所计算的平均值。
4、权利要求1的DC偏移量估计电路(9),其中,所述处理装置(12)通过选择高值范围内的平均值、低值范围内的平均值以及中间值范围内的平均值来选择所述该组所计算的平均值。
5、权利要求1的DC偏移量估计电路(9),其中,所述检测器(10)检测作为所述DC偏移量校正的基础的信号的至少一部分的基本上每个最大电平和每个最小电平。
6、权利要求1的DC偏移量校正电路(9),其中,所述检测器(10)丢弃与所述信号的在前最小电平的差异小于一给定余量的该信号的最大电平。
7、权利要求1的DC偏移量估计电路(9),其中,所述检测器(10)丢弃与所述信号的在前最大电平的差异小于一/所述给定余量的该信号的最小电平。
8、权利要求1的DC偏移量估计电路(9),其中,所述检测器(10)丢弃小于相应的第一和第二阈值的所述信号的最大和最小电平。
9、权利要求8的DC偏移量估计电路(9),其中,所述检测器(10)分别通过从所述信号的所检测到的最大电平的均值以及所检测到的最小电平的均值中减去第二余量来计算所述第一和第二阈值。
10、权利要求9的DC偏移量估计电路(9),其中,所述检测器(10)通过缩放所检测到的最大电平的所述均值与所检测到的最小电平的所述均值之间的差来计算所述第二余量。
11、权利要求10的DC偏移量估计电路(9),其中,所述检测器(10)通过大约0.55的缩放因数来缩放所述差。
12、权利要求9的DC偏移量估计电路(9),其中,所述检测器把所述第二余量限制在上限和下限之间。
13、权利要求1的DC偏移量估计电路(9),其适于使用在
Figure A2006800430160003C1
接收机中。
14、权利要求1的DC偏移量估计电路(9),其中,所述处理装置(12)计算所述信号的多个所检测到的最大和最小电平的均值,并且在所述信号包含过多噪声时基于所计算的均值来估计所述DC偏移量值。
15、权利要求14的DC偏移量估计电路(9),其中,当在一/所述高值范围内的所选择的该组所计算平均值的平均值与在一/所述低值范围内的所选择的该组所计算平均值的平均值之间的差大于给定值时,所述处理装置(12)确定所述信号包含过多噪声。
16、权利要求14的DC偏移量估计电路(9),其中,当所计算的均值高于在一/所述高值范围内的所选择的该组所计算平均值的平均值或者低于在一/所述低值范围内的所选择的该组所计算平均值的平均值时,所述处理装置(12)确定所述信号包含过多噪声。
17、一种接收机,其包含有任一项在前权利要求的DC偏移量估计电路(9)。
18、一种DC偏移量估计方法,其包括:
检测信号的最大电平和最小电平;
计算所检测到的最大电平和最小电平的平均值;
重复所述检测和计算,以便提供多个平均值;
选择一组多个所计算的平均值;以及
根据所选择的该组平均值来设置DC偏移量值。
19、适于实施权利要求18的方法的计算机软件。
CNA2006800430164A 2005-11-18 2006-11-15 Dc偏移量估计 Pending CN101310437A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP05110952.8 2005-11-18
EP05110952 2005-11-18

Publications (1)

Publication Number Publication Date
CN101310437A true CN101310437A (zh) 2008-11-19

Family

ID=37775222

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2006800430164A Pending CN101310437A (zh) 2005-11-18 2006-11-15 Dc偏移量估计

Country Status (5)

Country Link
US (1) US20080297206A1 (zh)
EP (1) EP1952531A1 (zh)
JP (1) JP2009516462A (zh)
CN (1) CN101310437A (zh)
WO (1) WO2007057844A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035771A (zh) * 2010-11-16 2011-04-27 意法·爱立信半导体(北京)有限公司 一种消除直流偏置的方法及装置
CN102685051A (zh) * 2011-03-08 2012-09-19 瑞昱半导体股份有限公司 直流偏压估测装置及直流偏压估测方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8559559B2 (en) 2002-06-20 2013-10-15 Qualcomm, Incorporated Method and apparatus for compensating DC offsets in communication systems
JP5213580B2 (ja) * 2007-08-21 2013-06-19 ローム株式会社 キャリアオフセットの検出回路および検出方法、情報通信機器
JP5304089B2 (ja) * 2008-07-31 2013-10-02 アイコム株式会社 Fsk受信機
US20100254491A1 (en) * 2009-04-01 2010-10-07 General Electric Company Dc offset compensating system and method
US8965290B2 (en) * 2012-03-29 2015-02-24 General Electric Company Amplitude enhanced frequency modulation

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0343273B1 (de) * 1988-05-27 1994-04-27 Deutsche ITT Industries GmbH Korrekturschaltung für ein digitales Quadratur-Signalpaar
DE69228816T2 (de) * 1992-10-28 1999-08-19 Alcatel Offsetgleichspannungskorrektur für Direktmisch-TDMA-Empfänger
US6741991B2 (en) * 1994-09-30 2004-05-25 Mitsubishi Corporation Data management system
US5568520A (en) * 1995-03-09 1996-10-22 Ericsson Inc. Slope drift and offset compensation in zero-IF receivers
US6282299B1 (en) * 1996-08-30 2001-08-28 Regents Of The University Of Minnesota Method and apparatus for video watermarking using perceptual masks
EP1134977A1 (en) * 2000-03-06 2001-09-19 Irdeto Access B.V. Method and system for providing copies of scrambled content with unique watermarks, and system for descrambling scrambled content
US7068987B2 (en) * 2000-10-02 2006-06-27 Conexant, Inc. Packet acquisition and channel tracking for a wireless communication device configured in a zero intermediate frequency architecture
EP1202511B1 (en) * 2000-10-30 2006-01-11 Texas Instruments France Method for estimating and removing a time-varying DC-offset
ATE313166T1 (de) * 2000-10-30 2005-12-15 Texas Instruments Inc Vorrichtung zum ausgleichen des dc-offsets eines quadratur-demodulators , und verfahren dazu
US20030070075A1 (en) * 2001-10-04 2003-04-10 Frederic Deguillaume Secure hybrid robust watermarking resistant against tampering and copy-attack
SG111094A1 (en) * 2002-12-05 2005-05-30 Oki Techno Ct Singapore Pte Digital receiver
JP4279027B2 (ja) * 2003-03-31 2009-06-17 株式会社ルネサステクノロジ Ofdm復調方法及び半導体集積回路
JP2005295494A (ja) * 2003-12-25 2005-10-20 Matsushita Electric Ind Co Ltd 直流オフセットキャンセル回路
GB2437574B (en) * 2006-04-28 2008-06-25 Motorola Inc Receiver for use in wireless communications and method of operation of the receiver

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102035771A (zh) * 2010-11-16 2011-04-27 意法·爱立信半导体(北京)有限公司 一种消除直流偏置的方法及装置
WO2012065529A1 (zh) * 2010-11-16 2012-05-24 意法⋅爱立信半导体(北京)有限公司 一种消除直流偏置的方法及装置
CN102035771B (zh) * 2010-11-16 2013-09-04 意法·爱立信半导体(北京)有限公司 一种消除直流偏置的方法及装置
US8964902B2 (en) 2010-11-16 2015-02-24 ST-Ericsson Semiconductor (Beijing) Co., Ltd Method and apparatus for eliminating direct current offset
CN102685051A (zh) * 2011-03-08 2012-09-19 瑞昱半导体股份有限公司 直流偏压估测装置及直流偏压估测方法

Also Published As

Publication number Publication date
EP1952531A1 (en) 2008-08-06
WO2007057844A1 (en) 2007-05-24
US20080297206A1 (en) 2008-12-04
JP2009516462A (ja) 2009-04-16

Similar Documents

Publication Publication Date Title
CN101310437A (zh) Dc偏移量估计
US5497121A (en) Automatically correcting data detection circuit and method for FSK modulated signals
KR100269652B1 (ko) 에러율 추정기
US8625720B2 (en) Demodulation of a digitally frequency-modulated analog received signal by evaluation of the time intervals between the zero crossings
JP4642563B2 (ja) Fsk受信装置
US8228970B2 (en) Signal processing device and wireless apparatus
US8369457B2 (en) Demodulation apparatus, demodulation method, and electronic device
KR101821819B1 (ko) 데이터 프로세싱 유닛 및 데이터 프로세싱 유닛을 포함하는 신호 수신기
US6625237B2 (en) Null-pilot symbol assisted fast automatic frequency control (AFC) system for coherent demodulation of continuous phase modulation (CPM) signals and method for implementing same
US20110150151A1 (en) Compensation for data deviation caused by frequency offset using timing correlation value
CN208424433U (zh) 频偏确定装置
JP5159211B2 (ja) オフセット推定装置
CN107005510B (zh) 用于解调经振幅调制的无线电信号的方法和接收器
CN1972262A (zh) Psk接收机及其接收方法、psk解调电路和通信装置
US7289589B2 (en) Maximum likelihood bit synchronizer and data detector
US9059835B1 (en) Method and apparatus for demodulating a wireless signal
JP5032971B2 (ja) 復調装置
JP5380186B2 (ja) 周波数補正装置及びその制御方法
JP5770077B2 (ja) 周波数オフセット除去回路及び方法並びに通信機器
US20030206126A1 (en) Binarizing circuit, wireless communication device, and binarizing method
US20060077850A1 (en) Data slicing circuit using multiple thresholds
CN105530078A (zh) 接收机的通信包突发检测方法和装置
US7532064B2 (en) FSK demodulator circuit
CN113783816B (zh) 一种gfsk接收机中的频偏估计方法
US20070189422A1 (en) Radio demodulation circuit

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20081119