CN101090279A - 无线收发器及其调制路径滞后校准方法 - Google Patents

无线收发器及其调制路径滞后校准方法 Download PDF

Info

Publication number
CN101090279A
CN101090279A CNA2007100037152A CN200710003715A CN101090279A CN 101090279 A CN101090279 A CN 101090279A CN A2007100037152 A CNA2007100037152 A CN A2007100037152A CN 200710003715 A CN200710003715 A CN 200710003715A CN 101090279 A CN101090279 A CN 101090279A
Authority
CN
China
Prior art keywords
frequency
path
phase
modulation
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007100037152A
Other languages
English (en)
Inventor
胡曼·达拉比
亨里克·索尔斯特拉普·詹森
阿莉雷扎·佐尔法格哈里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Broadcom Corp
Zyray Wireless Inc
Original Assignee
Zyray Wireless Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zyray Wireless Inc filed Critical Zyray Wireless Inc
Publication of CN101090279A publication Critical patent/CN101090279A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/362Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
    • H04L27/364Arrangements for overcoming imperfections in the modulator, e.g. quadrature error or unbalanced I and Q levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0916Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
    • H03C3/0925Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0916Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
    • H03C3/0933Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop using fractional frequency division in the feedback loop of the phase locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/1974Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
    • H03L7/1976Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/361Modulation using a single or unspecified number of carriers, e.g. with separate stages of phase and amplitude modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/331Sigma delta modulation being used in an amplifying circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Transmitters (AREA)
  • Transceivers (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本申请涉及一种无线收发器及其调制路径滞后校准方法。一个实施例中,所述无线收发器包括由锁相环控制的压控振荡器。分数N除法器耦合至所述锁相环的反馈回路,Δ-∑调制器控制所述分数N除法器改变该分数N除法器的除数,以使得VCO输出经调制的频谱。另一个实施例中,所述调制路径校准方法可通过输入经调幅和调相的发射频谱给收发器的接收器进行解调来实现。然后分析所述经解调的发射频谱以确定该发射频谱是否符合一个或多个信号要求,例如,是否落入要求的频谱屏蔽内。发射器的调幅路径滞后和/或调相位路径滞后可被调整以降低调幅和调相路径之间的时序或滞后的不匹配。

Description

无线收发器及其调制路径滞后校准方法
技术领域
本发明涉及无线***,更具体地说,涉及一种具有调制路径滞后校准的无线收发器。
背景技术
无线收发器广泛地用于无线***。无线收发器一般包括用于接收和解调信号的无线接收器,以及用于调制信号并发送的发射器。无线收发器可以使用各种不同的调制技术,例如,调幅、调相、调频或其各种组合。无线收发器能够在不同的频率或频带上传输信号。
发明内容
根据本发明的一个实施例,提供一种设备,包括具有压控振荡器(VCO)以输出一个或多个频率信号的无线收发器。该VCO通过锁相环(PLL)控制。分数N除法器(fractional-N divider)可耦合至锁相环的反馈回路以将VCO输出的频率信号除以一个除数。同样,可提供Δ-∑调制器基于所选择的将被调制的信道和数据控制分数N除法器。该Δ-∑调制器可改变分数N除法器的除数以使得VCO输出一定频谱。
根据本发明的另一个实施例,提供一种无线收发器,包括有调相路径以控制VCO产生调相频谱。所述无线收发器还提供有调幅路径以控制所述调相频谱的增益或振幅,从而产生经过调相和调幅的输出信号(发射频谱)。路径滞后调整电路可检测调幅和调相路径中因滞后而产生的不匹配,或确定所述发射频谱是否符合一个或多个信号要求,例如,频谱屏蔽(spectral mask)。所述路径滞后调整电路可调整调幅路径和调相路径至少其一的滞后或时序以提供调幅和调相路径间更好的匹配。
在一个实施例中,可通过输入已经过调幅和调相的发射频谱给收发器的将被解调的接收器来执行调制路径校准。然后对解调后的发射频谱进行分析以确定该发射频谱是否符合一个或多个信号要求,例如,落入要求的频谱屏蔽中。或者,对该发射频谱进行分析以确定发射器的调幅路径和调相路径之间是否有明显的时序或滞后不匹配。发射器的调幅路径滞后和/或调相路径滞后可被调整以降低调幅路径和调相路径之间的时序或滞后不匹配。
在另一个实施例中,无线收发器包括发射器。该发射器包括有第一调制路径以产生第一调制频谱,还包括有第二调制路径以控制所述第一调制频谱的增益或振幅以产生调制输出信号。所述无线收发器还包括有路径滞后调整电路以调整所述第一和第二调制路径至少其一的滞后。
在另一个实施例中,收发器的第一调制路径执行第一调制,收发器的第二调制路径执行第二调制,从而产生传输信号。第一和第二调制路径的滞后通过收发器的接收器来校准。例如,将调制传输信号输入或反馈回所述收发器的接收器并进行解调。然后对解调信号进行分析,并调整第一调制路径和/或第二调制路径中的滞后路径,从而降低第一和第二调制路径的滞后和时序的任何不匹配。
根据本发明的一个方面,提供一种无线收发器,包括:
压控振荡器,用于输出一个或多个频率信号;
锁相环,用于控制所述压控振荡器;
分数N除法器,耦合至所述锁相环的反馈回路以将所述锁相环输出的频率信号除以一个除数;
Δ-∑调制器,用于基于所选择的将被调制的信道和数据控制所述分数N除法器,改变所述分数N除法器的除数从而使所述压控振荡器输出频谱。
优选地,所述无线收发器进一步包括耦合至所述压控振荡器的输出端的除法电路,用以生成频率不同于所述压控振荡器输出的频率的频谱。
优选地,所述无线收发器进一步包括数字调制器。
优选地,所述锁相环进一步包括:
相位频率检测器,用于比较分数N除法器输出的信号和参考信号之间的相位差;
电荷泵,基于所述相位频率检测器所检测到的相位差生成电荷脉冲(charge pulse);
可编程低通滤波器,对所述电荷泵输出的电荷脉冲积分,从而生成用于控制所述压控振荡器的电压。
优选地,所述无线收发器进一步包括:
数字调制器,用于接收数字数据以及输出信号给包括有所述Δ-∑调制器、分数N除法器、锁相环和压控振荡器的第一路径,从而使所述第一路径基于所接收的数字数据生成从所述压控振荡器输出的调相信号(phase modulatedsignal),所述数字调制器还输出信号给第二路径以进行振幅调制;
放大器,接收从所述压控振荡器输出的所述调相信号,依据通过所述第二路径来自所述数字调制器的信号对所述压控振荡器输出的所述调相信号进行调幅。
优选地,所述无线收发器进一步包括:
数字调制器,接收将被调制的数字数据并输出信号给两个路径,所述数字调制器接收可变速率时钟;
可变速率适配器,耦合至所述数字调制器的输出端以补偿所述可变速率时钟。
优选地,所述无线收发器进一步包括频率合成器电路,用于生成合成频率以用作所述无线收发器的参考频率。
根据本发明的一个方面,提供一种无线收发器,包括:
发射器,包括:
用于控制压控振荡器以生成调相频谱的调相路径;
用于控制所述调相频谱的增益或振幅以生成经过调相和调幅的输出信号的调幅路径;
路径滞后调整电路,用于检测所述调幅路径和调相路径的滞后的不匹配,并对所述调幅路径和调相路径至少其一的滞后进行调整。
优选地,所述无线收发器进一步包括:
接收并调制信号的接收器,所述接收器接收由所述发射器输出的经过调相和调幅的频谱并对其进行解调,所述路径滞后调整电路根据频谱屏蔽或其它信号要求对解调后的发射器频谱进行分析,然后在所述解调后的频谱不符合屏蔽或其它信号要求时,调整所述调幅路径和调相路径至少其一的滞后。
优选地,所述无线收发器进一步包括混频器电路,用以将所接收的发射器频谱的频率转换为接收器频率。
优选地,所述无线收发器进一步包括多个混频器电路,用于针对多个频带中的每个频带,将所接收的发射器频谱频率转换为接收器频率。
优选地,所述路径滞后调整电路包括调幅路径滞后调整电路,用以检测所述调幅路径和调相路径滞后的不匹配,并调整所述调幅路径的滞后以更好的匹配所述调相路径的滞后。
优选地,所述调幅路径包括数模转换器(DAC),用于基于所接收的数字信号输出模拟信号;以及
所述路径滞后调整电路包括调幅路径滞后调整电路,用以检测所述调幅路径和调相路径滞后的不匹配,并调整所述调幅路径的滞后以更好的匹配所述调相路径的滞后,所述调幅路径滞后调整电路通过调整所述调幅路径中的数模转换器所提供的滞后来对所述调幅路径滞后进行调整。
优选地,所述调相路径包括:
用于输出一个或多个频率信号的压控振荡器;
用于控制所述压控振荡器的锁相环;
耦合至所述锁相环的反馈回路以将所述锁相环输出的频率信号除以一个除数的分数N除法器;
基于所选择的将被调制的信道和数据控制所述分数N除法器的Δ-∑调制器,所述Δ-∑调制器改变所述分数N除法器的除数以使所述压控振荡器输出频谱。
优选地,所述锁相环包括:
相位频率检测器,用于比较分数N除法器输出的信号和参考信号之间的相位差;
电荷泵,基于所述相位频率检测器所检测到的相位差生成电荷脉冲;
可编程低通滤波器,对所述电荷泵输出的电荷脉冲积分,从而生成用于控制所述压控振荡器的电压。
根据本发明的一个方面,提供一种调制路径滞后校准方法:
通过调相路径生成调相频谱;
通过调幅路径控制所述调相频谱的增益或振幅以生成经过调相和调幅的频谱;
解调所述经过调相和调幅的频谱;
分析解调后的频谱;
调整所述调幅路径和调相路径至少其一的滞后或时序。
优选地,所述方法进一步包括:在解调所述频谱之前,将所述经过调相和调幅的频谱的频率转换为接收器频率。
优选地,所述分析步骤包括分析解调后的频谱以确定所述解调后的频谱是否符合一个或多个信号要求;以及
所述调整步骤包括在所述解调后的频谱不符合一个或多个信号要求时,调整所述调幅路径和/或调相路径的滞后或时序。
优选地,所述分析步骤包括分析所述解调后的频谱以确定所述调幅路径和调相路径中的滞后是否有明显的不匹配;以及
所述调整步骤包括调整所述调幅路径和/或调相路径的滞后或时序以改善所述调幅路径和调相路径的滞后之间的不匹配。
优选地,所述分析步骤包括分析所述解调后的频谱以确定所述解调后的频谱是否符合频谱屏蔽。
附图说明
下面将结合附图及实施例对本发明作进一步说明,附图中:
图1是根据本发明一个实施例的无线***的逻辑框图;
图2是根据本发明一个实施例的无线收发器的逻辑框图;
图3是根据本发明的频谱屏蔽的一个示例的示意图;
图4是根据本发明一个实施例的无线收发器的操作流程图。
具体实施方式
图1是根据本发明一个实施例的无线***的逻辑框图。无线***100可包括无线收发器(发射器/接收器102),用于传输和接收无线电或无线信号。基带处理器112耦合至无线收发器110以执行各种类型的处理和***100的总控制,并可执行其它任务。基带处理器112可包括控制器,并可包括例如用于处理音频信号的音频编解码器、视频或图像处理编解码器(例如,MPEG4压缩和/或解压缩模块)以及其它元件或模块,图中未展示。
天线110可用于接收和发送无线电信号或电磁信号。发射器/接收器(TR)开关108可选择天线110的发射或接收模式。无线收发器102输出的将被传送的信号可以经放大器104放大,然后通过天线110发送。通过天线110接收的信号可通过表面声波(SAW)滤波器106(或其它滤波器)滤波,然后输入给收发器102。在收发器102处,接收的信号被处理或解调,包括下变频转换信号至中频(IF)并随后下变频转换为基带频率或其它频率、数据的数字检测和其它信号处理。同样地,将要发送的数字数据可由收发器102从基带处理器112接收。无线收发器110可将来自基带处理器112的数字数据调制到选择的信道或频率(或范围或频谱)上以由天线110发送。
基带处理器112可连接有各种模块或外设。例如,存储器114(闪存或随机访问存储器(RAM))可存储信息。麦克风118和扩音器116可允许音频信号输入并由无线***100输出,该无线***100可以是例如蜂窝电话或其它通信设备。键盘120可允许用户输入将由无线***100进行处理的字符或其它信息。摄像机122或其它光学设备可允许用户捕捉照片或图像,然后由***100进行处理或存储在存储器或其它存储位置。无线***100也可包括有显示器124,例如液晶显示器等,以显示信息(文字、图像等)。各种其它外设126可耦合至基带处理器112,例如存储棒、音频播放器、蓝牙无线收发器、USB端口或其它外设。上述的设备或外设仅仅是作为无线***100的一部分或耦合至基带处理器112的设备或外设的一些例子,本发明并不限于上述外设或设备。
无线***100可用于各种***或应用,例如,移动或蜂窝电话、无线局域网(WLAN)电话、无线个人数字助手(PDA)、移动通信设备或其它无线设备。在一个实施例中,无线***100能够在各种发射/接收频率或频带操作,并且用于各种不同的标准或通信协议。尽管没有要求,无线***100可以是多频带无线***,能够在多个频率和频带之一传输和接收信号。例如,无线***100可运行于1900MHz的WCDMA和PCS、1800MHz的DCS(这些频率被认为是高频带)、850MHz的GSM、900MHz的EGSM(这些频率被认为是低频带)。这些仅仅是示例频率,无线***100可运行于许多其它的频率和标准。
图2是根据本发明一个实施例的无线收发器的逻辑框图。无线收发器102可包括发射器202,用于调制和发射数据,以及接收器204,用于接收和解调数据。晶振210可在稳定频率上生成信号,例如,26MHz或其它频率(26MHz仅仅是示例频率,也可使用其它频率)。频率合成器/本地振荡产生器(LOGEN)电路212可在从多个频率中选出的一个频率上产生合成频率信号(fsynth)。该合成频率信号(fsynth)可由发射器202和接收器204用作参考信号。
数字调制器214可接收数字数据和输出数据给一个或多个路径。根据一个实施例,发射器102可使用各种相移键控(PSK)技术调制所接收的数据,例如,8PSK、QAM等,其中数据可使用调相和调幅两者进行调制。数字调制器214也可使用调相或调频技术(或其变化)调制接收的数据,例如高斯滤波最小键移(GMSK)或类似技术。根据一个实施例,对于调相或调频或GMSK调制或类似调制,发射器202输出的信号振幅可以例如设定为恒定振幅或级别。
为了能够适应不同的频率和不同的信道,fsynth可以是例如1.752GHz和2.0GHz之间的可变频率。这仅仅是示例频率范围,也可使用其它的频率和频率范围。fsynth可由分频器218进行分频以生成传输参考频率(fTXREF)。在一个实施例中,分频器218可以除8除法器。因此,fTXREF由fsynth/8得到,在这种情况中,fTXREF可在例如219MHz和250MHz之间变化。
数字解调器214可接收数字数据和通过线217和219输出信号至可变速率适配器216。在一个实施例中,数字解调器214可将fTXREF用作时钟频率。如上所述,fTXREF可以是可变的频率。可变速率适配器216可补偿数字调制器214使用的可变速率时钟(fTXREF),这样的话,尽管数字调制器214的时钟可变,可变速率适配器216输出的信号可以恒定频率输出。
为了对接收的数字数据执行调相(或其变化)和调幅两者,例如,8PSK或QAM或类似调制,可变速率适配器216可在两个路径上输出信号,包括:1)调相路径231,基于接收的数据执行相位调制;2)调幅路径233,基于接收的数据执行振幅调制。
下面讨论调相路径。压控振荡器(VCO)220可在为某服务选择的频带的所选择信道的操作频率上输出信号(例如,用于DCS的中心频率1710.2MHz处的第2信道)。例如,基站或接入点(AP)可对无线***100分配一个信道以用于数据传输。如下将进行的详细描述所述,VCO 220可为所选择信道输出一定频率范围或频谱,并且数据被调制到所述频谱上。VCO 220还具有增益或者VCO 220的输出频谱被放大一定量。VCO 220的增益(K)可记作KVCO。在一个实施例中,VCO 220的增益(KVCO)是可被校准的。
VCO 220输出的频谱然后由上带放大器(upper band amplifier)222放大以通过天线110传输。VCO220输出的频谱还可由频率除法器224除以2,并随后由低带放大器(lower band amplifier)226放大并通过天线110传输。因此,根据一个实施例,上频带中所选择的信道的频谱可由放大器222放大并输出,而下频带中所选择的信道的频谱可由放大器226放大并输出。
根据一个实施例,锁相环(PLL)可控制或锁定VCO 220至期望的或选择的操作频率(信道)。所述PLL可包括,例如,相位-频率检测器(PFD)230、电荷泵232和可编程低通滤波器(LPF)234,并且因为这仅仅是示例的PLL,还可包括其它不同的元件。VCO 220的输出(fVCO)包括所选择的信道的频率(例如,中心频率)。分数N频率除法器236耦合至PLL的反馈回路。VCO 220的输出(fVCO)可被除以由1比特Δ-∑调制器238选择的频率除法器236的除数(N2)。因为该除数可以是多个不同数之一,因而频率除法器236可看作是多模除法器(MMD)。因为频率除法器236可通过改变其所使用的所选择的除数将接收的频率(fVCO)除以全部的分数除数(例如,两个整数之间的),因而频率除法器236也可看作是分数N除法器。
在一个实施例中,基于通过线241(例如,调制器238在线241上的0输出表示除数N2是7,1表示除数N2是8)从Δ-∑调制器238接收的信号(比特),除法器236使用的除数(N2)可以是7或8。因此,根据一个实施例,VCO 220输出的操作频率可以是fVCO=N2×fTXREF。除数(N2)7或8可允许VCO 220针对特定的fTXREF(发射器参考频率)仅输出两个操作频率。然而,通过改变除法器236所使用的除数(N2),几乎可以获得7和8之间的任意分数除数,这可使VCO 220输出一定范围的频率。
为了锁定或控制VCO 220至期望的或选择的输出频率(针对所选择的信道),选择fsynth(并进而选择fTXREF)并在7和8之间(在这个实施例中,尽管如此还可以使用任何其它数字)选择一个分数除数,这样便可提供VCO 220输出的所选择的操作频率。例如,如果所分配的或选择的发射操作频率为1.661GHz,则发射参考频率(fTXREF)可选择为220MHz,并且使用的分数除数为7.55。因此,在这个例子中,VCO输出(信道的操作频率)通过下式获得:fVCO=N2(平均值)× fTXREF,在这个例子中计算为fVCO=7.55×220MHz=1.661GHz,即为所期望的操作频率(例如,所分配的发射信道的中心频率)。
7和8之间的分数除数(本实施例中为7.55)可通过使用Δ-∑调制器238在除法器236的分数除数7和8之间改变一个恰当的百分量以获得该分数除数。例如,为了获得分数除数7.5,那么除法器236一半时间除以7,另一半时间除以8(50%的工作循环(duty cycle),一半为0,一半为1)。为了改变通过线241由Δ-∑调制器238输出的0和1的的工作循环或百分比,通过线243接收的频率(fVCO)可除以一个选择的分数除数(例如,7.55)。
选择的分数除数(在本实施例中是7.55)的分数部分(在本实施例中是0.55)可输入给组合器240。组合器240可将分数244(在本实施例中是0.55)与可变速率适配器216输出的数据信号(提供调相)相加或合并。组合器240的输出可控制Δ-∑调制器238以获得分数N除法器236使用的(全部的)所选择的分数除数。
在一个实施例中,VCO 220可不需要输出一个音调(tone)或频率,但可输出调相频谱。在一个实施例中,Δ-∑调制器238可控制分数N除法器238在已选择的分数除数周围改变除数(N2),从而使VCO 220产生调相频谱。某种程度上,可基于通过线217从数字调制器214输出并经过可变速率适配器216传送(例如经过补偿后)的信号(例如,允许对VCO 220输出的输出信号进行调相)控制Δ-∑调制器238。这可使得VCO 220的输出(fVCO)为已选择信道的中心频率(通过该分数除数例如7.55选择的操作频率)周围的调相频谱。
下面描述发射器202的PLL的操作。输入的发射器参考频率(fTXREF)用作PFD 230的参考信号。除法器236通过线245输出的经过分频后的频率信号是PFD 230的第二输入。PFD 230可基于其两个输入信号之间的相位差产生输出信号。例如,PFD 230可分别基于线245上的经过分频后的频率信号是否领先或滞后于参考频率信号(fTXREF)来输出高信号或低信号。电荷泵232可基于线245上的经过分频后的频率信号是否领先或滞后于参考频率信号(fTXREF)来产生正的或负的电荷脉冲。可编程低通滤波器(LPF)234可将该电荷脉冲积分或累加以产生电压,该电压可指出线245上的经过分频后的频率信号领先或滞后于参考频率信号(fTXREF)的量。LPF 234输出的电压可控制或调整VCO 220输出的频率(fVCO)。
因此,通过调相路径231,VCO 220可输出调相频谱,随后被上带放大器222放大和输出。同样,VCO 220的输出被除法器224除以2,并随后被下带放大器226放大和输出。
在一个实施例中,(PLL的)LPF 234可设置PLL的回路带宽。如果LPF的带宽太窄,VCO的部分输出频谱可被剪切或失真。同样,如果LPF 234的带宽太宽,可将一定量不可接受的噪音引入***。因此,根据一个实施例,LPF 234可使用一个相对窄的带宽,例如200KHz(这仅仅是一个示例,其它带宽也可使用)。同样,在一个实施例中,数字调制器214可包括有均衡器,用于计算因低通滤波器(LPF)234的200KHz带宽所导致的一些信号剪切或信号失真。在一个实施例中,LPF 234可以是电阻电容(R-C)滤波器,并可被校准。
在传输的信号既经过调相又经过调幅(例如,8PSK、QAM或近似调制技术)的情况中,调幅路径231可基于接收的数字信号对调相频谱执行调幅。如上所述,数字数据由数字调制器214接收。数字调制器214可通过两个路径输出数据,提供调相(通过调相路径231)和调幅(通过调幅路径233)。下面描述调幅路径233。数字调制器214输出信号(例如,通过可变速率适配器216)至数模转换器(DAC)250。DAC转换接收的数字信号为模拟信号。该模拟信号可代表或表示振幅,被输入给放大器226和222。放大器226和222可基于通过调幅路径233从DAC 250接收的信号对VCO 220提供的调相频谱进行调幅(或改变振幅)。因此,通过调幅路径233接收的信号可控制发射器202输出的调相信号(频谱)的振幅或增益。因此,根据一个实施例,放大器222和226可输出经过调幅和调相的信号(例如,频谱)。
在仅执行调相或调频的情况中(例如,GSM和EGSM的GMSK),数字调制器214输出至DAC 250的振幅值可设置为恒定级别,以为放大器222和226输出的调相频谱提供恒定的振幅。在一个实施例中,调制中DAC 250使用的恒定振幅一般设置为最大值以提供高饱和输出功率。
以下描述无线收发器102(图2)的接收器204。无线信号输入给接收器204,包括通过线257接收的上(或高)频带信号和通过线259接收的下频带信号。这些接收的信号通过低噪放大器(LNA)260放大。在正常操作中,混频器262基于LOGEN电路212输出的合成器频率(fsynth)对接收的无线信号进行下变频转换(例如,混频器262将接收的信号与fsynth混合以产生IF信号)。在一个实施例中,接收的信号可被下变频转换为200KHz的中频(IF)信号(尽管任何频率可用于IF)。所述IF信号可输入给接收器IF模块265(该模块包括例如滤波器、增益控制和其它电路),在此执行IF处理。接收器IF模块265输出的信号被输入给接收器DSP 266,接收器DSP 266包括例如增益控制和数字信号处理器以将IF信号下变频转换为基带信号。接收器DSP266可输出同相和正交相位的接收信号(RX_I,RX_Q)。该接收信号(RX_I和RX_Q)还可被输出至数字调制器214(图中未展示其连接),并可输出至调幅路径滞后调整电路268。
至少在某些情况中需要无线***符合一个或多个信号要求。例如,某些无线技术要求无线传输符合(或落入)频谱屏蔽。图3是本发明频谱屏蔽的一个示例的示意图。在一个实施例中,来自无线***(例如,无线***100)的无线传输需要符合或落入频谱屏蔽302内。例如,频谱屏蔽302的一个要求为,距离中心频率304 400KHz的发射信号的峰值振幅应至少比中心频率304的峰值振幅低54dB。这仅仅是无线***100或其它***应该符合的信号要求的一个示例。
采用两种类型的调制技术的无线***(例如,调幅和调相或调频,如8PSK、QAM等)可能出现的一个问题是,调相和调幅的时序或滞后可能不匹配(或者说,第一调制路径和第二调制路径的滞后不匹配)。在某些情况下,如果收发器的调幅路径和调相路径的滞后或时序明显的不匹配,可能使输出或发射的信号失真,从而使得输出信号不符合一个或多个信号要求(例如频谱屏蔽)。因此,例如,为了避免违背频谱屏蔽或其它信号要求,调幅路径231和调相路径233的滞后(或时序)必须完全匹配。
根据一个实施例,收发器102的接收器204可用于校准发射器202的调幅路径231和调相路径233的滞后或时序。发射器参考频率fTXREF可被频率除法器254除以4。经过分频的信号(fTXREF/4)被输入给混频器256。混频器256将调制发射频谱的频率(来自放大器222和226的调幅和调相输出频谱)上变频转换至接收频率(例如,上和/或下带接收频率,可被接收器204处理)。在滞后路径校准节点,上变频转换后的调制发射频谱随后被馈送或输入给接收器204以进行处理。该发射频谱可被混频器262下变频转换为IF(例如,200KHz),并由接收器IF模块265和接收器DSP 266进行处理。然后经过处理(或已解调)的发射频谱可通过接收信号(RX_I和RX_Q)输出。一个实施例中,接收器204处的这一信号处理可看作是解调的一种形式。
然后,调幅路径滞后调整电路268对经过处理或解调的发射频谱进行分析,以确定该解调的发射频谱是否符合一个或多个信号要求,例如,确定该解调的发射频谱是否符合或落入所要求的频谱屏蔽中。或者,路径滞后调整电路268可确定调幅路径233和调相路径231的时序或滞后之间是否有明显的不匹配。然后,例如,如果经过解调的(或处理的)发射频谱不符合一个或多个信号要求或频谱屏蔽,或者调幅路径233和调相路径231之间的时序或滞后有明显的不匹配,路径滞后调整电路268可调整调幅路径233和调相路径231中一者或两者的滞后或时序。路径滞后调整电路268可调整调幅路径233和/或调相路径231的滞后或时序。
在另一个实施例中,VCO 220的增益可以被校准。在这种情况中,PLL和PLF 234的回路带宽可以被精确的定义,并且PLL(调相路径)和调幅路径的滞后也可以是稳定和精确定义的。因此,上述例子不必要校准调制滞后路径(调幅和调相路径)。这样的话,一个实施例中,调制路径滞后校准是可选择的,并且在某些情况中可被禁用或启用。
一个实施例中,路径滞后调整电路268可以是调幅路径滞后调整电路,基于对解调后的发射频谱的分析或估测调整调幅路径233的滞后(例如,如果解调后的频谱不符合信号要求或频谱屏蔽)。例如,路径滞后调整电路268可调整调幅路径233中DAC 250引起的滞后。这一处理可重复执行并重新校准,例如,另一个经调制发射频谱信号可以由混频器256上变频转换为接收频率并输入给接收器204,在此该频谱被下变频转换为IF,下变频转换为基带并进行处理(例如,进行解调)。如果必要,为了改善路径滞后间的不匹配或改善输出信号的质量,可再次故测或分析经解调或接收-处理的发射频谱,随后调整调幅路径233和调相路径231两者之一或两者中的滞后或时序。通过这种方式,将经调制的发射频谱馈送给接收器204进行处理,可以校准(例如,测量和调整)发射器202的调幅路径滞后和调相路径滞后。
图4是根据本发明一个实施例的无线收发器的操作流程图。步骤420中,通过调幅路径控制调相(发射)频谱的增益或振幅以产生经调相和调幅的频谱。步骤430中,将经调相和调幅的频谱的频率转换至接收器频率。步骤440中,对转换后的经调相和调幅的(发射)频谱进行接收-处理或解调。
步骤450中,对经过解调或接收-处理的频谱进行分析或估测。这可包括,例如,分析该经过处理或解调的发射频谱以确定该频谱是否符合一个或多个信号要求(452),或分析该经过解调的频谱以确定该经过解调的频谱是否符合频谱屏蔽(454)或确定调幅路径和调相路径的滞后之间是否有明显的不匹配(456)。
步骤460中,调整调幅路径和调相路径两者至少其一的滞后或时序。例如,这包括:如果该经解调的频谱不符合一个或多个信号要求,调整调幅路径和/或调相路径的滞后或时序(462);或者,如果该经解调的频谱不符合频谱屏蔽,调整调幅路径和/或调相路径的滞后或时序(464);或者,调整调幅路径和/或调相路径的滞后或时序以改善调幅路径和调相路径的滞后之间的不匹配(466)。

Claims (10)

1、一种无线收发器,其特征在于,包括:
压控振荡器,用于输出一个或多个频率信号;
锁相环,用于控制所述压控振荡器;
分数N除法器,耦合至所述锁相环的反馈回路以将所述锁相环输出的频率信号除以一个除数;
Δ-∑调制器,用于基于所选择的将被调制的信道和数据控制所述分数N除法器,改变所述分数N除法器的除数从而使所述压控振荡器输出频谱。
2、如权利要求1所述的无线收发器,其特征在于,所述无线收发器进一步包括耦合至所述压控振荡器的输出端的除法电路,用以生成频率不同于所述压控振荡器输出的频率的频谱。
3、如权利要求1所述的无线收发器,其特征在于,所述无线收发器进一步包括数字调制器。
4、如权利要求1所述的无线收发器,其特征在于,所述锁相环进一步包括:
相位频率检测器,用于比较分数N除法器输出的信号和参考信号之间的相位差;
电荷泵,基于所述相位频率检测器所检测到的相位差生成电荷脉冲;
可编程低通滤波器,对所述电荷泵输出的电荷脉冲积分,从而生成用于控制所述压控振荡器的电压。
5、如权利要求1所述的无线收发器,其特征在于,所述无线收发器进一步包括:
数字调制器,用于接收数字数据以及输出信号给包括有所述Δ-∑调制器、分数N除法器、锁相环和压控振荡器的第一路径,从而使所述第一路径基于所接收的数字数据生成从所述压控振荡器输出的调相信号,所述数字调制器还输出信号给第二路径以进行振幅调制;
放大器,接收从所述压控振荡器输出的所述调相信号,依据通过所述第二路径来自所述数字调制器的信号对所述压控振荡器输出的所述调相信号进行调幅。
6、一种无线收发器,其特征在于,包括:
发射器,包括:
用于控制压控振荡器以生成调相频谱的调相路径;
用于控制所述调相频谱的增益或振幅以生成经过调相和调幅的输出信号的调幅路径;
路径滞后调整电路,用于检测所述调幅路径和调相路径的滞后的不匹配,并对所述调幅路径和调相路径至少其一的滞后进行调整。
7、如权利要求6所述的无线收发器,其特征在于,所述无线收发器进一步包括:
接收并调制信号的接收器,所述接收器接收由所述发射器输出的经过调相和调幅的频谱并对其进行解调,所述路径滞后调整电路根据频谱屏蔽或其它信号要求对解调后的发射器频谱进行分析,然后在所述解调后的频谱不符合屏蔽或其它信号要求时,调整所述调幅路径和调相路径至少其一的滞后。
8、一种调制路径滞后校准方法,其特征在于,包括如下步骤:
通过调相路径生成调相频谱;
通过调幅路径控制所述调相频谱的增益或振幅以生成经过调相和调幅的频谱;
解调所述经过调相和调幅的频谱;
分析解调后的频谱;
调整所述调幅路径和调相路径至少其一的滞后或时序。
9、如权利要求8所述的方法,其特征在于,所述方法进一步包括:在解调所述频谱之前,将所述经过调相和调幅的频谱的频率转换为接收器频率。
10、如权利要求8所述的方法,其特征在于,所述分析步骤包括分析解调后的频谱以确定所述解调后的频谱是否符合一个或多个信号要求;以及所述调整步骤包括在所述解调后的频谱不符合一个或多个信号要求时,调整所述调幅路径和/或调相路径的滞后或时序。
CNA2007100037152A 2006-01-17 2007-01-09 无线收发器及其调制路径滞后校准方法 Pending CN101090279A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/333,729 US20070165708A1 (en) 2006-01-17 2006-01-17 Wireless transceiver with modulation path delay calibration
US11/333,729 2006-01-17

Publications (1)

Publication Number Publication Date
CN101090279A true CN101090279A (zh) 2007-12-19

Family

ID=37846152

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007100037152A Pending CN101090279A (zh) 2006-01-17 2007-01-09 无线收发器及其调制路径滞后校准方法

Country Status (4)

Country Link
US (1) US20070165708A1 (zh)
EP (1) EP1811735A1 (zh)
CN (1) CN101090279A (zh)
TW (1) TW200746740A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103297082A (zh) * 2012-02-22 2013-09-11 联发科技(新加坡)私人有限公司 无线通信单元、集成电路及校准接收器的方法
US9338664B2 (en) 2012-02-22 2016-05-10 Mediatek Singapore Pte. Ltd. Wireless communication unit, integrated circuit and method therefor
CN113114174A (zh) * 2021-05-21 2021-07-13 常州大学 一种宽频正交信号发生器及信号发生方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2043258A1 (en) * 2007-09-28 2009-04-01 Alcatel-Lucent Deutschland AG A method for signal amplification, a switched mode amplifier system, a base station and a communication network therefor
US20110009194A1 (en) * 2007-12-06 2011-01-13 Oz Gabai Acoustic motion capture
GB2479859B (en) 2010-03-30 2017-08-30 Snaptrack Inc Signal alignment for envelope tracking system
US8581644B2 (en) * 2011-07-28 2013-11-12 Intel Corporation System and method providing bandwidth adjustment in integral path of phase locked loop circuitry
US20150054783A1 (en) * 2013-08-22 2015-02-26 Microchip Technology Incorporated Touch Screen Stylus with Communication Interface
KR102298160B1 (ko) * 2015-08-13 2021-09-03 삼성전자주식회사 반도체 장치 및 이를 포함하는 통신 시스템
US10020818B1 (en) 2016-03-25 2018-07-10 MY Tech, LLC Systems and methods for fast delta sigma modulation using parallel path feedback loops
US10530372B1 (en) 2016-03-25 2020-01-07 MY Tech, LLC Systems and methods for digital synthesis of output signals using resonators
US10367522B2 (en) 2016-11-21 2019-07-30 MY Tech, LLC High efficiency power amplifier architectures for RF applications
US11933919B2 (en) 2022-02-24 2024-03-19 Mixed-Signal Devices Inc. Systems and methods for synthesis of modulated RF signals

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2513289B2 (ja) * 1989-01-06 1996-07-03 日本電気株式会社 変調装置
US5282222A (en) * 1992-03-31 1994-01-25 Michel Fattouche Method and apparatus for multiple access between transceivers in wireless communications using OFDM spread spectrum
US6308049B1 (en) * 1998-12-21 2001-10-23 Texas Instruments Incorporated Fractional-spurs suppression scheme in frequency tracking multi-band fractional-N phase lock loop
US7555263B1 (en) * 1999-10-21 2009-06-30 Broadcom Corporation Adaptive radio transceiver
US6968019B2 (en) * 2000-11-27 2005-11-22 Broadcom Corporation IF FSK receiver
US6553089B2 (en) * 2001-03-20 2003-04-22 Gct Semiconductor, Inc. Fractional-N frequency synthesizer with fractional compensation method
US6937668B2 (en) * 2001-03-28 2005-08-30 Spectra Wireless, Inc. Method of and apparatus for performing modulation
US6963733B2 (en) * 2001-10-31 2005-11-08 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for reducing the effect of AGC switching transients
US7095819B2 (en) * 2001-12-26 2006-08-22 Texas Instruments Incorporated Direct modulation architecture for amplitude and phase modulated signals in multi-mode signal transmission
US7555057B2 (en) * 2003-01-17 2009-06-30 Texas Instruments Incorporated Predistortion calibration in a transceiver assembly
JP4230238B2 (ja) * 2003-02-06 2009-02-25 パナソニック株式会社 送信装置及びその調整方法
US7453927B2 (en) * 2003-09-26 2008-11-18 Nokia Corporation Method and apparatus to compensate AM-PM delay mismatch in envelope restoration transmitter
US7046068B2 (en) * 2004-04-27 2006-05-16 Broadcom Corporation CMOS-based receiver for communications applications
US20060133559A1 (en) * 2004-12-22 2006-06-22 Glass Kevin W Programmable fractional N phase locked loop architecture and method

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103297082A (zh) * 2012-02-22 2013-09-11 联发科技(新加坡)私人有限公司 无线通信单元、集成电路及校准接收器的方法
CN103297082B (zh) * 2012-02-22 2015-07-15 联发科技(新加坡)私人有限公司 无线通信单元、集成电路及校准接收器的方法
US9338664B2 (en) 2012-02-22 2016-05-10 Mediatek Singapore Pte. Ltd. Wireless communication unit, integrated circuit and method therefor
CN113114174A (zh) * 2021-05-21 2021-07-13 常州大学 一种宽频正交信号发生器及信号发生方法
CN113114174B (zh) * 2021-05-21 2023-09-26 常州大学 一种宽频正交信号发生器及信号发生方法

Also Published As

Publication number Publication date
EP1811735A1 (en) 2007-07-25
TW200746740A (en) 2007-12-16
US20070165708A1 (en) 2007-07-19

Similar Documents

Publication Publication Date Title
CN101090279A (zh) 无线收发器及其调制路径滞后校准方法
US7647026B2 (en) Receiver architecture for wireless transceiver
US7830954B2 (en) Method and apparatus for I/Q imbalance compensation
US8699979B2 (en) Calibration of a receiver for channel equalization using a transmitter
US9065537B2 (en) Method and system for calibrating a multi-mode, multi-standard transmitter and receiver
US7529523B1 (en) N-th order curve fit for power calibration in a mobile terminal
US7593695B2 (en) RF transceiver incorporating dual-use PLL frequency synthesizer
EP1374427B1 (en) Frequency plan
US7499680B2 (en) Translational loop transmitter architecture employing channel power ratio measurements for modulation accuracy calibration
US8112047B2 (en) Configurable RF transmitter
US8085108B2 (en) Digital polar radio frequency transmitting device with a radiofrequency reference oscillator and an integrated circuit comprising such device
US8494085B2 (en) Method and system for bandwidth calibration for a phase locked loop (PLL)
US8885690B2 (en) Power control techniques for wireless transmitters
EP1521416B1 (en) Predistortion for translational loop RF transmitters
US8218693B2 (en) Gain control for wireless receiver
US7031676B2 (en) Radio frequency transmitter having translational loop phase equalization
US6747987B1 (en) Transmit modulation circuit and method of operating a transmitter
US7653359B2 (en) Techniques to decrease fractional spurs for wireless transceivers
EP1560336B1 (en) Dual port modulator comprising a frequency synthesiser
US7474878B1 (en) Closed loop polar modulation system with open loop option at low power levels
TW201539993A (zh) 訊號調變方法及應用其之訊號調變電路與收發機

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20071219