CN100590801C - 导电膜层的制造方法 - Google Patents
导电膜层的制造方法 Download PDFInfo
- Publication number
- CN100590801C CN100590801C CN200710126440A CN200710126440A CN100590801C CN 100590801 C CN100590801 C CN 100590801C CN 200710126440 A CN200710126440 A CN 200710126440A CN 200710126440 A CN200710126440 A CN 200710126440A CN 100590801 C CN100590801 C CN 100590801C
- Authority
- CN
- China
- Prior art keywords
- conductive film
- layer
- manufacture method
- film layer
- barrier layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明公开一种导电膜层的制造方法,包括下列步骤:首先,提供一基板并于基板上形成一图案化光刻胶层,其中图案化光刻胶层暴露出部分的基板。接着,于图案化光刻胶层与暴露出的基板上,形成一阻挡层。然后,于阻挡层上进行一电化学工艺,以形成一金属层。之后,移除图案化光刻胶层,以形成一导电膜层。本发明导电膜层的制造方法是采用电化学工艺来形成金属层,可以有效节省制造成本与缩短制作流程。
Description
技术领域
本发明是有关于一种导电膜层的制造方法,且特别是有关于一种应用于显示面板中的导电膜层的制造方法。
背景技术
现今社会多媒体技术相当发达,多半受惠于半导体元件与显示装置的进步。就显示器而言,具有高画质、空间利用效率佳、低消耗功率、无辐射等优越特性的液晶显示器已逐渐成为市场的主流。具体来说,液晶显示器是由一薄膜晶体管阵列基板、一彩色滤光基板与一夹于两基板之间的液晶层所构成。其中,薄膜晶体管阵列基板主要是由多个薄膜晶体管及其相关的周边电路所构成。实际制作中,薄膜晶体管的栅极、源极、漏极及其周边电路都是对金属材料进行图案化工艺而形成。
举例而言,在薄膜晶体管阵列基板中,薄膜晶体管的栅极(gate)与扫描线(scan line)是借由同一道图案化工艺而一并形成。在形成栅极与扫描线之前,需先通过物理气相沉积法(PVD)在基板上形成金属层。然后,再对此金属层进行图案化工艺,以形成所需的栅极与扫描线。由于图案化工艺包括了涂布光刻胶、曝光、显影与蚀刻等多个步骤,不仅制作流程繁杂,相关材料(例如蚀刻液、掩模等)与真空设备的使用成本也无法有效降低。
一般而言,薄膜晶体管中的栅极是利用银合金制作而成。然而近年来由于液晶显示器一直朝向大尺寸、高解析度的目标前进。因此,电极材料的导电度需愈高愈好,以减少RC延迟的现象。一般常用的导线材料有铜(电阻值1.7×10-6Ωcm)、银(电阻值2.6×10-6Ωcm)、钼(电阻值5.7×10-6Ωcm)、铬(电阻值12.87×10-6Ωcm)。所以近年来液晶显示器的领域中持续在发展利用铜取代银为电极材料。
发明内容
本发明提供一种导电膜层的制造方法,其可有效节省制造成本。
本发明提供一种导电膜层的制造方法,其可有效缩短制作流程。
本发明提出一种导电膜层的制造方法,其适用于薄膜晶体管工艺,本发明导电膜层的制造方法包括下列步骤:首先,提供一基板并于基板上形成一图案化光刻胶层,其中图案化光刻胶层暴露出部分的基板。接着,于图案化光刻胶层与暴露出的基板上,形成一阻挡层。然后,于阻挡层上进行一电化学工艺,以形成一金属层。之后,移除图案化光刻胶层,以使留下的阻挡层与金属层形成一导电膜层。
在本发明的导电膜层之的制造方法中,上述形成阻挡层的方法可包括薄膜气相沉积法。
在本发明的导电膜层之的制造方法中,上述的电化学工艺可包括电镀法。
在本发明的导电膜层之的制造方法中,上述的电化学工艺可包括无电镀法。
在本发明的导电膜层之的制造方法中,上述移除图案化光刻胶层的方法可包括剥离工艺。
在本发明的导电膜层之的制造方法中,上述阻挡层的材料可包括铟锡氧化物、铟锌氧化物、铝锌氧化物、铝、铬、镍、锰、钼、钛、钽、钴、锡、钯及其合金。
在本发明的导电膜层之的制造方法中,上述金属层的材料可包括铜或银。
在本发明的导电膜层之的制造方法中,上述阻挡层的厚度可以为300~1000埃之间。
在本发明的导电膜层之的制造方法中,上述金属层的厚度可以为2000~5000埃之间。
本发明提出一种导电膜层的制造方法,适用于薄膜晶体管工艺,本发明导电膜层的制造方法包括下列步骤:首先,提供一基板并于基板上形成一图案化光刻胶层,其中图案化光刻胶层暴露出部分的基板。接着,于图案化光刻胶层以及暴露出的基板上,形成一阻挡层。然后,移除图案化光刻胶层,以留下位于基板上的阻挡层。之后,对阻挡层进行一电化学工艺,以形成一覆盖阻挡层的金属层,而使金属层与阻挡层形成一导电膜层。
在本发明的导电膜层之的制造方法中,上述导电膜层的金属层包覆阻挡层。
在本发明的导电膜层之的制造方法中,上述形成阻挡层的方法可包括薄膜气相沉积法。
在本发明的导电膜层之的制造方法中,上述的电化学工艺可包括电镀法。
在本发明的导电膜层之的制造方法中,上述的电化学工艺可包括无电镀法。
在本发明的导电膜层之的制造方法中,上述移除图案化光刻胶层的方法可包括剥离工艺。
在本发明的导电膜层之的制造方法中,上述阻挡层的材料可包括铟锡氧化物、铟锌氧化物、铝锌氧化物、铝、铬、镍、锰、钼、钛、钽钴、锡、钯及其合金。
在本发明的导电膜层之的制造方法中,上述金属层的材料可包括铜或银。
在本发明的导电膜层之的制造方法中,上述阻挡层的厚度可以为300~1000埃之间。
在本发明的导电膜层之的制造方法中,上述金属层的厚度可以为2000~5000埃之间。
本发明导电膜层的制造方法是采用电化学工艺来形成金属层,相较于现有的工艺完全采用图案化工艺及真空设备,本发明导电膜层的制造方法可以有效节省制造成本与缩短制作流程。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1A~1D是本发明第一实施例导电膜层的制造方法的流程剖面示意图。
图2A~2D是本发明第二实施例导电膜层的制造方法的流程剖面示意图。
具体实施方式
第一实施例
图1A~1D是本发明第一实施例导电膜层的制造方法的流程剖面示意图。请先参考图1A,首先,提供一基板100并于基板100上形成一图案化光刻胶层(patterned photo resist layer)110,其中图案化光刻胶层110暴露出部分的基板100。一般来说,形成图案化光刻胶层110前,会先于基板100上例如是以旋转涂布(spin coating)的方式全面性地形成一光刻胶层(未绘示),而光刻胶层的材料例如可采用正型光刻胶或负型光刻胶。接着,透过掩模(未绘示)来对此光刻胶层进行曝光,以使光刻胶层能形成所需要的图案。当然,本领域技术人员应知图1A中所示的图案化光刻胶层110的图案仅用以说明,在此并无意局限。
接着请参考图1B,于图案化光刻胶层110与暴露出的基板100上,形成一阻挡层120(barrier layer)。实务上,上述形成阻挡层120的方法可以选用薄膜气相沉积法,以于图案化光刻胶层110与暴露出的基板100上形成阻挡层120。阻挡层120的材料可采用铟锡氧化物(Indium Tin Oxide,ITO)、铟锌氧化物(Indium Zinc Oxide,IZO)、铝锌氧化物(Aluminum Zinc Oxide,AZO)、铝(Al)、铬(Cr)、镍(Ni)、锰(Mn)、钼(Mo)、钛(Ti)或钽(Ta)、钴(Co)、锡(Sn)、钯(Pd)及其合金。
然后请参考图1C,于阻挡层120上进行一电化学工艺,以形成一金属层130。实际制作中,金属层130的材料可以采用铜(Cu)或银(Ag)等低阻值材料。这里要说明的是,电化学工艺可以选用电镀法(ElectroPlating)或无电镀法(Electroless Plating),在此并不刻意局限。
之后请参考图1D,移除图案化光刻胶层110,以使留下的阻挡层120a与金属层130a形成一导电膜层140。具体而言,阻挡层120a的厚度例如是300~1000埃(angstrom)之间,而金属层130a的厚度例如是2000~5000埃之间。值得注意的是,移除图案化光刻胶层110的方法可采用剥离(lift-off)工艺。当图案化光刻胶层110被剥离后,如图1C所示的位于图案化光刻胶层110上的阻挡层120与金属层130也会被一并移除,仅留下位于基板100的阻挡层120a与金属层130a。上述至此,本发明的导电膜层140已制作完成。
特别的是,本发明是以薄膜气相沉积法来形成阻挡层120,且以电化学工艺来形成金属层130(如图1C所示)。然后,再借由剥离工艺便可使留下的阻挡层120a与金属层130a(如图1D所示)形成所需的图案。这里要强调的是,本发明的阻挡层120与金属层130无须进行蚀刻工艺,因此可以有效缩减制作成本以及制作流程。此外,本发明的导电膜层140可以应用于液晶显示面板上用以传输信号的周边电路,也可以作为薄膜晶体管中的金属膜层(例如栅极),在此并不加以局限。
第二实施例
图2A~2D是本发明第二实施例导电膜层的制造方法的流程剖面示意图。请先参考图2A,首先,提供一基板200并于基板200上形成一图案化光刻胶层210,其中图案化光刻胶层210暴露出部分的基板200。当然,本领域技术人员应知图2A中所示的图案化光刻胶层210的图案仅用以说明,在此并无意局限。
接着请参考图2B,于图案化光刻胶层210与暴露出的基板200上,形成一阻挡层220。上述形成阻挡层220的方法可以选用薄膜气相沉积法,以于图案化光刻胶层210与暴露出的基板200上形成阻挡层220。实际制作中,阻挡层220的材料可采用铟锡氧化物、铟锌氧化物、铝锌氧化物、铝、铬、镍、锰、钼、钛、钽、钴、锡、钯及其合金。
然后请参考图2C,移除图案化光刻胶层210,以留下位于基板200上的阻挡层220a。值得注意的是,移除图案化光刻胶层210的方法可采用剥离工艺。由于图案化光刻胶层210被剥离后,如图2B所示的图案化光刻胶层210上的阻挡层220也会被一并移除,仅留下位于基板200上的阻挡层220a。
之后请参考图2D,对阻挡层220a进行一电化学工艺,以形成一覆盖阻挡层220a的金属层230,而使金属层230与阻挡层220a共同形成一导电膜层240。实际制作中,金属层240的材料可采用铜或银等低阻值材料。这里要说明的是,电化学工艺可以选用电镀法或无电镀法,在此并不刻意局限。由图2D可知,通过电化学工艺而形成的金属层230可以包覆住阻挡层220a,以形成导电膜层240。上述至此,本发明的导电膜层240已制作完成。
由于本发明导电膜层240的制造方法在形成阻挡层220后,会移除图案化光刻胶层210,以留下所需的阻挡层220a(如图2C所示)。之后,再以电镀工艺形成金属层230以覆盖阻挡层220a。由于在导电膜层240的制作过程中,无须透过蚀刻工艺来对阻挡层220与金属层230进行图案化。因此,本发明导电膜层240的制造方法可以达到有效缩减制作成本以及制作流程的目的。
综上所述,本发明导电膜层的制造方法是采用电镀工艺与剥离工艺来形成金属层,并无须通过蚀刻工艺以及相关的生产设备来进行图案化。因此,本发明导电膜层的制造方法可以有效降低制造成本与缩减制作流程,进而可提高产能(throughput)。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。
Claims (19)
1.一种导电膜层的制造方法,适用于薄膜晶体管工艺,其特征在于,该导电膜层的制造方法包括:
提供一基板;
于该基板上形成一图案化光刻胶层,该图案化光刻胶层暴露出部分的该基板;
于该图案化光刻胶层与暴露出部分的该基板上,形成一阻挡层;
于该阻挡层上进行一电化学工艺,以形成一金属层;以及
移除该图案化光刻胶层,以使部分的该阻挡层与该金属层形成一导电膜层。
2.如权利要求1所述的导电膜层的制造方法,其特征在于,形成该阻挡层的方法包括薄膜气相沉积法。
3.如权利要求1所述的导电膜层的制造方法,其特征在于,该电化学工艺包括电镀法。
4.如权利要求1所述的导电膜层的制造方法,其特征在于,该电化学工艺包括无电镀法。
5.如权利要求1所述的导电膜层的制造方法,其特征在于,移除该图案化光刻胶层的方法包括剥离工艺。
6.如权利要求1所述的导电膜层的制造方法,其特征在于,该阻挡层的材料包括铟锡氧化物、铟锌氧化物、铝锌氧化物、铝、铬、镍、锰、钼、钛、钽、钴、锡、钯及其合金。
7.如权利要求1所述的导电膜层的制造方法,其特征在于,该金属层的材料包括铜或银。
8.如权利要求1所述的导电膜层的制造方法,其特征在于,该阻挡层的厚度为300~1000埃之间。
9.如权利要求1所述的导电膜层的制造方法,其特征在于,该金属层的厚度为2000~5000埃之间。
10.一种导电膜层的制造方法,适用于薄膜晶体管工艺,其特征在于,该导电膜层的制造方法包括:
提供一基板;
于该基板上形成一图案化光刻胶层,该图案化光刻胶层暴露出部分的该基板;
于该图案化光刻胶层以及暴露出的该基板上,形成一阻挡层;
移除该图案化光刻胶层,以使部分的该阻挡层位于该基板上;以及
对该阻挡层进行一电化学工艺,以形成一覆盖该阻挡层的金属层,而使该金属层与该阻挡层形成一导电膜层。
11.如权利要求10所述的导电膜层的制造方法,其特征在于,该导电膜层的该金属层包覆该阻挡层。
12.如权利要求10所述的导电膜层的制造方法,其特征在于,形成该阻挡层的方法包括薄膜气相沉积法。
13.如权利要求10所述的导电膜层的制造方法,其特征在于,该电化学工艺包括电镀法。
14.如权利要求10所述的导电膜层的制造方法,其特征在于,该电化学工艺包括无电镀法。
15.如权利要求10所述的导电膜层的制造方法,其特征在于,移除该图案化光刻胶层的方法包括剥离工艺。
16.如权利要求10所述的导电膜层的制造方法,其特征在于,该阻挡层的材料包括铟锡氧化物、铟锌氧化物、铝锌氧化物、铝、铬、镍、锰、钼、钛、钽、钴、锡、钯及其合金。
17.如权利要求10所述的导电膜层的制造方法,其特征在于,该金属层的材料包括铜或银。
18.如权利要求10所述的导电膜层的制造方法,其特征在于,该阻挡层的厚度为300~1000埃之间。
19.如权利要求10所述的导电膜层的制造方法,其特征在于,该金属层的厚度为2000~5000埃之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710126440A CN100590801C (zh) | 2007-06-08 | 2007-06-08 | 导电膜层的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710126440A CN100590801C (zh) | 2007-06-08 | 2007-06-08 | 导电膜层的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101320687A CN101320687A (zh) | 2008-12-10 |
CN100590801C true CN100590801C (zh) | 2010-02-17 |
Family
ID=40180664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710126440A Expired - Fee Related CN100590801C (zh) | 2007-06-08 | 2007-06-08 | 导电膜层的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100590801C (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9510456B2 (en) | 2012-11-09 | 2016-11-29 | Shenzhen O-Film Tech Co., Ltd. | Transparent conductor and preparation method thereof |
CN103811105B (zh) * | 2012-11-09 | 2016-11-16 | 深圳欧菲光科技股份有限公司 | 透明导电体及其制备方法 |
KR101800656B1 (ko) * | 2016-08-09 | 2017-11-23 | 하이엔드테크놀로지(주) | 포토레지스트 음각패턴 및 표면개질을 이용한 금속메쉬 타입 투명 전도막 제조방법 및 이에 의해 제조되는 투명 전도막 |
CN111180333B (zh) * | 2020-01-03 | 2022-10-21 | 云谷(固安)科技有限公司 | 显示面板制作方法和显示面板 |
-
2007
- 2007-06-08 CN CN200710126440A patent/CN100590801C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101320687A (zh) | 2008-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100576550C (zh) | 薄膜晶体管阵列基板及其制造方法 | |
CN100466182C (zh) | 金属导线、电极及薄膜晶体管阵列基板的制造方法 | |
EP3073522B1 (en) | Array substrate and preparation method therefor, and display device | |
CN103295970B (zh) | 阵列基板、其制造方法及显示装置 | |
KR101244895B1 (ko) | 박막 트랜지스터 표시판의 제조 방법 | |
CN101750825B (zh) | 用于显示设备的阵列基板及其制造方法 | |
KR20040060042A (ko) | 액정표시장치 제조방법 | |
CN101093325A (zh) | 用于液晶显示器件的阵列基板及其制造方法 | |
CN100590801C (zh) | 导电膜层的制造方法 | |
US20180019263A1 (en) | Array substrate, method for manufacturing the array substrate, and display device | |
CN102789106A (zh) | 有机薄膜晶体管阵列基板及其制备方法以及显示装置 | |
US10879278B2 (en) | Display substrate, manufacturing method therefor, and display device | |
WO2021077674A1 (zh) | 阵列基板的制作方法及阵列基板 | |
CN110690171A (zh) | 阵列基板的制作方法、阵列基板及显示面板 | |
CN103820784A (zh) | 刻蚀剂组合物、金属图案的形成方法和阵列基板的制法 | |
WO2015024337A1 (zh) | 阵列基板及其制作方法和显示装置 | |
CN108493194B (zh) | 一种阵列基板、显示面板 | |
CN107507807B (zh) | 基板及其制备方法、显示面板 | |
CN111524904B (zh) | 阵列基板及其制造方法、显示装置 | |
WO2019100494A1 (zh) | Ips型薄膜晶体管阵列基板及其制作方法 | |
CN103676377A (zh) | 阵列基板及其制造方法、显示装置 | |
CN106711156B (zh) | 一种阵列基板、显示面板及阵列基板制备方法 | |
US20050140888A1 (en) | Liquid crystal display device and fabrication method thereof | |
CN101109876A (zh) | 薄膜晶体管液晶显示器阵列基板像素结构及其制造方法 | |
CN110783275B (zh) | 显示基板及其制备方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100217 Termination date: 20200608 |