CN100547520C - 计算机***及计算机***的电源管理方法 - Google Patents

计算机***及计算机***的电源管理方法 Download PDF

Info

Publication number
CN100547520C
CN100547520C CNB2007101664349A CN200710166434A CN100547520C CN 100547520 C CN100547520 C CN 100547520C CN B2007101664349 A CNB2007101664349 A CN B2007101664349A CN 200710166434 A CN200710166434 A CN 200710166434A CN 100547520 C CN100547520 C CN 100547520C
Authority
CN
China
Prior art keywords
processor
computer system
coprocessor
power consumption
instruction stack
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2007101664349A
Other languages
English (en)
Other versions
CN101145080A (zh
Inventor
侯舒志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Priority to CNB2007101664349A priority Critical patent/CN100547520C/zh
Publication of CN101145080A publication Critical patent/CN101145080A/zh
Application granted granted Critical
Publication of CN100547520C publication Critical patent/CN100547520C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本发明提供一种计算机***及计算机***的电源管理方法。所述计算机***包括一主处理器、一协处理器以及一用于存储需要协处理器处理的任务的指令栈。所述计算机***的电源管理方法包括:判断所述协处理器与一存储器之间的存储总线是否空闲一特定时间;若所述协处理器与所述存储器之间的总线空闲该特定时间,则判断所述指令栈是否为空。若所述指令栈为空,则发出一切换命令使所述协处理器进入一低功耗模式。本发明计算机***中功耗较小的主处理器可以使功耗相对较大的协处理器进入低功耗模式,因而可以达到降低计算机***的功耗的效果。

Description

计算机***及计算机***的电源管理方法
技术领域
本发明是有关于一种计算机***的电源管理方法,特别是有关于一种具有多处理器的计算机***的电源管理方法及设备。
背景技术
随着集成电路技术的快速发展,多媒体功能是消费者对便携式设备的一项基本需要。以手机为例,手机从最初单纯用于通话的设备演变成可以运行Window mobile、Symbian、PalmOS等操作***,并整合了游戏、音频播放、视频播放、数字摄影以及可自由下载应用软件的个人信息处理等功能。为实现这些功能,手机已不仅能连接到移动电话网络,而且还可能连接到无线局域网并与PC通信,或者使用蓝牙技术连接无线耳机。所有这些附加的功能都要靠电池组提供电能。此外,***及功能的复杂化,使得手机的处理器(例如ARM7)必须具有更高的运算处理能力,这直接导致处理器的功耗增大。事实上,除了改进电池本身以外,改进手机电源管理功能也是提升手机功效的有效方法。这对于提高应用的使用时间以及延长电池使用寿命等都极有帮助,并在用户使用***所有功能的前提下显著延长待机时间、通话时间或播放时间。
因此,如何在支持新增功能的同时,维持计算机***较长的待机时间是亟待解决的问题。
发明内容
本发明的目的在于提供一种可支持多功能的计算机***以及降低计算机***功耗的电源管理方法。
本发明提供一种计算机***的电源管理方法。所述计算机***包括一主处理器、一协处理器以及一用于存储所述主处理器分配给所述协处理器处理的任务的指令栈。所述计算机***的电源管理方法包括:判断所述协处理器与一存储器之间的存储总线是否空闲一特定时间;若所述协处理器与所述存储器之间的总线空闲该特定时间,则判断所述指令栈是否为空。若所述指令栈为空,则发出一切换命令使所述协处理器进入一低功耗模式。
本发明又提供一种计算机***,包括:一第一处理器、一第二处理器、一指令栈、一存储器以及一耦接于所述第一处理器与所述第二处理器之间的桥接器。第二处理器用于执行所述第一处理器分配的任务。指令栈用于存储所述第一处理器分配给所述第二处理器执行的任务的指令。存储器通过一存储总线耦接至所述第二处理器,并用于暂存处理数据。桥接器包括一总线状态侦测单元以及一指令栈状态侦测单元。总线状态侦测单元用于侦测所述存储总线的状态,并输出一超时信号,以表示所述存储总线处于空闲状态。指令栈状态侦测单元用于侦测所述指令栈的状态,并输出一指令栈空信号,以表示所述指令栈为空。所述第一处理器根据所述超时信号与指令栈空信号输出一切换命令,以使所述第二处理器由一正常工作模式切换为一低功耗模式。
本发明计算机***中功耗较小的主处理器可以使功耗相对较大的协处理器进入低功耗模式,并且只有在需要协处理器执行的任务达到一定量时,才会使协处理器由低功耗模式转换为正常工作模式,因而可以达到降低计算机***的功耗的效果。
附图说明
通过结合下面的实施例及示出的附图进行的描述,本发明的上述其他目的和特点将会变得更加清楚,其中:
图1为根据本发明一实施例的计算机***的示意图;
图2为图1所示计算机***的详细示意图;
图3为根据本发明一实施例的电源管理方法的流程图;
图4为根据本发明另一实施例的电源管理方法的流程图。
具体实施方式
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下。
一般来说,在计算机领域中存在两种通用的处理器架构,即采用复杂指令***的x86架构处理器以及采用精简指令***的ARM架构处理器。X86处理器通常用于个人计算机中,进行办公、图像处理以及数据库处理等。相对于X86处理器,ARM处理器具有成本低、功耗小,开放性好等特点,因而通常用于消费性电子产品中,例如,手机、数码相机等。然而,使用ARM处理器的计算机***不支持大部分扩展的硬件或软件设备,例如,不能处理WORD、EXCEL、PPT和ACROBAT等电子文档,因而对消费性电子产品的功能提升造成了限制。
为解决上述问题,如图1所示,本发明提供一计算机***100包括一X86架构的协处理器11以及一多媒体处理器12,以将计算机***100的处理任务合理划分,实现性能与功耗的优化。举例来说,协处理器11用于处理性能要求较高的任务,例如公式计算等。多媒体处理器12由ARM处理器与图形处理芯片(GPU)组成,用于进行常规的任务以及多媒体信息的处理。计算机***100还包括一桥接器13,与协处理器11及多媒体处理器12连接以进行协处理器11与多媒体处理器12之间的协议转换。于本实施例中,计算机***100还包括与协处理器11连接的传输控制器110,与多媒体处理器12连接的外设控制器120以及分别与传输控制器110及多媒体处理器12连接的存储器111、121。传输控制器110可由一芯片组(chipset)实现,以控制数据传输以及协处理器11与其他组件的通信。外设控制器120可由一西桥(westbridge)实现,以负责多媒体处理器12与其他组件的通信以及特定外设之间的直接通信。如本领域技术人员所知,在计算机***100中通常会集成有电源管理单元(power managementunit,PMU),用于管理***的功耗。例如,基于X86架构的协处理器11可依据高级配置与电源接口(ACPI,advancedconfiguration and power interface)规范进入节能模式C0~C5。基于ARM架构的多媒体处理器12也可以进入空闲模式、休眠模式以及关机模式。
为进一步减小计算机***100的功耗,本实施例计算机***100的协处理器11还可以依据PCIE规范所定义的活动状态电源管理(Active State Power Management,ASPM)机制进入链接(link)低功耗模式。如图2所示,于本实施例中,多媒体处理器12可看作计算机***100的主处理器,负责处理日常事务以及多媒体任务,协处理器11则被看作PCIE设备,用于处理多媒体处理器12所分配的任务。存储器111用于暂存需要处理的数据或处理后的数据。存储器121用于存储***程序与数据,并设有一指令栈(instruction stack)1211,存储多媒体处理器12分配给协处理器11执行的指令。桥接器13通过PCIE总线与协处理器11以及多媒体处理器12相连接,并包括一侦测模块131与一协议转换器132。协议转换器132用于完成ARM命令(command)与X86命令之间的协议转换。
侦测模块131包括总线状态侦测单元133、指令栈状态侦测单元134以及输出单元135。于本实施例中,若总线状态侦测单元133在一特定时间内未侦测到存储器111与传输控制器110之间有数据传送操作,且指令栈状态侦测单元134侦测到指令栈1211为空,则输出单元135会输出信号GNT,以告知多媒体处理器12可以将协处理器11转换为链接低功耗模式。具体来说,总线状态侦测单元133设有一总线周期侦测单元1331与一计时器1332。总线周期侦测单元1331连接至存储器111与传输控制器110之间的存储总线(未图示),以侦测协处理器11与存储器111之间是否有数据传送。计时器1332用于计时一特定时间,且该特定时间由多媒体处理器12预先配置。当总线周期侦测单元1331侦测到一笔数据传输总线周期(data transfer bus cycle)时,计时器1332清零;当总线周期侦测单元1331未侦测到数据传输总线周期时,计时器1332开始计时该特定时间。若计时器1332的计时时间超过该特定时间,则发送一超时信号T_OUT至输出单元135,以表明存储总线已空闲了该特定时间,即协处理器11与存储器111之间在该特定时间内没有数据传送操作。指令栈1211在存储器121中的地址范围会由多媒体处理器12预先写入指令栈状态侦测单元134的相应寄存器中。指令栈状态侦测单元134依据指令栈1211的地址范围以及侦测到的栈指针(stackpointer)的值,判断指令栈1211是否为空,若为空,则发送一指令栈空信号S_EMPTY至输出单元135,以表明目前没有需要协处理器11执行的任务。由以上描述可知,当输出单元135在同时接收到超时信号T_OUT与指令栈空信号S_EMPTY时才会输出信号GNT,以说明协处理器11已经空闲一特定时间,且没有新的任务需要执行。多媒体处理器12在接收到侦测模块131发出的GNT信号后,会发出一切换命令,以使协处理器11进入链接低功耗模式,该切换命令通过协议转换模块132处理后输出至协处理器11。然而,由于协处理器11很可能此时还有一些后台数据或进程在处理中而无法进入链接低功耗模式。因此,本实施例中协处理器11在接收到切换命令后会判断当前是否还有数据或进程在处理中,若否,则通过协议转换模块132发送一回应信号ACK至多媒体处理器12并进入链接低功耗模式。若当前还有数据或进程在处理中,则不发送回应信号ACK。
如前所述,本实施例的协处理器11为X86架构的处理器,因而可以依据ACPI规范进入处理器低功耗模式C0~C5。一般来说,当协处理器11要进入处理器低功耗模式时,需要发出一特别的配置信息至存储器111,且该配置信息会通过一配置周期(C state configure cycle)由存储总线传送至存储器111。因而,本实施例侦测模块131的总线状态侦测单元133还设有一低功耗模式识别单元1333,用于侦测存储总线上的配置周期。若低功耗模式识别单元1333侦测到配置周期,则发送一已进入处理器低功耗模式信号C_MODE至输出单元135,此时,即使输出单元135同时接收到超时信号T_OUT与指令栈空信号S_EMPTY,也不会输出信号GNT。也就是说,本发明实例的协处理器11进入处理器低功耗模式后,多媒体处理器12不会发出使协处理器11进入链接低功耗模式的命令。需要说明的是,若协处理器11并非X86架构的处理器,则可以不设置低功耗模式识别单元1333,即输出单元135仅依据超时信号T_OUT与指令栈空信号S_EMPTY输出信号GNT。
另一方面,本实施例的多媒体处理器12设有一状态记录单元122以及一决策单元123。状态记录单元122用于通过一处理器状态值来记录协处理器11的工作模式,例如,处理器状态值为1时,表示协处理器11处于正常工作模式,处理器状态值为0时,表示协处理器11处于链接低功耗模式。该状态记录单元122的初始值为正常工作模式。指令栈状态侦测单元134还依据栈指针以及指令栈1211的地址范围,判断指令栈1211的剩余大小是否小于一特定值,即判断指令栈1211是否快要满了。若指令栈1211快要满了,则输出一指令栈满信号S_FULL至多媒体处理器12的决策单元123。决策单元123依据输出单元134输出的信号GNT、指令栈状态侦测单元134输出的指令栈满信号S_FULL以及状态记录单元122的值,判断是否输出使协处理器11由链接低功耗模式转换为正常工作模式的命令。举例来说,当决策单元123接收到指令栈满信号S_FULL时,若状态记录单元122的值表示协处理器11处于链接低功耗模式,则输出使协处理器11由链接低功耗模式转换为正常工作模式的命令,并修改状态记录单元122的值。当决策单元123接收到输出单元134输出的信号GNT时,若状态记录单元122的值表示协处理器11处于正常工作模式,则输出使协处理器11进入链接低功耗模式的切换命令,并修改状态记录单元122的值。
于本实施例中,存储器111与存储器121可以为两个物理上独立的存储器,例如DDR、DDR2等,也可以为位于同一物理存储器上的两个存储空间。如本领域普通技术人员所知,协处理器11可以通过传输控制器110读取存储器121中的指令栈1211,以执行多媒体处理器12分配的任务(未图示)。
图3所示为根据本发明一实施例计算机***的电源管理方法的流程图。首先,在步骤S30中,总线状态侦测单元133判断存储器111与传输控制器110之间的存储总线是否已经空闲了一特定时间,若是,则执行步骤S31。在步骤S31中,指令栈状态侦测单元134判断指令栈1211是否为空,若是,说明X86处理器既没有数据需要传输也没有新的任务需要执行,因而进入步骤S32。在步骤S32中,判断X86处理器是否处于处理器低功耗模式,若是,则跳至步骤S34,若否,则使X86处理器进入链接低功耗模式(步骤S33)。在步骤S33之后,执行步骤S34,判断指令栈是否即将被存满,若否,则使X86处理器保持在链接低功耗模式,若是,则使X86处理器由链接低功耗模式转换为正常工作模式(步骤S35),并结束流程。
图4所示为根据本发明另一实施例计算机***的电源管理方法的流程图。首先,在步骤S401中,若总线周期侦测单元1331未侦测到一数据传输总线周期,则执行步骤S402,启动计时器1332开始计时一特定时间。接着,在步骤S403中,再次判断存储总线上是否有数据传输总线周期,若有,则将计时器1332清零(步骤S404)后返回步骤S401。若在步骤S403中仍未发现数据传输总线周期,则执行步骤S405,判断计时器1332是否超时。若计时器1332已经超时,即存储总线已经空闲一特定时间,则接着判断指令栈1211是否为空(步骤S406)。若指令栈1211为空,即X86处理器没有新的任务需要执行,也没有数据需要传送,则执行步骤S407,判断X86处理器是否处于处理器低功耗模式。若指令栈1211不为空,则返回步骤S401。在步骤S407,若协处理器11处于处理器低功耗模式,则结束流程。若协处理器11并未处于处理器低功耗模式,则判断协处理器11是否处于链接低功耗模式(步骤S408),若否,则发出一使协处理器11进入链接低功耗模式的命令(步骤S409)。若协处理器11处于链接低功耗模式,则跳至步骤S412。在步骤S410后,执行步骤S410,判断协处理器11是否依据接收到的命令输出回应信号ACK,若是,则表明协处理器11当前没有需要处理的数据或进程,并进入了链接低功耗模式(步骤S411)。若在步骤S410中,协处理器11未输出回应信号ACK,则返回步骤S401。在步骤S411之后,执行步骤S412与步骤S413,当指令栈1211的剩余空间小于或等于一特定值时,即指令栈1211即将满了的时候,发出使协处理器11由链接低功耗模式转换为正常工作模式的命令。接着,判断协处理器11是否输出回应信号ACK(步骤S414),若是,则表明协处理器11由链接低功耗模式转换为正常工作模式(步骤S415),即结束本实施例的电源管理流程。若否,则结束流程。
通过本实施例的电源管理流程,计算机***100中功耗较小的多媒体处理器12可以依据ASPM规范使功耗相对较大的协处理器11进入链接低功耗模式,并且只有在需要协处理器11执行的任务达到一定量时,才会使协处理器11由链接低功耗模式转换为正常工作模式,从而可以进一步降低计算机***100的功耗。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。

Claims (12)

1.一种计算机***的电源管理方法,所述计算机***包括一主处理器、一协处理器以及一用于存储所述主处理器分配给所述协处理器处理的任务的指令栈,其特征在于,所述计算机***的电源管理方法包括:
判断所述协处理器与一存储器之间的存储总线是否空闲一特定时间;
若所述协处理器与所述存储器之间的总线空闲该特定时间,则判断所述指令栈是否为空;以及
若所述指令栈为空,则发出一切换命令使所述协处理器进入一低功耗模式。
2.根据权利要求1所述的计算机***的电源管理方法,其特征在于,在发出一切换命令使所述协处理器进入一低功耗模式的步骤之前还包括:判断所述协处理器是否处于所述低功耗模式,若否,则发出所述切换命令。
3.根据权利要求2所述的计算机***的电源管理方法,其特征在于,还包括:
若所述协处理器处于所述低功耗模式,则判断所述指令栈的剩余空间是否小于一特定值;以及
若所述指令栈的剩余空间小于该特定值,则发出一使所述协处理器进入一正常工作模式的命令。
4.根据权利要求1所述的计算机***的电源管理方法,其特征在于,所述判断所述协处理器与一存储器之间的存储总线是否空闲该特定时间的步骤包括:
判断所述协处理器与所述存储器之间的存储总线上是否有一数据传输总线周期;以及
若所述存储总线上没有所述数据传输总线周期,则启动一计时器计时该特定时间;
若该计时器的计时时间超过该特定时间,则表明所述存储总线已空闲了该特定时间。
5.根据权利要求4所述的计算机***的电源管理方法,其特征在于,还包括:若所述计时器启动后,所述存储总线上有一数据传输总线周期,则将所述计时器清零。
6.根据权利要求1所述的计算机***的电源管理方法,其特征在于,还包括:
判断所述协处理器是否依据高级配置与电源接口规范进入一处理器低功耗模式;
若是,则结束电源管理流程。
7.一种计算机***,其特征在于,包括:
一第一处理器;
一第二处理器,用于执行所述第一处理器分配的任务;
一指令栈,用于存储所述第一处理器分配给所述第二处理器执行的任务的指令;
一存储器,通过一存储总线耦接至所述第二处理器,以暂存处理数据;
一桥接器,耦接于所述第一处理器与所述第二处理器之间,包括:
一总线状态侦测单元,用于侦测所述存储总线的状态,并输出一超时信号,以表示所述存储总线处于空闲状态;
一指令栈状态侦测单元,用于侦测所述指令栈的状态,并输出一指令栈空信号,以表示所述指令栈为空;以及
其中,所述第一处理器根据所述超时信号与指令栈空信号输出一切换命令,以使所述第二处理器由一正常工作模式切换为一低功耗模式。
8.根据权利要求7所述的计算机***,其特征在于,所述总线状态侦测单元包括:
一总线周期侦测单元,用于侦测所述存储总线上的数据传输总线周期;
一计时器,如所述总线周期侦测单元侦测到数据传输总线周期,该计时器清零;如所述总线周期侦测单元未侦测到数据传输总线周期,则该计时器开始计时一特定时间;以及
其中,所述总线周期侦测单元若没有侦测到数据传输总线周期,且该计时器的计时时间超过该特定时间,则该总线周期侦测单元会输出所述超时信号。
9.根据权利要求8所述的计算机***,其特征在于,所述指令栈状态侦测单元侦测到所述指令栈的剩余空间小于一特定值时,输出一指令栈满信号至所述第一处理器。
10.根据权利要求9所述的计算机***,其特征在于,所述第一处理器设有一决策单元,用于依据所述指令栈满信号以及一处理器状态值输出一使所述第二处理器由低功耗模式切换为正常工作模式的命令;以及一状态记录单元,用于记录所述第二处理器的所述处理器状态值,并输出所述处理器状态值至所述决策单元。
11.根据权利要求7所述的计算机***,其特征在于,所述总线状态侦测单元设有一低功耗模式识别单元,用于依据所述存储总线上的配置周期输出一低功耗模式信号。
12.根据权利要求11所述的计算机***,其特征在于,该桥接器还包含一输出单元,其接收该低功耗模式信号,如此时该输出单元同时接收到该超时信号与该指令栈空信号,将不会输出使该第二处理器进入该低功耗模式的所述切换命令。
CNB2007101664349A 2007-11-07 2007-11-07 计算机***及计算机***的电源管理方法 Active CN100547520C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2007101664349A CN100547520C (zh) 2007-11-07 2007-11-07 计算机***及计算机***的电源管理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2007101664349A CN100547520C (zh) 2007-11-07 2007-11-07 计算机***及计算机***的电源管理方法

Publications (2)

Publication Number Publication Date
CN101145080A CN101145080A (zh) 2008-03-19
CN100547520C true CN100547520C (zh) 2009-10-07

Family

ID=39207628

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2007101664349A Active CN100547520C (zh) 2007-11-07 2007-11-07 计算机***及计算机***的电源管理方法

Country Status (1)

Country Link
CN (1) CN100547520C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI510908B (zh) * 2012-08-09 2015-12-01 Acer Inc 電源管理系統及電源管理方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101593287B (zh) * 2008-05-28 2010-12-08 北京中电华大电子设计有限责任公司 一种智能卡功耗平衡方法
CN101668350B (zh) * 2008-09-01 2012-07-25 联想(北京)有限公司 移动终端的状态切换方法及移动终端
CN101751114B (zh) * 2008-12-22 2012-01-25 联想(北京)有限公司 移动终端的显示切换方法及移动终端
CN101754458B (zh) * 2008-12-01 2016-10-05 联想(北京)有限公司 通信***的工作模式切换方法及移动终端
CN101937363B (zh) * 2009-07-01 2013-12-25 联想(北京)有限公司 移动终端的工作模式切换方法及移动终端
US8631256B2 (en) * 2010-12-22 2014-01-14 Via Technologies, Inc. Distributed management of a shared power source to a multi-core microprocessor
US20140059322A1 (en) * 2011-12-23 2014-02-27 Elmoustapha Ould-Ahmed-Vall Apparatus and method for broadcasting from a general purpose register to a vector register
US9760150B2 (en) * 2012-11-27 2017-09-12 Nvidia Corporation Low-power states for a computer system with integrated baseband
CN103941843B (zh) * 2014-03-31 2017-06-09 华为技术有限公司 模式切换方法及装置
CN110516800B (zh) * 2019-07-08 2022-03-04 山东师范大学 深度学习网络应用分布自组装指令处理器核、处理器、电路和处理方法
CN110413098B (zh) * 2019-07-31 2021-11-16 联想(北京)有限公司 一种控制方法及装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1492299A (zh) * 2003-09-09 2004-04-28 威盛电子股份有限公司 具有电源管理的计算机***及其方法
CN1547117A (zh) * 2003-12-02 2004-11-17 威盛电子股份有限公司 处理器电源管理以及总线最佳化方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1492299A (zh) * 2003-09-09 2004-04-28 威盛电子股份有限公司 具有电源管理的计算机***及其方法
CN1547117A (zh) * 2003-12-02 2004-11-17 威盛电子股份有限公司 处理器电源管理以及总线最佳化方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI510908B (zh) * 2012-08-09 2015-12-01 Acer Inc 電源管理系統及電源管理方法

Also Published As

Publication number Publication date
CN101145080A (zh) 2008-03-19

Similar Documents

Publication Publication Date Title
CN100547520C (zh) 计算机***及计算机***的电源管理方法
CN101938818B (zh) 基于usb的双向唤醒的方法、设备及***
US8285345B2 (en) Mobile terminal and method for switching states thereof
CN101714021A (zh) 混合式***的计算机
CN100447711C (zh) 可携式计算机及其耗电控制方法
CN102193765B (zh) 显示信息更新的装置及方法
EP2938137B1 (en) Power management method and apparatus for network access module
CN102778943B (zh) 状态控制方法、装置及便携终端
US20130031392A1 (en) Usb device side wake-up for power conservation and management
US9417686B2 (en) Method for controlling power on a computer system having a network device and a wakeup function
CN103092701A (zh) 一种通信方法、装置及电子设备
CN103415824A (zh) 一种控制中央处理器的方法和装置
CN1991683A (zh) 一种笔记本电脑
KR20100103470A (ko) 무선 데이터 전송 중에 전력 소모를 감소하기 위한 방법 및 장치
CN103105920A (zh) 节能***以及节能方法
CN101581963A (zh) 一种降低cpu功耗的方法和一种cpu
CN201039218Y (zh) 基于微控制器的通用串口和can总线的接口转换器
CN101448041B (zh) 一种终端功耗控制方法及装置
CN110874339A (zh) 资料传输格式转换电路及控制其操作的方法
WO2012023150A2 (en) Handheld electronic devices
CN102053688A (zh) 具有外部电源的电源供应器及计算机
CN202771456U (zh) 一种无线存储sd卡
CN212433755U (zh) 一种模块化小体积、多类型数据接口处理装置
CN101739115A (zh) 精简型计算机主机及精简型计算机主机唤醒方法
CN101261534A (zh) 双向无线周边装置的省电方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant