CN100339990C - 有源矩阵电致发光显示装置及其制造方法 - Google Patents

有源矩阵电致发光显示装置及其制造方法 Download PDF

Info

Publication number
CN100339990C
CN100339990C CNB038062488A CN03806248A CN100339990C CN 100339990 C CN100339990 C CN 100339990C CN B038062488 A CNB038062488 A CN B038062488A CN 03806248 A CN03806248 A CN 03806248A CN 100339990 C CN100339990 C CN 100339990C
Authority
CN
China
Prior art keywords
conductive
circuit
circuit substrate
physical barrier
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB038062488A
Other languages
English (en)
Other versions
CN1643686A (zh
Inventor
D·A·菲什
M·J·蔡尔滋
J·R·赫克托
N·D·杨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Xiaomi Mobile Software Co Ltd
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from GB0206551A external-priority patent/GB0206551D0/en
Priority claimed from GB0209559A external-priority patent/GB0209559D0/en
Priority claimed from GBGB0216058.8A external-priority patent/GB0216058D0/en
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN1643686A publication Critical patent/CN1643686A/zh
Application granted granted Critical
Publication of CN100339990C publication Critical patent/CN100339990C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

在有源矩阵电致发光显示装置,尤其具有有机半导体材料的LED(25)的有源矩阵电致发光显示装置的电路基板(100)上,在相邻像素(200)之间存在物理阻隔(210)。为了减小电路基板中的寄生电容,本发明形成具有金属或其他导电性材料(240)的这些阻隔(210),其在比所述电路基板(100)更高的水平处提供至少部分的信号线(160)。所述导电阻隔材料(240)与所述基板(100)内的矩阵电路相连,但至少在与LED(25)邻近的侧面处是绝缘的(40)。优选地,电容间防护线(9)包含在所述信号线(160)与基板(100)中的电路之间的所述电路基板(100)中。

Description

有源矩阵电致发光显示装置及其制造方法
本发明涉及有源矩阵电致发光显示装置,尤其是但不排它地涉及使用半导电共轭聚合物或其它有机半导体材料的发光二极管的有源矩阵电致发光显示装置。本发明也涉及制造这种装置的方法。
这种有源矩阵电致发光显示装置是公知的,包含存在于电路基板上的像素阵列,其中每个像素包含电致发光元件,典型地是有机半导体材料。所述电致发光元件与基板内的电路相连,例如驱动电路,其包括电源线和矩阵寻址电路,其包括寻址(行)和信号(列)线。这些线一般通过薄膜导体层形成在所述基板内。所述电路基板还包括用于每个像素的寻址和驱动元件(典型地为薄膜晶体管,以后称作“TFT”)。
在很多这种阵列中,在阵列其中至少一个方向上,相邻像素之间存在绝缘材料的物理阻隔。在公布的英国专利申请GB-A-2 347 017,公布的PCT专利申请WO-A1-99/43031,公布的欧洲专利申请EP-A-0895 219,EP-A-1 096 568,和EP-A-1 102 317中给出了这种阻隔的例子,其全部内容在这里结合作为参考资料。
这种阻隔有时称作例如“壁”,“分隔物”,“堤”,“肋”,“分离物”,或“坝(dam)”。从所引用的参考文献中可以看出,它们可以提供几个功能。它们可以用在制造过程中,来限定单个像素和/或像素列的电致发光层和/或电极层。因此,例如,所述阻隔防止了通过喷墨印刷为彩色显示的红、绿和蓝色像素,或通过旋涂用于单色显示的共轭聚合物材料的像素溢出。在所制造的装置中的阻隔可以提供像素的明确光学分离。它们可以携带或包含导电材料(例如电致发光元件的上部电极材料),作为用于减小电致发光元件的公共上部电极阻抗(因此为跨越上部电极的电压降)的辅助布线。
具有开关电流镜象像素电路的有源矩阵电致发光显示器可以获得非常好的图象质量。这种显示装置公开在公布的美国专利申请US-A-2001/0052606(Philips参考文献:PHNL000281),其全部内容在这里结合作为参考资料。其要求在显示器的行时间上用非常小的电流寻址所述显示器的列。在大显示器的情况下,列电容变得很高,其意味着用于寻址像素以纠正电流电平的时间常数变得很大。显示器的高分辨率通过缩短行时间使得该情况甚至更加困难。
本发明的一个目的是以与基本的装置构造、其布局和其电子线路兼容的方式,开发、改进、采用和/或扩展有源矩阵电致发光显示装置的特定特征,以减小与信号线(列导体)相关的这类问题。
依照本发明的一个方面,提供一种具有权利要求1中列出的特征的有源矩阵电致发光显示装置。
依照本发明,像素之间的物理阻隔用导电性材料(典型地为金属)形成,其用于在比电路基板更高的水平处提供至少部分的信号线(列导体)。因此,列电容问题从电路基板内(在那里其受到电路布局严格限制)被转移到基板上更加自由的像素阻隔环境。这种转移很容易使列电容减小,由此减小用于寻址像素到纠正电流电平的时间常数。所述导电阻隔材料与电路基板内的所述矩阵寻址电路相连,而至少在邻近电致发光元件的阻隔的侧面处也是绝缘的。
依照本发明可能有更多功能性。可以采用各种结构特征用于像素阻隔。因此,阻隔可以主要是导电材料或绝缘材料,可以具有绝缘和/导电涂层。优选地,至少在阻隔的信号线与电路基板的电路之间包含电容间防护线。电压缓冲器可以连接在信号线与防护线之间,以保持其间的电压接近零。
依照本发明的另一个方面,还提供了制造这种有源矩阵电致发光显示装置的有利的方法。
在附加的权利要求中列出了依照本发明的各种有利的特征和特征组合。本发明实施方案中展示了这些和其它特征,现在通过例如参照附加的概略图描述所述实施方案,其中:
图1是依照本发明的有源矩阵电致发光显示装置的四像素区域的电路图,所述有源矩阵电致发光显示装置设置有用于其信号线的导电阻隔材料;
图2是显示现有技术类型的显示装置的像素区域中寄生电容的概略截面图;
图3是有源矩阵电致发光显示装置一个实施方案的部分像素阵列和电路基板的横截面视图,显示了依照本发明用于其信号线的导电阻隔结构的一个例子;
图4是依照本发明具有使用金属涂层用于其信号线的导电阻隔结构的另一个实施例的装置部分的截面图;
图5是图4装置的电路基板的导电层图案布局的平面视图,用于依照本发明装置的特定实施方案中包括防护线;
图6是与图2相似的概略截面图,但是显示了依照本发明的图4和5显示装置的像素区域中的寄生电容;
图7是用于如图4到6的装置实施方案中的防护线的电压缓冲器设置的电路图;
图8是与图3相似的导电阻隔结构的横截面视图,但另外包含用于依照本发明变型的实施方案的金属涂层;
图9是用于依照本发明的、具有横向导电阻隔的装置特定实施方案的布局特征实例的平面视图;
图10到12是使用依照本发明一个特定实施方案,在其制造阶段中如图3的装置部分的截面视图;
图13是在图12阶段处装置部分的截面视图,显示了同样依照本发明的导电阻隔材料的绝缘中的变型。
应当注意到,所有图都是概略的。在附图中为清楚和方便起见,部分图的相关尺度和比例在尺寸上已经扩大地或缩小地显示出来。在修改的和不同的实施方案中,相同的参考标记一般用于指对应的或类似的特征。
图1和3的实施方案
图1和3实施方案的有源矩阵电致发光显示装置包括在具有矩阵寻址电路的电路基板100上的像素200的阵列。物理阻隔210在阵列的至少一个方向上存在于至少一些相邻像素之间。至少一些这些阻隔210由用作依照本发明的至少部分信号线(列导体)160的导电阻隔材料240构成。除了依照本发明的该特定结构和使用阻隔210以外,该显示器可以用公知的装置技术和电路技术,例如上文引用的背景参考文献中的技术来构造。
矩阵寻址电路包括横向的寻址(行)和信号(列)线150和160的组,分别如图1中所示。寻址元件T2(典型地为薄膜晶体管,以后称作“TFT”)在这些线150和160的每个相交处结合。应当理解,图1是通过一个具体像素电路结构的例子来描述的。其它像素电路结构对于有源矩阵电致发光显示装置是公知的。应当很容易理解到,不管该装置的具体像素电路结构如何,可以将本发明用于这种装置的像素阻隔。
如图1所示,每个像素200包括电流驱动的电致发光元件25(21,22,23),典型地为有机半导体材料的发光二极管(LED)。LED 25在阵列的两条电压电源线140和230之间与驱动元件T1(典型地为TFT)串联连接。该两条电源线典型地是电源线140(具有电压Vdd)和地线230(也称作“回线”)。随着由其各自的驱动TFT T1改变,LED 25的光发射通过流过LED 25的电流控制。
像素的每行通过施加到相关行导体150上(由此施加到该行像素的寻址TFT T2的栅极上)的选择信号的方式,在一个帧周期内依次被寻址。该信号开启寻址TFT T2,如此用来自列导体160的各个数据信号加载该行的像素。这些数据信号被施加到各个像素的单独驱动TFTT1的栅极上。为了保持该驱动TFT T1所产生的导电状态,通过保持电容器Ch将数据信号保持在其栅极5上,所述保持电容器耦合在栅极5与驱动线140,240之间。因此,在前一个寻址周期过程中施加的并作为电压存储在相应电容器Ch上的驱动信号的基础上,通过驱动TFTT1来控制流经每个像素200的LED 25的驱动电流。在图1特定的实施例中,T1显示为P沟道TFT,而T2显示为N沟道TFT。
该电路可以用公知的薄膜技术来构造。所述基板100可以具有绝缘玻璃基底10,其上沉积有例如二氧化硅的绝缘表面缓冲层11。以公知的方式在层11上建立所述薄膜电路。
图3显示了TFT T2特定的例子,其包括:有源半导体层1(典型为多晶硅);栅极介电层2(典型为二氧化硅);栅电极5(典型为铝或多晶硅);和金属电极3和4(典型为铝),其通过叠在上面的绝缘层2和8内的窗口(通孔)与半导体层1掺杂的源极和漏极区接触。
根据特定的TFT(例如电路基板的T1或T2或其它TFT)和其电路功能,电极3,4和5的延伸部分可以形成例如,元件T1,T2,Ch和LED 25之间的互连,和/或至少部分导线140,150和160。图3显示了作为用于信号线160连接的T2的电极4的小面积局部延伸160a。T2的栅电极5的线延伸形成所述寻址(行)线150。T1(图3中没有示出)的电极4的线延伸可以形成电源线140。
保持电容器Ch同样以公知的方式形成为电路基板100内的薄膜结构。
LED 25典型地包括下部电极21和上部电极23之间的发光有机半导体材料22。在优选的特定实施方案中,半导电共轭聚合物可以用做电致发光材料22。对于穿过基板100发射光250的LED,下部电极21可以是氧化铟锡(ITO)的阳极,上部电极23可以是包括例如钙和铝的阴极。图3示出了LED结构,其中下部电极21作为薄膜形成在电路基板100中。随后沉积的有机半导体材料22在(例如氮化硅的)平面绝缘层12内的窗口12a处与该薄膜电极层21相接触,所述平面绝缘层12在基板100的薄膜结构上延伸。
像在公知的装置中一样,依照本发明图1和3的所述装置在阵列的至少一个方向中,在至少一些相邻的像素之间包括物理阻隔210。这些阻隔210也可以称作例如“壁”,“分隔物”,“堤”,“肋”,“分离物”,或“坝”。根据所述特定装置的实施方案及其制造方法,其可以以公知的方式使用,例如:
●在提供半导电聚合物层22的过程中,分离和防止在单独的电极200和/或像素200的列的各个区域之间聚合物溶液的溢出;
●在用于单独的像素200和/或用于像素200的列的半导电聚合物或其它电致发光层22的限定内,在基板表面上提供自构图能力(甚至可能提供对于像素单独电极的自分离,例如上部电极23的单独底部层);
●在至少有机半导体材料22和/或电极材料的沉积过程中,充当用于基板表面上的掩模的间隔物作用。
●当通过顶部(代替地,或也通过底部基板100)发射光250时,在阵列中形成用于像素200的明确光学分离的不透明阻隔210。
在这些公知方式中无论具体使用哪一种,本发明实施方案中平行于所述阵列的列延伸的物理阻隔210都以特殊的方式来构造和使用。因此,图3的像素阻隔210包括金属240(或其它导电性材料240),其在比电路基板100更高的水平面处提供至少部分信号线(列导体)160,从而减小所述列电容。
该导电阻隔材料240在其邻近LED 25的侧面处被绝缘,并在其延伸160a处与寻址TFT的主电极4相连。如图3中所示,导电阻隔材料240与TFT T2的这些连接发生在沿所述列的每个像素处中间绝缘层12内的单独连接窗口12b处。因此,该导电阻隔材料240能在邻近于像素的其大部分长度上提供信号线160。
依照本发明用于信号线160的阻隔210的具体结构和使用,允许图2中示出的先有技术列电容减小。因此,图2显示了通过在典型的先有技术设置中每个单独像素上的信号(列)线所见到的电容。在这种公知的设置中,例如,信号(列)线160X作为TFT电极4的线延伸160X在电路基板100内完全形成。阻隔210X简单地是绝缘材料(例如,绝缘聚合物)。跨越电介质12和210X,在薄膜列线160X和LED上部电极23(典型地为聚合物LED 25中的阴极)之间具有寄生电容(CD和CSN)。高的寄生电容CP和CA跨越电介质8(典型地为氮化硅),分别产生在薄膜列线160X与电源线140及寻址(行)线150之间。作为这种高的列电容的结果,用于寻址这种装置设置中的单独像素以纠正电流电平的时间常数,对于大显示器令人无法接受地变大。
本发明通过在像素区域中形成和使用具有金属240(或其它导电性材料240)的像素阻隔210作为信号线(列导体)160避免了这个问题,即,在比电路基板100高的平面处。因此,从图3可以看出,电路基板100的顶部平面化绝缘层12作为附加的电介质***在阻隔形成的信号线160与电路基板100的薄膜线150和5,150之间。因此显著减小了所述高的寄生电容CP和CA
图3显示了一个特定的实施方案,其中像素阻隔210主要是导电性材料240,240x,优选非常低的电阻率的金属(例如铝或铜或镍或银)。因此,图3的这些阻隔210包括导电材料的块或芯240,所述导电材料在其侧面和顶部上具有绝缘涂层40(例如是二氧化硅或氮化物)。图3通过例子显示了邻接该绝缘涂层40的像素LED 25的上部电极23。从而,电极23在跨越像素阵列的布局中具有几何条纹。可选择地,如果足够厚度的绝缘体用作涂层40,那么像素阵列可以具有公共电极23,其也在像素阻隔210的上面延伸。
图4和5的替换的列线阻隔实施方案
图4显示了修改的实施方案,其中阻隔210主要是绝缘材料244。在这种情况下,在电路基板100中,穿过绝缘材料244到电极区域160a,4蚀刻或研磨出通孔244b。金属涂层240提供导电阻隔材料,所述导电阻隔材料在绝缘阻隔210的顶部上和穿过其中的通孔244b中延伸。
阻隔210的金属涂层240可以与LED 25上部电极23的主要部分23a以自对准方式同时形成。因此,可以同时沉积金属层以用于金属涂层240和电极23,它们通过阻隔210侧面中的悬垂形状的荫罩效应而分离,如图4中所示。这是用于根据本发明的列线阻隔210,240的一个可能的处理实施方案。图11到13示出了用于主要为金属的列线阻隔210,240的其它处理实施方案。
图4和5一起显示了也被有利地包含在本发明实施方案中的防护线特征。在该实施方案中,薄膜导体层9(用TFT电极区域3,4和160a同时形成)在信号线160的导电阻隔材料240下面延伸作为电容间防护线。因此,该防护线9作为屏蔽存在于基板100的电路与在其大部分长度上的列线160之间。图6显示了通过在每个单独像素上的列线160而现在看到的电容。可以获得非常低的列电容,尤其当图6的设置与图7中示出的有利缓冲器电路部件一起使用时。
图6和7的特定防护线实施方案
在图6的设置中,用防护线9(而不是用图2现有技术中的列线160),(跨越电介质8)形成电源线140和行线150的各个电容CP和CA。而且,在所述防护线9与图4实施方案中的列线160之间形成电介质12和244的各个电容CSN和CD
使用图7的缓冲器电路结构现在可以获得非常低的列电容。在这种情况下,电压缓冲器600连接在列线160与防护线9之间。除了包含缓冲器600和防护线9以及列线160的阻隔结构以外,图7的基本电路可是公知的类型。因此,620可以代表公知类型的电流镜像素电路,例如,与US-A-2001/0052606中公开的一样。通过例如公知的电流宿类型的列驱动器610,将信号施加到列线160。列驱动器610和电压缓冲器600可以外部地实现在与电路基板100连接的IC(集成电路)中。可选择地,它们可以使用多晶硅TFT技术内部集成在电路基板100上。
电压缓冲器600采用在列驱动器610输出的信号电压作为其输入,并将其缓冲到防护线9上。结果,列线160与防护线9之间的电压为零或几乎为零,以致在该列防护电容CD,CSN上没有电荷累积,且所有电流从像素电路620中汲取。这允许快速的操作。电压缓冲器需要给防护线9与各个电源和寻址线140和150之间的电容CP和CA充电,但是缓冲器600的低输出阻抗使其快速实现。
图8和9的多导体阻隔实施方案
图8的实施方案与图3的相似,其中阻隔210包括其上具有金属涂层40a的金属芯240x。然而,图8实施方案附加地包括在芯240x的顶部和侧面上,存在于绝缘涂层40a上的金属涂层240y。
图8的这个结构比图3的更通用。其允许金属芯240x和金属涂层240y用于不同的目的。因此,例如金属芯240x可以提供如图3的列(信号)线160,并因此与TFT T2的电极4相连。金属涂层240y可以用作芯线240x上的信号的同轴屏蔽。金属涂层240y可以与基板100内的部分防护线9b连接,和/或与另一个电路元件连接,例如与另一个TFT相连。可选择地,金属涂层240y可以提供列(信号)线160,金属芯240x可以形成部分防护线9a。
代替屏蔽列(信号)线160,为了不同的目的,用于阻隔210的多导体结构240x,240y可以在显示器中其他地方使用,例如为了交迭两条线,如140和150,或为了形成附加的部件。金属涂层240y可以局限在沿阻隔210的特定位置,其中需要特定的连线或部件,例如在单独的像素或子像素处。
尤其重要的是其中图8的多导体结构240x,240y被设计成形成具有电容器电介质40a的电容器的实施方案。因此,金属芯240x、绝缘涂层40a和金属涂层240y的分离的和/或绝缘的长度可以一起形成连接于基板电路元件4,5等之间的电容器。例如,这种电容器可以是用于每个连接在电源线140(TFT T1的主电极线4)和TFT T2的栅极线5(TFT T1的主电极线3)之间的各个像素200的单独的保持电容器Ch。
图9显示了用于集成这种多导体阻隔结构240x,240y作为每个像素区域200的保持电容器Ch的合适的像素布局。在这种情况下,多导体阻隔结构240x,240y包括横向延伸至列形成阻隔210(240,160)的绝缘阻隔长度。
可选择地,图9的横向阻隔布局可以被采用以阻隔210和210c,每一个阻隔都包括如图3或图4中的单一金属导体240(不具有金属涂层240y)。在这种情况下,横向阻隔210c的导电阻隔材料240可以与TFT T2的栅极线5,150连接,以备用和/或取代寻址(行)线150的长度。由于导电阻隔材料240具有一横截面积,其比在电路基板100中典型地提供TFT栅极线5(150)的导线层的横截面积至少大两倍(甚至可能是数量级),所以以这种方式可以显著减小所述行线的线电阻。此外,栅极线5(150)典型地是掺杂多晶硅,而导电阻隔材料240典型地是具有更高电导率的金属。
图10到12的处理实施方案
除了构造和使用用于信号线160的具有导电材料240的其阻隔210以外,依照本发明装置的有源矩阵电致发光显示器可以使用公知的装置技术和电路技术来构造,如所引用的背景参考文献中的。
图10到12示出了在特定的制造实施方案中新颖的处理步骤。以公知的方式制造具有其上部平面绝缘层12(例如氮化硅的)的薄膜电路基板100。以公知的方式,例如通过光刻掩模和蚀刻在层12中开出连接窗口(例如通孔12a,12b,12x等)。但是,为了制造依照本发明的装置,这些通孔的图案包括暴露出元件4,5等的通孔12b,12x,12y,用于与导电阻隔材料240,240x,240y等的底部连接。得到的结构显示在图10中。不管阻隔210是具有如图3和8中的金属芯,还是主要是如图4中的绝缘材料,这一阶段是共有的。
主要是绝缘材料的阻隔210的形成已经参照图4在上面进行了描述。现在将参照图11和12描述用于具有金属芯的阻隔210的合适的处理步骤。
在这种情况下,用于阻隔210的导电性材料沉积在至少在其通孔12a,12b等内的绝缘层12上。使用公知的掩模技术获得用于阻隔210的期望长度和布局图案。图11示出了一个实施方案,其中通过电镀沉积至少导电阻隔材料(例如,铜或镍或银)的块240。在这种情况下,首先在绝缘层12和其通孔12a,12b,12x等上沉积例如铜或镍或银的薄种晶层240a,用光刻掩模限定阻隔布局图案,然后将导电阻隔材料的块240电镀至所期望的厚度。得到的结构展示在图11中。
然后,使用CVD(化学气相沉积)沉积绝缘材料(例如二氧化硅或氮化硅),用于绝缘涂层40。通过使用公知的光刻掩模和蚀刻技术进行构图,所述沉积材料被留在导电阻隔材料的侧面和顶部,如图12中所示。
之后以公知的方式继续制造。从而,例如,可以喷墨印刷或旋涂共轭聚合物材料22以形成像素200。具有其绝缘涂层40的阻隔240,40能以公知的方式使用,以防止聚合物从物理阻隔240,40之间的像素区域中溢出。然后沉积上部电极材料23。
图13的变型处理实施方案
该实施方案使用阳极氧化处理(代替沉积),以至少在与像素区域相邻的阻隔210的侧面提供绝缘涂层40。典型地,导电阻隔材料240可以包含铝。使用公知的光刻掩模和蚀刻技术可以限定所沉积的铝的期望长度和布局图案。图13显示了保留在铝阻隔图案240顶部上的光刻限定的蚀刻剂掩模44。
然后,使用公知的阳极氧化技术至少在铝阻隔材料240的侧面上形成氧化铝的阳极绝缘涂层。因此,不需要额外的掩模来限定该涂层40的布局。
如图13中所示,在该阳极氧化过程中,掩模44可以保留在希望保护和形成非绝缘顶部连接区域240t的区域中。在这些区域中,只在铝阻隔图案240的侧面形成阳极涂层。在该阳极氧化之前,掩模44可以从在铝阻隔图案240的侧面和顶部处需要阳极涂层的区域中移除。可选择地,例如绝缘聚合物或二氧化硅或氮化物的掩模44可以保留在这些区域中,其中在所制造的装置中阻隔210(240,40)顶部上希望有绝缘。
到目前为止所描述的实施方案中,导电阻隔材料240是厚且不透明的金属,例如,铝,铜,镍或银。但是,也可以使用其它导电材料240,例如金属硅化物或(不太有利地)简并掺杂的(degenerately-doped)多晶硅,它们都可以被表面氧化,以形成绝缘涂层40。如果需要透明阻隔210,则可以使用ITO作为导电阻隔材料240。
通过阅读当前公开的内容,其它变化和修改对于本领域熟练技术人员来说是显而易见的。这种变化和修改包括等价的及其它的特征,这些特征在本领域中已经是公知的(例如在引用的背景参考文献中),并且这些特征可以替代或添加这里已经描述过的特征来使用。
尽管在该特定特征组合的申请中已经阐明了权利要求,应当理解本发明公开的范围还包括在这里明确或暗含公开的任何新颖的特征或任何新颖特征的组合或其任意的概括,无论其是否涉及与任意权利要求中要求的一样的发明,和是否减低与处理本发明一样的任意或全部的技术问题。
因此申请人给出提示,在本申请或任何可以从其导出的进一步申请的申请过程中,新的权利要求可以被描述成任何这种特征和/或这种特征的组合。

Claims (17)

1.一种有源矩阵电致发光显示装置,包括:电路基板,在该电路基板上,在阵列的至少一个方向中,像素阵列在至少一些相邻的像素之间存在有物理阻隔;每个像素包括电致发光元件;电路基板包括通过横向寻址和信号线提供像素寻址的矩阵寻址电路,所述物理阻隔包括导电阻隔材料,其在比所述电路基板更高的水平处提供至少部分信号线,且通过电路基板上的中间绝缘层中的接触窗口与电路基板的矩阵寻址电路相连,所述导电阻隔材料至少在与电致发光元件邻近的物理阻隔的侧面处被绝缘。
2.根据权利要求1所述的装置,其中所述导电阻隔材料在与像素邻近的长度的至少一半上提供信号线,以减小电路基板中的寄生电容,且导电阻隔材料通过用于线的每个像素的单独接触窗口而连接至电路基板的矩阵寻址电路。
3.根据权利要求1或2所述的装置,其中在电路基板中的导体层在信号线的导电阻隔材料下方延伸,作为所述信号线与电路基板的电路之间的电容间防护线。
4.根据权利要求3所述的装置,其中电压缓冲器连接在所述信号线和所述防护线之间。
5.根据前述任意一项权利要求所述的装置,其中所述物理阻隔包括金属涂层,所述金属涂层提供信号线的导电阻隔材料,且通过基板中的各个电路元件与像素相连。
6.根据权利要求5所述的装置,其中所述物理阻隔主要是绝缘材料,通孔通过其延伸,用于在中间绝缘层的接触窗口处与矩阵寻址电路的电极连接相连,其中所述金属涂层在物理阻隔的顶部上和穿过物理阻隔的通孔中延伸。
7.根据权利要求5所述的装置,其中绝缘涂层至少存在于所述金属涂层的侧面上,作为与所述电致发光元件邻近的绝缘。
8.根据权利要求1到4任意一项所述的装置,其中所述物理阻隔包括提供所述信号线的导电阻隔材料的金属芯,该金属芯通过基板中的各个电路元件与所述像素相连,并至少在其侧面上具有绝缘涂层。
9.根据权利要求8所述的装置,其中在所述金属芯的顶部和侧面上的所述绝缘涂层上存在有金属涂层。
10.根据前述任意一项权利要求所述的装置,其中附加的阻隔平行于寻址线延伸,并包括附加的导电阻隔材料,其与所述信号线的导电阻隔材料相绝缘,所述附加的导电阻隔材料通过接触窗口与基板中的部分寻址线相连,以减小沿所述寻址线的电压降。
11.根据前述任意一项权利要求所述的装置,其中所述电致发光元件是有机半导体材料的发光二极管。
12.一种制造前述任意一项权利要求所述的有源矩阵电致发光显示装置的方法,包括下述步骤:
a.在电路基板上的中间绝缘层中开出接触窗口,以暴露电路基板中用于矩阵寻址电路的电极连接;
b.在电路基板上形成物理阻隔,至少在邻近像素区域的物理阻隔的侧面处绝缘;和
c.在所述物理阻隔之间的像素区域中提供电致发光元件;
其中导电性材料作为一部分物理阻隔被沉积,以在比所述电路基板更高的水平处提供至少部分的信号线,该导电性材料通过所述中间绝缘层的接触窗口与所述矩阵寻址电路的电极连接相连。
13.根据权利要求12所述的方法,其中所述步骤a包括形成主要为导电性材料的物理阻隔,并至少在该导电阻隔材料的侧面上沉积绝缘涂层。
14.根据权利要求13所述的方法,其中至少所述导电阻隔材料的块是通过电镀沉积的。
15.根据权利要求13所述的方法,其中所述导电阻隔材料包括铝,所述绝缘涂层通过阳极氧化形成在至少所述铝阻隔材料的侧面上。
16.根据权利要求12所述的方法,其中所述步骤b包括形成主要为绝缘材料的物理阻隔,通孔穿过其延伸,用于在所述中间绝缘层的接触窗口处与所述矩阵寻址电路的电极连接相连,其中信号线的导电性材料作为导电涂层沉积在所述物理阻隔的顶部上和穿过物理阻隔的通孔中。
17.根据权利要求16所述的方法,其中所述信号线的导电涂层和电致发光元件的上部电极同时沉积,并通过所述物理阻隔侧面中的悬垂形状的荫罩效应分离。
CNB038062488A 2002-03-20 2003-02-21 有源矩阵电致发光显示装置及其制造方法 Expired - Lifetime CN100339990C (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
GB0206551.4 2002-03-20
GB0206551A GB0206551D0 (en) 2002-03-20 2002-03-20 Active matrix electroluminescent display devices and their manufacture
GB0209559A GB0209559D0 (en) 2002-04-26 2002-04-26 Active matrix electrominescent display devices and their manufacture
GB0209559.4 2002-04-26
GB0216058.8 2002-07-11
GBGB0216058.8A GB0216058D0 (en) 2002-03-20 2002-07-11 Active matrix electroluminscent display devices and their manufacture

Publications (2)

Publication Number Publication Date
CN1643686A CN1643686A (zh) 2005-07-20
CN100339990C true CN100339990C (zh) 2007-09-26

Family

ID=28045962

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB038062488A Expired - Lifetime CN100339990C (zh) 2002-03-20 2003-02-21 有源矩阵电致发光显示装置及其制造方法

Country Status (8)

Country Link
US (1) US7291968B2 (zh)
EP (1) EP1490909B1 (zh)
CN (1) CN100339990C (zh)
AT (1) ATE371267T1 (zh)
AU (1) AU2003253712A1 (zh)
DE (1) DE60315816T2 (zh)
TW (1) TWI278098B (zh)
WO (1) WO2003079440A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003079441A1 (en) * 2002-03-20 2003-09-25 Koninklijke Philips Electronics N.V. Active matrix display devices, and their manufacture
DE60321146D1 (de) * 2002-03-20 2008-07-03 Koninkl Philips Electronics Nv Elektrolumineszente anzeigevorrichtungen mit aktiver matrix und ihre herstellungsverfahren
AU2003253712A1 (en) * 2002-03-20 2003-09-29 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices, and their manufacture
JP4640085B2 (ja) * 2005-09-30 2011-03-02 カシオ計算機株式会社 表示パネル
TWI345326B (en) * 2006-03-29 2011-07-11 Pioneer Corp Organic thin film transistor device and manufacturing method therefor
EP2227512A1 (en) 2007-12-18 2010-09-15 Lumimove, Inc., Dba Crosslink Flexible electroluminescent devices and systems
JP5256863B2 (ja) * 2008-06-06 2013-08-07 ソニー株式会社 有機発光素子およびその製造方法ならびに表示装置
US8227708B2 (en) * 2009-12-14 2012-07-24 Qualcomm Incorporated Via structure integrated in electronic substrate
JP6300589B2 (ja) 2013-04-04 2018-03-28 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2016111378A (ja) * 2014-12-02 2016-06-20 キヤノン株式会社 固体撮像装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1233929A (zh) * 1998-02-23 1999-11-03 剑桥显示技术有限公司 显示装置
US6057647A (en) * 1998-02-24 2000-05-02 Casio Computer Co., Ltd. Light emitting device used for display device
JP2001195008A (ja) * 1999-10-28 2001-07-19 Sony Corp 表示装置及び表示装置の製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6323594B1 (en) * 1997-05-06 2001-11-27 St. Clair Intellectual Property Consultants, Inc. Electron amplification channel structure for use in field emission display devices
CN1244890C (zh) * 1998-11-26 2006-03-08 精工爱普生株式会社 电光装置及其制造方法和电子装置
EP1096568A3 (en) * 1999-10-28 2007-10-24 Sony Corporation Display apparatus and method for fabricating the same
TW521226B (en) * 2000-03-27 2003-02-21 Semiconductor Energy Lab Electro-optical device
JP3460706B2 (ja) * 2000-08-07 2003-10-27 セイコーエプソン株式会社 電気光学装置、電子機器、電気光学装置用基板および電気光学装置用基板の製造方法。
JP4831874B2 (ja) * 2001-02-26 2011-12-07 株式会社半導体エネルギー研究所 発光装置及び電子機器
GB0109015D0 (en) * 2001-04-11 2001-05-30 Koninkl Philips Electronics Nv Bistable chiral nematic liquid crystal display and method of driving the same
AU2003253712A1 (en) * 2002-03-20 2003-09-29 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices, and their manufacture

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1233929A (zh) * 1998-02-23 1999-11-03 剑桥显示技术有限公司 显示装置
US6057647A (en) * 1998-02-24 2000-05-02 Casio Computer Co., Ltd. Light emitting device used for display device
JP2001195008A (ja) * 1999-10-28 2001-07-19 Sony Corp 表示装置及び表示装置の製造方法

Also Published As

Publication number Publication date
TW200400476A (en) 2004-01-01
AU2003253712A1 (en) 2003-09-29
TWI278098B (en) 2007-04-01
US20050122288A1 (en) 2005-06-09
DE60315816D1 (de) 2007-10-04
ATE371267T1 (de) 2007-09-15
EP1490909B1 (en) 2007-08-22
WO2003079440A1 (en) 2003-09-25
EP1490909A1 (en) 2004-12-29
CN1643686A (zh) 2005-07-20
US7291968B2 (en) 2007-11-06
DE60315816T2 (de) 2008-05-21

Similar Documents

Publication Publication Date Title
CN1299360C (zh) 有源矩阵显示装置及其制造
CN1643693A (zh) 主动矩阵电致发光显示装置及其制造方法
CN100409729C (zh) 显示装置及其制造方法
CN100355083C (zh) 双面板型有机电致发光显示装置及其制造方法
CN100356576C (zh) 有机电致发光装置及其制造方法
CN100470842C (zh) 有源矩阵型有机电致发光显示装置及其制造方法
CN100485952C (zh) 有机电致发光器件及其制造方法
CN101064318A (zh) 用于显示设备的薄膜晶体管阵列面板及其制造方法
CN1399504A (zh) 简化制造工艺的有源矩阵有机电致发光器件及其制造方法
CN1512830A (zh) 双面板型有机电致发光装置及其制造方法
CN1516532A (zh) 有源矩阵型有机电致发光显示装置及其制造方法
CN1638557A (zh) 有机电致发光显示器件及其制造方法
CN100481568C (zh) 有机发光显示器
CN100339990C (zh) 有源矩阵电致发光显示装置及其制造方法
CN1897297A (zh) 减少布线数量的显示装置及其制造方法
CN102779832B (zh) 有机发光像素的结构、制作方法以及驱动电路
EP3783651A1 (en) Display apparatus
CN1570996A (zh) 显示器件
CN1992331A (zh) 有机发光二极管器件及其制造方法
CN1293631C (zh) 有源矩阵电致发光显示装置及其制造
CN1638567B (zh) 有机电致发光显示器件及其制造方法
CN1270204C (zh) 电致发光显示装置
CN1264131C (zh) 显示装置
CN1945848A (zh) 显示面板
JP4700914B2 (ja) アクティブマトリクスエレクトロルミネッセンス表示装置及びその製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: The city of Eindhoven in Holland

Patentee after: KONINKLIJKE PHILIPS N.V.

Address before: Holland Ian Deho Finn

Patentee before: Koninklijke Philips Electronics N.V.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20180625

Address after: Beijing City, Haidian District Qinghe Street No. 68 Huarun colorful city shopping center two 9 floor room 01

Patentee after: BEIJING XIAOMI MOBILE SOFTWARE Co.,Ltd.

Address before: The city of Eindhoven in Holland

Patentee before: KONINKLIJKE PHILIPS N.V.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20070926