CH615307A5 - Multiple connections device for time-division digital switching centre - Google Patents

Multiple connections device for time-division digital switching centre Download PDF

Info

Publication number
CH615307A5
CH615307A5 CH551576A CH551576A CH615307A5 CH 615307 A5 CH615307 A5 CH 615307A5 CH 551576 A CH551576 A CH 551576A CH 551576 A CH551576 A CH 551576A CH 615307 A5 CH615307 A5 CH 615307A5
Authority
CH
Switzerland
Prior art keywords
memory
parts
multiple connection
time
samples
Prior art date
Application number
CH551576A
Other languages
French (fr)
Inventor
Michel Andre Robert Henrion
Original Assignee
Int Standard Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Int Standard Electric Corp filed Critical Int Standard Electric Corp
Publication of CH615307A5 publication Critical patent/CH615307A5/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/42Systems providing special services or facilities to subscribers
    • H04M3/56Arrangements for connecting several subscribers to a common circuit, i.e. affording conference facilities
    • H04M3/561Arrangements for connecting several subscribers to a common circuit, i.e. affording conference facilities by multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

In order to make it possible simultaneously to establish a variable number of multiple connections, of identical or different type, between several parts, it being possible for each of these parts to be placed in any one of 4 states (E1 to E4) corresponding to a particular switching option, the device includes transcoding means (6, 13), and a speech memory (4) for sample storage, an adder circuit (18) adding up samples of the various parts involved in each multiple connection, an accumulation memory (15) for storing the sums obtained, a subtractor circuit (8) and a parts addresses and states memory (19) for determining the mode of operation of the connection device. <IMAGE>

Description

La présente invention se rapporte à un dispositif de connexion permettant d'établir à l'intérieur d'un centre de commutation numérique a répartition temporelle un nombre variable de connexions multiples. The present invention relates to a connection device enabling a variable number of multiple connections to be established inside a time-division digital switching center.

On entend par connexion multiple une connexion entre plusieurs parties (plus de deux), chaque partie représentant une source d'informations vocales, par exemple un abonné en conversation, une tonalité, une annonce, une musique enregistrée, etc.. . By multiple connection is meant a connection between several parties (more than two), each party representing a source of voice information, for example a subscriber in conversation, a tone, an announcement, recorded music, etc.

On peut concevoir un grand nombre de types de connexions multiples différents, chacun d'eux permettant aux abonnés concernés d'obtenir une facilité particulière de communication, par exemple la communication bidirectionnelle entre plus de deux abonnés (conférence) ou bien l'écoute par un ou plusieurs abonnés d'une communication bidirectionnelle entre plusieurs autres abonnés, ou encore la diffusion d'un message à un ensemble d'abonnés, etc... It is possible to conceive of a large number of different types of multiple connections, each of them allowing the subscribers concerned to obtain a particular facility of communication, for example bidirectional communication between more than two subscribers (conference) or else listening by a or several subscribers of a two-way communication between several other subscribers, or the broadcasting of a message to a set of subscribers, etc.

Il existe déjà des dispositifs permettant d'établir des connexions multiples mais ceux-ci présentent toutefois l'inconvénient d'être peu souples du fait qu'ils ne peuvent établir qu'un type unique de connexion multiple. There are already devices for establishing multiple connections, but these have the disadvantage of being inflexible because they can only establish a single type of multiple connection.

Le but de la présente invention est de fournir un dispositif de connexions multiples permettant d'établir simultanément un nombre variable de connexion multiples de types identiques ou différents, chacune d'elles comportant un nombre égal ou différent de parties, et pouvant fonctionner avec un commutateur numérique spatio-temporal quelconque sans qu'il soit nécessaire de modifier sa structure. The object of the present invention is to provide a multiple connection device making it possible to simultaneously establish a variable number of multiple connections of identical or different types, each of them comprising an equal or different number of parts, and capable of operating with a switch. any spatio-temporal digital without having to modify its structure.

Ce dispositif est défini par la première revendication. This device is defined by the first claim.

D'autres avantages apparaîtront au cours de la description suivante d'un exemple de réalisation, ladite description étant faite en relation aves les dessins joints dans lesquels: Other advantages will appear during the following description of an exemplary embodiment, said description being made in relation to the accompanying drawings in which:

la figure 1 représente le schéma d'ensemble d'un centre de commutation numérique à répartition temporelle comportant le dispositif de connexions multiples selon l'invention; FIG. 1 represents the overall diagram of a digital time-division switching center comprising the multiple connection device according to the invention;

la figure 2 représente le schéma du dispositif de connexions multiples selon l'invention; FIG. 2 represents the diagram of the multiple connection device according to the invention;

la figure 3 représente le diagramme des temps utilisés dans le dispositif selon l'invention. FIG. 3 represents the diagram of the times used in the device according to the invention.

La figure 1 représente le schéma d'ensemble d'un centre de commutation à répartition temporelle comportant le dispositif de connexions multiples selon l'invention. Ce centre de commutation comporte un commutateur numérique spatio-tem-porel 1 raccordé à k groupes multiplex Gl à Gk. Chaque groupe multiplex peut transmettre successivement sur une jonction multiplex unique m échantillons codés provenant de J jonctions multiplex vers le commutateur spatio-temporel 1 au cours d'une période de répétition ou trame T, chacun de ces m échantillons codés occupant un intervalle de temps propre t, ou voie temporelle, à l'intérieur d'une trame. Les jonctions multiplex et les groupes multiplex assurent la transmission bidirectionnelle des échantillons codés. Les différents échantillons codés transmis successivement sur une même voie temporelle sont des échantillons du signal analogique correspondant à l'information audible émise ou reçue par un abonné. En vue d'améliorer la qualité de la transmission, ces échantillons sont codés de façon non-linéaire (compression), la caractéristique de codage pouvant être une courbe logarithmique. On supposera, à titre d'exemple, que les codes non-linéaires comportant huit bits, le bit le plus à gauche indiquant le signe de la valeur de l'échantillon, que le nombre m d'intervalles de temps t est égal à deux cent cinquante six et que le nombre J de jonctions multiplex reliées à chaque groupe multiplex Gl à Gk est égal à huit. Une trame d'une durée de cent vingt cinq microsecondes est couramment utilisée. FIG. 1 represents the overall diagram of a time distribution switching center comprising the multiple connection device according to the invention. This switching center includes a space-time digital switch 1 connected to k multiplex groups G1 to Gk. Each multiplex group can transmit successively over a single multiplex junction m coded samples originating from J multiplex junctions to the space-time switch 1 during a repetition period or frame T, each of these m coded samples occupying its own time interval t, or time channel, inside a frame. Multiplex junctions and multiplex groups provide bidirectional transmission of coded samples. The different coded samples transmitted successively on the same time channel are samples of the analog signal corresponding to the audible information transmitted or received by a subscriber. In order to improve the quality of the transmission, these samples are coded non-linearly (compression), the coding characteristic being able to be a logarithmic curve. It will be assumed, by way of example, that the non-linear codes comprising eight bits, the leftmost bit indicating the sign of the value of the sample, that the number m of time intervals t is equal to two one hundred and fifty six and that the number J of multiplex junctions connected to each multiplex group Gl to Gk is equal to eight. A frame of one hundred and twenty five microseconds in duration is commonly used.

A chaque intervalle de temps t, un échantillon codé est transmis de manière connue dans les deux sens entre le commutateur spatio-temporel 1 et chaque groupe multiplex, le commutateur assurant une liaison de groupe multiplex à At each time interval t, an encoded sample is transmitted in a known manner in both directions between the space-time switch 1 and each multiplex group, the switch ensuring a link from multiplex group to

s s

10 10

15 15

20 20

25 25

30 30

35 35

40 40

45 45

50 50

55 55

60 60

65 65

3 3

615 307 615,307

groupe multiplex par l'intermédiaire d'organes de commutation spatiale (points de croisement) et une liaison de voie temporelle à voie temporelle par l'intermédiaire d'organes de commutation temporelle (mémoires d'échantillons). multiplex group via space switching devices (crossing points) and a time-to-time route link via time switching devices (sample memories).

Le dispositif de connexions multiples selon l'invention, représenté par le bloc 2 sur la figure 1, est connecté au commutateur spatio-temporel 1 de la même façon que les groupes multiplex Gl à Gk. Les différentes éléments du centre de commutation sont commandés à partir d'une unité centrale de commande 3. On remarque que la présence du dispositif de connexions multiples 2 ne nécessite aucune modification de la structure du commutateur 1. On peut, si l'importance du trafic le nécessite, relier plusieurs dispositifs de connexions multiples au commutateur 1. The multiple connection device according to the invention, represented by block 2 in FIG. 1, is connected to the space-time switch 1 in the same way as the multiplex groups Gl to Gk. The various elements of the switching center are controlled from a central control unit 3. It is noted that the presence of the multiple connection device 2 does not require any modification of the structure of the switch 1. It is possible, if the importance of the traffic requires, connect multiple multiple connection devices to switch 1.

L'établissement d'une connexion multiple entre plusieurs parties est réalisé en connectant chacune de ces parties au dispositif de connexions multiples 2 par l'intermédiaire du commutateur 1, celui-ci fonctionnant de la même façon que pour réaliser une connexion normale entre deux abonnés. The establishment of a multiple connection between several parts is achieved by connecting each of these parts to the multiple connection device 2 via the switch 1, the latter operating in the same way as for making a normal connection between two subscribers .

Ainsi, pour établir une connexion multiple entre trois parties PI, P2 et Pk reliées respectivement aux groupes multiplex Gl, G2 et Gk, le dispositif de connexions multiples 2 reçoit du commutateur 1 pendant un intervalle de temps donné un code correspondant à un échantillon de l'information engendrée par la partie PI et délivre vers le commutateur pendant ce même intervalle de temps un code correspondant à une combinaison d'échantillons d'informations engendrées par d'autres parties et destinées à la partie PI, cette combinaison étant, comme on le verra par la suite, fonction du monde de fonctionnement choisi pour le dispositif de connexions multiples. Celui-ci reçoit ensuite du commutateur 1 pendant un autre intervalle de temps un code correspondant à un échantillon de l'information engendrée par la partie P2 et délivre comme précédemment un code correspondant à une combinaison d'échantillons, puis il reçoit enfin pendant un autre intervalle de temps un code correspondant à un échantillon de l'information engendrée par la partie Pk et délivre un code correspondant à une combinaison d'échantillons destinés à cette partie Pk. Thus, to establish a multiple connection between three parts PI, P2 and Pk connected respectively to the multiplex groups Gl, G2 and Gk, the multiple connection device 2 receives from the switch 1 for a given time interval a code corresponding to a sample of l information generated by the PI party and delivers to the switch during this same time interval a code corresponding to a combination of samples of information generated by other parties and intended for the PI party, this combination being, as is will then see, depending on the operating world chosen for the multiple connection device. The latter then receives from the switch 1 during another time interval a code corresponding to a sample of the information generated by the part P2 and delivers as before a code corresponding to a combination of samples, then it finally receives during another time interval a code corresponding to a sample of the information generated by the part Pk and delivers a code corresponding to a combination of samples intended for this part Pk.

Le nombre de parties impliquées dans une même connexion multiple est uniquement limité par le nombre d'intervalles de temps à l'intérieur d'une trame, soit deux cent cinquante six dans le cas présent. Le dispositif de connexions multiples selon l'invention offre une très grande souplesse d'exploitation puisqu'il permet d'établir un nombre quelconque de connexions multiples dans la limité où la somme totale des parties des différentes connexions ne dépasse pas deux cent cinquante six. Ainsi on peut avoir quatre vingt cinq connexions multiples à trois parties, ou bien une seule connexion multiple à deux cent cinquante six parties, ou n'importe quelle combinaison intermédiaire, par exemple: The number of parties involved in the same multiple connection is only limited by the number of time intervals within a frame, ie two hundred and fifty six in the present case. The device of multiple connections according to the invention offers a very great flexibility of exploitation since it makes it possible to establish any number of multiple connections in the limited where the total sum of the parts of the different connections does not exceed two hundred and fifty six. So we can have eighty five multiple connections with three parts, or a single multiple connection with two hundred and fifty six parts, or any intermediate combination, for example:

- vingt sept connexions multiples à trois parties ; - twenty seven multiple connections to three parties;

- douze connexions multiples à quatre parties; - twelve multiple connections to four parts;

- six connexions multiples à cinq parties ; - six multiple connections to five parts;

- trois connexions multiples à six parties ; - three multiple connections to six parts;

- une connexion multiple à neuf parties ; - a multiple connection to nine parts;

- une connexion multiple à dix-huit parties; - a multiple connection to eighteen parties;

- une connexion multiple à quarante parties; - a multiple connection to forty parties;

Le dispositif permet également de réaliser des connexions multiples temporairement «dégénérées», c'est-à-dire comportant seulement une ou deux parties, utilisées par exemple pour transmettre une tonalité à une partie, ou pour relier temporairement un poste d'opérateur à une partie en conférence. The device also makes it possible to make multiple connections temporarily "degenerate", that is to say comprising only one or two parts, used for example to transmit a tone to a part, or to temporarily connect an operator station to a party in conference.

Ce dispositif de connexions multiples suivant l'invention fonctionne selon quatre modes différentes, expliqués ultérieurement, permettant ainsi à chacune des parties d'une connexion multiple d'être placée au choix dans l'un des quatres états suivants: This multiple connection device according to the invention operates according to four different modes, explained later, thus allowing each of the parts of a multiple connection to be placed as desired in one of the following four states:

Etat El: isolement El state: isolation

La partie ne peut être entendue par les autres parties de la connexion multiple, ni entendre celles-ci. Cet état ne peut être que temporaire, sinon il n'y aurait pas lieu d'impliquer une telle partie dans une connexion multiple. The party cannot be heard or heard by the other parties of the multiple connection. This state can only be temporary, otherwise there would be no reason to involve such a party in a multiple connection.

Etat E2 State E2

Liaison bidirectionnelle avec les autres parties de la connexion multiple ayant la possibilité d'entendre et d'être entendues. Bidirectional link with the other parts of the multiple connection having the possibility of hearing and being heard.

La partie entend ces autres parties et est entendue par celles-ci. The party hears and is heard by those other parties.

Etat E3 State E3

Ecoute de toutes les autres parties de la connexion multiple ayant la possibilité d'être entendues. Listening to all the other parts of the multiple connection that can be heard.

La partie entend ces autres parties mais ne peut être entendue par aucune des parties de la connexion multiple. The party hears these other parties but cannot be heard by any of the parties of the multiple connection.

Etat E4 State E4

Ecoute de l'une des autres parties de la connexion multiple ayant la possibilité d'être entendue. Listening to one of the other parts of the multiple connection that can be heard.

La partie entend seulement cette autre partie mais ne peut être entendue par aucune des parties de la connexion multiple. The party only hears this other party but cannot be heard by any of the parties of the multiple connection.

Chacun des états El à E4 correspond à une mode particulier de fonctionnement du dispositif de connexions multiples 2. Each of the states E1 to E4 corresponds to a particular mode of operation of the multiple connection device 2.

On peut ainsi obtenir un grand nombre de types de connexions multiples différents offrant par exemple les facilités suivantes: It is thus possible to obtain a large number of different types of multiple connections offering for example the following facilities:

- écoute d'une conférence ou d'une conversation entre deux abonnés; - listening to a conference or a conversation between two subscribers;

- écoute d'une seule partie parmi plusieurs en conférence; - listening to only one part among several in conference;

- diffusion d'un message à l'ensemble des autres parties; - dissemination of a message to all the other parties;

- diverses facilités de transfert, d'appels en attente, etc.... interprète entre deux parties. - various transfer facilities, call waiting, etc. .... interpreter between two parties.

Examinons, à titre d'exemple, les états attribués à chaque partie impliquée dans les deux connexions multiples suivantes; Consider, for example, the states assigned to each party involved in the following two multiple connections;

1) Conférence à quatre parties PI à P4 1) Four part conference PI to P4

Chaque partie doit pouvoir se faire entendre des trois autres parties et entendre celles-ci. Les quatre parties PI à P4 seront donc placées dans le même état E2. Each party must be able to make itself heard by the other three parties and hear them. The four parts PI to P4 will therefore be placed in the same state E2.

2) Conférence à quatre parties PI à P4 avec écoute de la partie P2 par une autre partie P5 2) Conference with four parties PI to P4 with listening to part P2 by another part P5

La partie P5 ne peut être entendue mais doit pouvoir entendre la partie P2, alors que chacune des quatre parties PI à P4 doit être entendue par les trois autres parties en conférence et entendre celles-ci. La partie P5 sera donc placée dans l'état E4 alors que les parties PI à P4 seront placées dans l'état E2. The P5 part cannot be heard but must be able to hear the P2 part, while each of the four PI to P4 parts must be heard by the three other parties in conference and hear them. The part P5 will therefore be placed in the state E4 while the parts PI to P4 will be placed in the state E2.

La figure 2 représente le schéma du dispositif de connexions multiples selon l'invention. Il comporte une mémoire de parole 4 à lecture et écriture (ordre de lecture reçu sur l'entrée L et ordre d'écriture reçu sur l'entrée E), formée de deux cent cinquante six lignes à douze bits, et recevant, par l'intermédiaire de douze portes. ET5 dont une seule est représentée, d'un circuit de conversion 6 de codes non-linéaires à huit bits en codes linéaires à douze bits et d'un registre d'entrée 7 relié à une entrée R, les échantillons codés provenant du commutateur spatio-temporel 1 de la figure 1. Cette mémoire de parole 4 délivre les échantillons à douze bits codés de façon linéaire soit vers un circuit soustracteur 8 par l'intermédiaire d'un registre 9 et de douze portes ET 10 dont une seule est repré5 FIG. 2 represents the diagram of the multiple connection device according to the invention. It comprises a speech memory 4 for reading and writing (reading order received on input L and writing order received on input E), formed of two hundred fifty six lines of twelve bits, and receiving, by l 'twelve doors. ET5 of which only one is represented, of a circuit 6 for converting non-linear eight-bit codes into linear codes at twelve bits and an input register 7 connected to an input R, the coded samples coming from the space switch -temporal 1 of FIG. 1. This speech memory 4 delivers the twelve-bit samples coded in a linear fashion either to a subtractor circuit 8 via a register 9 and twelve AND gates 10 of which only one is represented5

10 10

15 15

20 20

25 25

30 30

35 35

40 40

45 45

50 50

55 55

60 60

65 65

615 307 615,307

4 4

sentée, soit vers le commutateur spatio-temporel par l'intermédiaire du registre 9, de douze portes ET 11 dont une seule est représentée, de douze portes OU 12 dont une seule est représentée, d'un circuit de conversion 13 de codes linéaires à douze bits en codes non-linéaires à huit bits et d'un registre de sortie felt, either to the space-time switch via the register 9, of twelve AND gates 11 of which only one is represented, of twelve OR gates 12 of which only one is represented, of a circuit 13 for converting linear codes to twelve bits in eight-bit nonlinear codes and one output register

14 relié à une sortie S. 14 connected to an output S.

Une mémoire d'accumulation 15 à lecture et écriture comporte autant de lignes que de connexions multiples pouvant être réalisées simultanément (en général quatre vingt sinq à cent vingt huit), chacune de ces lignes étant réservée à une connexion multiple donnée et contenant une somme d'échantillons relatifs à cette connexion. La mémoire d'accumulation An accumulation memory 15 for reading and writing comprises as many lines as multiple connections that can be made simultaneously (in general eighty sinq to one hundred twenty eight), each of these lines being reserved for a given multiple connection and containing a sum of 'samples related to this connection. Accumulation memory

15 délivre, par l'intermédiaire d'un registre 16, cette somme d'échantillon vers le circuit soustracteur 8 dans lequel un échantillon provenant de la mémoire de parole 4 est retranché. La sortie du circuit soustracteur 8 est reliée d'une part à la sortie S du dispositif de connexions multiples par l'intermédiaire de douze portes ET 17 dont une seule est représentée et des circuits 12,13 et 14, et d'autre part à une entrée d'un circuit additionneur 18 dont l'autre entrée reçoit, par l'intermédiaire des circuits 5, 6, 7 et de l'entrée R, un nouvel échantillon en provenance du commutateur spatio-temporel. La mémoire d'accumulation 15 inscrit sur chacune de ses lignes les sommes d'échantillons provenant du circuit additionneur 18. Afin de pouvoir obtenir la somme de plusieurs échantillons à douze bits avec une bonne précision, les liaisons des éléments bouclés 15,16, 8 et 18 sont effectuées par l'intermédiaire d'un nombre de conducteurs supérieur à douze, par exemple seize, ce nombre étant fonction de la précision désirée. Chaque ligne de la mémoire d'accumulation 15 est donc prévue de façon à emmagasiner un nombre de bits supérieur à douze. Seuls les douze bits les plus significatifs de la somme des échantillons présente en sortie du circuit soustracteur 8 sont dirigés vers les douze portes ET 17. 15 delivers, via a register 16, this sum of sample to the subtractor circuit 8 in which a sample from the speech memory 4 is subtracted. The output of the subtractor circuit 8 is connected on the one hand to the output S of the multiple connection device via twelve AND gates 17 of which only one is shown and circuits 12, 13 and 14, and on the other hand to an input of an adder circuit 18, the other input of which receives, via the circuits 5, 6, 7 and of the input R, a new sample from the space-time switch. The accumulation memory 15 writes on each of its lines the sums of samples coming from the adder circuit 18. In order to be able to obtain the sum of several twelve-bit samples with good precision, the connections of the looped elements 15, 16, 8 and 18 are carried out by means of a number of conductors greater than twelve, for example sixteen, this number being a function of the desired precision. Each line of the accumulation memory 15 is therefore provided so as to store a number of bits greater than twelve. Only the twelve most significant bits of the sum of the samples present at the output of the subtractor circuit 8 are sent to the twelve AND gates 17.

La mémoire d'accumulation 15 est adressée de manière acyclique par l'intermédiaire d'une mémoire d'addresses et d'états des parties 19 à lecture et écriture comportant deux cent cinquante six lignes et d'un registre 20. La mémoire de parole 4 est adressée soit de manière cyclique par l'intermédiaire du huit portes OU 22, de huit portes ET 23 et d'un compteur binaire 24 à huit sorties commandé par des impulsions d'horloge délivrées à chaque intervalle de temps par un circuit d'horloge 25, soit de manière acyclique par l'intermédiaire des portes OU 22, de huit portes ET 26, du registre 20 et de la mémoire 19. Les lignes de la mémoire d'adresses et d'états 19 ainsi que le registre 20 sont prévus pour emmagasiner dix bits, les huit bits les plus significatifs constituants soit l'adresse de la mémoire d'accumulation 15 soit l'adresse de la mémoire de parole 4, les deux bits les moins significatifs constituant le code de l'état (El à E4) dans lequel se trouve chacune des parties. Un circuit décodeur 27 à quatre sorties délivre chacun des états possibles El à E4 vers un certain nombre de portes ET parmi celles déscrites précédemment. La mémoire 19 est adressée de façon cyclique pour la lecture, par l'intermédiaire de huit portes OU 28 et de huit portes ET 29 reliées aux sorties du compteur 24, et de façon acyclique pour l'écriture, par l'intermédiaire des portes OU 28 et de huit portes ET 30, les adresses et les états inscrits provenant du circuit marqueur du centre de commutation temporel. The accumulation memory 15 is addressed acyclically by means of an address and state memory of the read and write parts 19 comprising two hundred and fifty six lines and a register 20. The speech memory 4 is addressed either cyclically by means of the eight OR gates 22, eight AND gates 23 and a binary counter 24 with eight outputs controlled by clock pulses delivered at each time interval by a circuit clock 25, either acyclically via the OR gates 22, eight AND gates 26, the register 20 and the memory 19. The lines of the address and state memory 19 as well as the register 20 are designed to store ten bits, the eight most significant bits constituting either the address of the accumulation memory 15 or the address of the speech memory 4, the two least significant bits constituting the state code (El to E4) in which each of the parts is located. A decoder circuit 27 with four outputs delivers each of the possible states E1 to E4 to a certain number of AND gates among those previously described. The memory 19 is addressed cyclically for reading, by means of eight OR gates 28 and eight AND gates 29 connected to the outputs of counter 24, and acyclically for writing, by means of OR gates 28 and eight gates AND 30, the addresses and the states entered coming from the marker circuit of the time switching center.

Le fonctionnement du dispositif selon l'invention représenté à la figure 2 va être décrit en relation avec le diagramme de temps représenté à la figure 3. Chaque trame, telle que Tn, contient deux cent cinquante six intervalles de temps, tl..., tq ..., t256 respectivement divisés en trois temps élémentaires tA, tB et tC. Ces temps élémentaires ainsi le intervalles de temps tl à t256 sont délivrés par le circuit d'horloge 25. The operation of the device according to the invention represented in FIG. 2 will be described in relation to the time diagram represented in FIG. 3. Each frame, such as Tn, contains two hundred and fifty six time intervals, tl ..., tq ..., t256 respectively divided into three elementary times tA, tB and tC. These elementary times and thus the time intervals t1 to t256 are delivered by the clock circuit 25.

Comme on l'a vu précédemment, le dispositif ce connexions multiples reçoit sur son entrée R, au cours d'un intervalle de temps donné tq, un échantillon codé provenant d'une partie donné et délivre sur sa sortie S au cours de ce même intervalle de temps, une combinaison d'échantillon codés destinés à cette même partie. Les deux cent cinquante six échantillons provenant des deux cent cinquante six parties sont ainsi traités successivement au cours d'une trame. Chaque de la mémoire d'adresses et d'états 19 est associée à l'une des deux cent cinquante six parties et contient des informations permettant d'identifier d'une part la connexion multiple à laquelle appartient cette partie et d'autre part l'état (El à E4) qui lui est attribué, ce qui détermine le mode de fonctionnement du dispositif de connexions multiples. As we have seen previously, the multiple connection device receives on its input R, during a given time interval tq, a coded sample coming from a given part and delivers on its output S during this same time interval, a combination of coded samples intended for that same part. The two hundred and fifty six samples from the two hundred and fifty six parts are thus processed successively in the course of a frame. Each of the address and state memory 19 is associated with one of the two hundred and fifty six parts and contains information making it possible to identify on the one hand the multiple connection to which this part belongs and on the other hand the 'state (E1 to E4) assigned to it, which determines the operating mode of the multiple connection device.

On va examiner successivement les quatre modes de fonctionnement possibles suivant l'état attribué aux parties, en prenant comme exemple la partie PI d'une connexion multiple à quatre parties PI, P3, PIO, P182 dont les échantillons codés CP1, CP3, CP10 et CP182 sont respectivement reçus par le dispositif de connexions multiples pendant les intervalles de temps tl, t3, tlO et tl82, et en commençant par l'état E2 qui correspond au mode de fonctionnement le plus général du dispositif: We will successively examine the four possible operating modes according to the state assigned to the parts, taking as an example the PI part of a multiple connection to four parts PI, P3, PIO, P182 including the coded samples CP1, CP3, CP10 and CP182 are respectively received by the multiple connection device during the time intervals tl, t3, tlO and tl82, and starting with the state E2 which corresponds to the most general operating mode of the device:

Etat E2 State E2

Au temps tA de l'intervalle de temps tl de la trame Tn, la mémoire d'adresses et d'états 19 est adressée à la première ligne par l'intermédiaire des portes OU 28, des portes ET 29 rendues passantes et du compteur 24 et le contenu de cette ligne (adresse de la ligne de la mémoire 15 réservée à cette connexion multiple et état E2) est lu et introduit dans le registre 20. Le décodeur 27 fournit un signal E2 sur l'une de ses sorties. At time tA of the time interval tl of the frame Tn, the address and state memory 19 is addressed to the first line by means of the OR gates 28, AND gates 29 turned on and the counter 24 and the content of this line (address of the line of the memory 15 reserved for this multiple connection and state E2) is read and introduced into the register 20. The decoder 27 supplies a signal E2 on one of its outputs.

Au temps tB de l'intervalle de temps tl de la trame Tn, la ligne de la mémoire d'accumulation 15 réservée à la connexion multiple considérée, contenant la somme des échantillons les plus récents CPl(n-l) t CP3(n-l) + CPlO(n-l) CP182(n-l) des quatre parties de la connexion multiple, adressée par l'intermédiaire du registre 20, est lue et son contenue est introduit dans le registre 16. Toujours au temps tB, la première ligne de la mémoire de parole 4, contenant l'échantillon CPl(n-l) de la partie PI reçu pendant l'intervalle de temps tl de la trame précédente T(n-l), adressée par l'intermédiaire des portes OU 22, des portes ET 23 rendues passantes par la présence du signal E2, et du compteur 24, est lue et son contenu est introduit dans le registre 9. Au temps tB également, l'échantillon CPln est introduit dans le registre d'entrée 7. At time tB of the time interval tl of the frame Tn, the line of the accumulation memory 15 reserved for the multiple connection considered, containing the sum of the most recent samples CPl (nl) t CP3 (nl) + CPlO (nl) CP182 (nl) of the four parts of the multiple connection, addressed via the register 20, is read and its content is introduced into the register 16. Still at time tB, the first line of the speech memory 4 , containing the sample CPl (nl) of the part PI received during the time interval tl of the previous frame T (nl), addressed via the OR gates 22, AND gates 23 turned on by the presence of the signal E2, and from counter 24, is read and its content is introduced into register 9. Also at time tB, the sample CPln is introduced into input register 7.

Le circuit soustracteur 8 reçoit donc d'une part la somme CPl(n-l) + CP3(n-l) + CP10(n-l) + CP182(n-l) et d'autre part l'échantillon CPl(n-l) par l'intermédiaire des portes ET 10 rendues passantes par la présence du signal E2, et effectue la soustraction: The subtractor circuit 8 therefore receives on the one hand the sum CPl (nl) + CP3 (nl) + CP10 (nl) + CP182 (nl) and on the other hand the sample CPl (nl) via the AND gates 10 turned on by the presence of the signal E2, and performs the subtraction:

CPl(n-l) + CP3(n-l) + CPlO(n-l) + CP182(n-l) -CPl(n-l). CPl (n-l) + CP3 (n-l) + CPlO (n-l) + CP182 (n-l) -CPl (n-l).

L'échantillon CPl(n-l) de la partie PI est ainsi éliminé de la somme des échantillons destinés à être reçus par la partie PI, ce qui lui évitera d'entendre sa propre parole, et remplacé par l'échantillon CPln reçu par le circuit additionneur 18 qui délivre par conséquent la nouvelle somme: The sample CPl (nl) of the part PI is thus eliminated from the sum of the samples intended to be received by the part PI, which will prevent it from hearing its own word, and replaced by the sample CPln received by the circuit adder 18 which consequently delivers the new sum:

CPln = CP3(n-l) + CPlO(n-l) + CP182(n-l). CPln = CP3 (n-l) + CPlO (n-l) + CP182 (n-l).

Au temps tC, la somme CP3(n-l) + CP10(n-l) + CP182(n-l) est délivrée sur la sortie S du dispositif de connexions multiples par l'intermédiaire des portes ET 17 rendues passantes par la présence du signal E2, des portes OU 12, du circuit de conversion de codes 13 et du registre de sortie 14. Toujours au temps tC, l'échantillon CPln est inscrit sur la première ligne de la mémoire de parole 4 à la place de l'échantillon précédent CPl(n-l) et la nouvelle somme CPln + CP3(n-l) + CP10(n-l) + CP182(n-l) est inscrite dans la mémoire d'accumulation 15 à la place de la somme précédente CPl(n-l) + CP3(n-l) + CPlO(n-l) + CP182(n-l). At time tC, the sum CP3 (nl) + CP10 (nl) + CP182 (nl) is delivered to the output S of the multiple connection device via the AND gates 17 turned on by the presence of the signal E2, the gates OR 12, of the code conversion circuit 13 and of the output register 14. Still at time tC, the sample CPln is written on the first line of the speech memory 4 in place of the previous sample CPl (nl) and the new sum CPln + CP3 (nl) + CP10 (nl) + CP182 (nl) is written to the accumulation memory 15 in place of the previous sum CPl (nl) + CP3 (nl) + CPlO (nl) + CP182 (nl).

s s

10 10

15 15

20 20

25 25

30 30

35 35

40 40

45 45

50 50

55 55

60 60

65 65

Etat El El State

Au temps tA de l'intervalle de temps ti de la trame Tn, la mémoire d'adresses et d'états 19 est adressée et lue de la même façon que pour l'état E2. Le décodeur 17 fournit un signal El sur l'une de ses sorties. At time tA of the time interval ti of the frame Tn, the address and state memory 19 is addressed and read in the same way as for the state E2. The decoder 17 supplies a signal El on one of its outputs.

Au temps tB, l'échantillon CPln présent sur l'entrée R du dispositif est introduit dans le registre d'entrée 7 mais n'est pas présent à l'entrée de la mémoire de parole 4, ni additionné à la somme des autres échantillons CP3(n-l) + CPlO(n-l) + CP182(n-l) par l'intermédiaire du circuit additionneur 18, les portes ET 5 restant bloquées. At time tB, the sample CPln present on the input R of the device is introduced into the input register 7 but is not present at the input of the speech memory 4, nor added to the sum of the other samples CP3 (nl) + CPlO (nl) + CP182 (nl) via the adder circuit 18, the AND gates 5 remaining blocked.

La sortie S ne délivre aucun échantillon au temps tC, les portes ET 11 et 17 restant bloquées. The output S does not deliver any sample at time tC, the AND gates 11 and 17 remaining blocked.

La partie PI n'entend donc pas les autres parties et ne peut pas être entendue par celles-ci. The PI party therefore does not hear the other parties and cannot be heard by them.

Etat E3 State E3

Au temps tA de l'intervalle de temps tl de la trame Tn, la mémoire d'adresses et d'états 19 est adressée et lue de la même façon que pour les états précédents. Le décodeur 27 fournit un signal E3 sur l'une de ses sorties. At time tA of the time interval t1 of the frame Tn, the address and state memory 19 is addressed and read in the same way as for the previous states. The decoder 27 supplies a signal E3 on one of its outputs.

Au temps tB, l'échantillon CPln présent sur l'entrée R est introduit dans le registre d'entrée 7 mais n'est pas présent à l'entrée de la mémoire de parole 4, ni additionné à la somme des autres échantillons CP3(n-l) + CP10(n-l) 4- CP182(nl), les portes ET 5 restant bloquées. Toujours au temps tB, la ligne de la mémoire d'accumulation 15 adressée par l'intermédiaire du registre 20, contenant la somme des échantillons CP3(n-l) + CP10(n-l) + CP182(n-l) des autres parties P3, PIO et P182, est lue. Le circuit soustracteur 8 ne recevant par ailleurs que de bits 0 des portes ET 10 bloqués délivre cette même somme d'échantillons au circuit additionneur 18, celui-ci, qui ne reçoit également que des bits 0 des portes ET 5 bloquées, délivrant aussi cette même somme. At time tB, the sample CPln present on the input R is introduced into the input register 7 but is not present at the input of the speech memory 4, nor added to the sum of the other samples CP3 ( nl) + CP10 (nl) 4- CP182 (nl), doors AND 5 remaining blocked. Still at time tB, the line of the accumulation memory 15 addressed via the register 20, containing the sum of the samples CP3 (nl) + CP10 (nl) + CP182 (nl) of the other parts P3, PIO and P182 , is read. The subtractor circuit 8 also receiving only bits 0 of the blocked AND gates 10 delivers this same sum of samples to the adder circuit 18, the latter, which also receives only bits 0 of the blocked AND gates 5, also delivering this same sum.

Au temps tC, la somme CP3(n-l) + CPlO(n-l) + CP182(n-l) est introduite dans le registre de sortie 14 par l'intermédiaire des portes ET 17 rendues passantes par la présence du signal E3, des portes OU 12, et du circuit de conversion de codes 13. La mémoire d'accumulation 15 enregistre sur la même ligne la même somme CP3(n-l) + CP10(n-l) + CP182(n-l). At time tC, the sum CP3 (nl) + CPlO (nl) + CP182 (nl) is introduced into the output register 14 by means of AND gates 17 turned on by the presence of signal E3, OR gates 12, and of the code conversion circuit 13. The accumulation memory 15 stores on the same line the same sum CP3 (nl) + CP10 (nl) + CP182 (nl).

La partie PI entend donc les autres parties P3, PIO et P182, mais ne peut être entendue. The PI part therefore hears the other parts P3, PIO and P182, but cannot be heard.

615 307 615,307

Etat E4 State E4

Au temps tA de l'intervalle de temps tl de la trame Tn, la mémoire d'adresses et d'états 19 est adressée et lue de la' même façon que pour tous les autres états précédents, néanmoins la ligne lue ne contient plus ici l'adresse de la ligne de la mémoire d'accumulation 15 réservée à la donnexion multiple considérée mais l'adresse de la ligne de la mémoire de données 4 réservée à la partie devant être entendue par la partie Pl. Soit, par exemple, PIO cette partie. Le décodeur 27 délivre un signal E4 sur l'une de ses sorties. At time tA of the time interval tl of the frame Tn, the address and state memory 19 is addressed and read in the same way as for all the other previous states, however the line read no longer contains here the address of the line of the accumulation memory 15 reserved for the multiple data considered but the address of the line of the data memory 4 reserved for the part to be heard by the part Pl. Or, for example, PIO this part. The decoder 27 delivers a signal E4 on one of its outputs.

Au temps tB, la dixième ligne de la mémoire de parole 4 contenant l'échantillon CPlO(n-l) reçu par le dispositif de connexions multiples au cours de l'intervalle de temps tlO de la trame T(n-l), adressée par l'intermédiaire des portes OU 22, des portes ET 26 rendues passantes par la présence du signal E4 et du registre 20, est lue, et son contenu est introduit dans le registre 9. Toujours au temps tB, l'échantillon CPln présent sur l'entrée R du dispositif est introduit dans le registre d'entrée 7 mais n'est pas présent à l'entrée de la mémoire de parole 4, ni additionné à la somme des échantillons lue dans la mémoire 15 par l'intermédiaire du circuit additionneur 18, les portes ET 5 restant bloquées. At time tB, the tenth line of the speech memory 4 containing the sample CP10 (nl) received by the multiple connection device during the time interval t10 of the frame T (nl), addressed by the intermediary OR gates 22, AND gates 26 turned on by the presence of the signal E4 and the register 20, is read, and its content is introduced into the register 9. Still at time tB, the sample CPln present at the input R of the device is introduced into the input register 7 but is not present at the input of the speech memory 4, nor added to the sum of the samples read in the memory 15 via the adder circuit 18, the doors AND 5 remaining blocked.

Au temps tC, l'échantillon CP10(n -1) présent dans le registre 9 est introduit dans le registre de sortie 14 par l'intermédiaire des portes ET 11 rendues passantes par la présence du signal E4, des portes OU 12 et du circuit de conversion de codes 13. La mémoire de parole 4 ne reçoit pas d'ordre d'écriture sur son entrée E. At time tC, the sample CP10 (n -1) present in the register 9 is introduced into the output register 14 by means of the AND gates 11 made passable by the presence of the signal E4, the OR gates 12 and the circuit for converting codes 13. The speech memory 4 does not receive a write order on its input E.

La partie PI entend ainsi la partie PIO, mais ne peut être entendue par aucune des parties P3, PIO et P182. The PI part thus hears the PIO part, but cannot be heard by any of the P3, PIO and P182 parts.

Les modification de connexions multiples provenant du circuit marqueur du centre de commutation sont inscrites dans la mémoire d'adresses et d'états 19 au cours des temps tB et tC des différents intervalles de temps lorsqu'un signal de marquage Q est délivré par le circuit marqueur, cette mémoire étant adressée à partir de celui-ci par l'intermédiaire des portes OU 28 et ET 30 rendues passantes par la présence des signaux tB ou tC. The modifications of multiple connections coming from the marker circuit of the switching center are recorded in the address and state memory 19 during the times tB and tC of the different time intervals when a marking signal Q is delivered by the circuit marker, this memory being addressed therefrom via the OR gates 28 and AND 30 turned on by the presence of the signals tB or tC.

Le dispositif de connexions multiples venant d'être décrit présente une grande souplesse de fonctionnement: on peut modifier à volonté le nombre de connexions multiples, le nombre des parties impliquées dans une connexion multiple, ainsi que l'état attribué à chacune de ces parties. De plus, ce dispositif peut fonctionner en commutateur temporel classique, soit uni:directionnel à deux cent cinquante six canaux, soit bidirectionnel à cent vingt huit cannaux. The multiple connection device which has just been described has great operating flexibility: the number of multiple connections, the number of parts involved in a multiple connection, and the state assigned to each of these parts can be modified as desired. In addition, this device can operate as a conventional time switch, either uni: directional with two hundred and fifty six channels, or bidirectional with one hundred and twenty eight channels.

5 5

s s

10 10

15 15

20 20

25 25

30 30

35 35

40 40

45 45

B B

2 feuilles dessins 2 sheets of drawings

Claims (5)

615 307615,307 1. Dispositif de connexion pour établir à l'intérieur d'un centre de commutation, numérique à répartition temporelle, au cours d'une trame de répétition (T) contenant m intervalles de temps (t) respectivement réservés à m parties représentant chacune une source d'informations vocales, un nombre variable de connexions multiples entre plusieurs parties, chacune de ces parties pouvant être placée dans l'un quelconque de N états (El à EN) correspondant à une possibilité particulière de communication, caractérisé en ce qu'il comporte des moyens de transcodage d'entrée et de sortie (6,13) pour convertir, à l'entrée, les codes non-linéaires des échantillons de chaque partie en codes linéaires, et inversement en sortie, des moyens d'emmagasinage (4) de chaque échantillon le plus récent provenant de chacune des m parties, des moyens d'addition (15) des échantillons les plus récents des différentes parties impliquées dans chaque connexion multiple et d'emmagasinage (15) des sommes ainsi obtenues, des moyens de soustraction (8) permettant, au cours d'un intervalle de temps donné réservé à une partie donnée, de retrancher de la somme d'échantillons codés relative à la connexion multiple dans laquelle ladite partie est impliquée l'échantillon codé de cette partie emmagasiné au cours de l'intervalle de temps homologue de la trame précédente, et des moyens de commande (19) pour déterminer, à chaque intervalle de temps et pour chaque partie, le mode de fonctionnement du dispositif de connexions de façon qu'il enregistre et délivre, pour chaque partie, les informations correspondant à l'état (El à EN) qui lui est attribué. 1. Connection device for establishing, inside a digital time-division switching center, during a repeating frame (T) containing m time intervals (t) respectively reserved for m parts each representing a source of vocal information, a variable number of multiple connections between several parts, each of these parts being able to be placed in any one of N states (El to EN) corresponding to a particular possibility of communication, characterized in that it comprises input and output transcoding means (6,13) for converting, at the input, the non-linear codes of the samples of each part into linear codes, and conversely at the output, storage means (4 ) of each most recent sample from each of the m parts, means of addition (15) of the most recent samples of the different parts involved in each multiple connection and of storage (15) of the sums thus obtained , subtraction means (8) making it possible, during a given time interval reserved for a given part, to subtract from the sum of coded samples relating to the multiple connection in which said part is involved the coded sample of this part stored during the homologous time interval of the previous frame, and control means (19) for determining, at each time interval and for each part, the operating mode of the connection device so that it records and delivers, for each part, the information corresponding to the state (El to EN) which is assigned to it. 2. Dispositif selon la revendication 1, caractérisé en ce que les moyens d'emmagasinage sont constitués par une mémoire de parole (4) de m lignes à lecture et écriture adressée soit de façon cyclique par l'intermédiaire d'une horloge et d'un compteur binaire, soit de façon acyclique par lesdits moyens de commande (19), chaque ligne de cette mémoire étant réservée à une partie. 2. Device according to claim 1, characterized in that the storage means consist of a speech memory (4) of m lines for reading and writing addressed either cyclically via a clock and a binary counter, either acyclically by said control means (19), each line of this memory being reserved for a part. 2 2 REVENDICATIONS 3. Dispositif selon la revendication 2, caractérisé en ce que les moyens d'addition et d'emmagasinage sont constitués par un circuit additionneur (18) recevant d'une part les échantillons codés provenant des moyens de transcodage d'entrée (6), et d'autre part les codes provenant desdits moyens de soustraction (8), et relié à une mémoire d'accumulation (15) à lecture et écriture comportant autant de lignes que de connexions multiples, chaque ligne étant réservée à une connexion multiple, ladite mémoire d'accumulation étant adressée de façon acyclique par l'intermédiaire desdits moyens de commande (19). 3. Device according to claim 2, characterized in that the addition and storage means consist of an adder circuit (18) receiving on the one hand the coded samples coming from the input transcoding means (6), and on the other hand the codes coming from said subtraction means (8), and connected to an accumulation memory (15) for reading and writing comprising as many lines as multiple connections, each line being reserved for a multiple connection, said accumulation memory being addressed acyclically via said control means (19). 4. Dispositif selon la revendication 3, caractérisée en ce que lesdits moyens de soustraction comportent un circuit soustracteur (8) dont une entrée est reliée à ladite mémoire d'accumulation (15), dont l'autre entrée est reliée à ladite mémoire de parole (14), et dont la sortie délivre des codes aux moyens de transcodage de sortie (13) de la sortie et audit circuit additionneur (18). 4. Device according to claim 3, characterized in that said subtraction means comprise a subtractor circuit (8), one input of which is connected to said accumulation memory (15), the other input of which is connected to said speech memory (14), and the output of which delivers codes to the output transcoding means (13) of the output and to said adder circuit (18). 5. Dispositif selon l'une des revendications 2, 3 ou 4, caractérisé en ce que lesdits moyens de commande sont constitués par une mémoire d'adresses et d'états (19) de m lignes à lecture et écriture, chaque ligne étant attribuée à une partie et contenant d'une part l'adresse de la connexion multiple ou d'une ligne de ladite mémoire de parole (4) et d'autre part l'état (El à EN) attribué à ladite partie, la lecture de cette mémoire d'adresses et d'états étant effectuée de façon cyclique alors que l'écriture est effectuée de façon acyclique à partir d'un circuit de marquage du centre de commutation. 5. Device according to one of claims 2, 3 or 4, characterized in that said control means consist of an address and state memory (19) of m lines for reading and writing, each line being allocated to a part and containing on the one hand the address of the multiple connection or of a line of said speech memory (4) and on the other hand the state (El to EN) assigned to said part, the reading of this address and state memory being performed cyclically while writing is performed acyclically from a marking circuit of the switching center.
CH551576A 1975-05-07 1976-05-03 Multiple connections device for time-division digital switching centre CH615307A5 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR7514401A FR2310669A1 (en) 1975-05-07 1975-05-07 MULTIPLE CONNECTION DEVICE FOR TIME-DISTRIBUTED DIGITAL SWITCHING CENTER

Publications (1)

Publication Number Publication Date
CH615307A5 true CH615307A5 (en) 1980-01-15

Family

ID=9154999

Family Applications (1)

Application Number Title Priority Date Filing Date
CH551576A CH615307A5 (en) 1975-05-07 1976-05-03 Multiple connections device for time-division digital switching centre

Country Status (5)

Country Link
BE (1) BE841556A (en)
CH (1) CH615307A5 (en)
DE (1) DE2619555C2 (en)
FR (1) FR2310669A1 (en)
GB (1) GB1498316A (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4298977A (en) * 1979-09-10 1981-11-03 Bell Telephone Laboratories, Incorporated Broadcast and alternate message time slot interchanger
FR2470495B1 (en) * 1979-11-21 1988-06-24 Int Standard Electric Corp DIGITAL TELECOMMUNICATIONS SWITCHING SYSTEM CAPABLE OF ESTABLISHING MULTILATERAL TELECONFERENCE AND SELECTIVE INFORMATION OR SIGNAL BROADCAST CONNECTIONS
DE3170917D1 (en) * 1980-02-29 1985-07-18 Ibm Time division multiple access broadcasting, multipoint, and conferencing communication apparatus and method
GB2128448B (en) * 1982-10-08 1985-11-13 Standard Telephones Cables Ltd Telephone exchange conference circuit
GB8301323D0 (en) * 1983-01-18 1983-02-16 Plessey Co Plc Conference bridge
GB2134751B (en) * 1983-01-18 1986-07-30 Plessey Co Plc Conference bridge
GB8324058D0 (en) * 1983-09-08 1983-10-12 Plessey Co Plc Conference bridge circuit arrangement
US4570258A (en) * 1984-02-13 1986-02-11 Wang Laboratories, Inc. Exchange switch

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3551600A (en) * 1968-02-23 1970-12-29 Stromberg Carlson Corp High capacity,high side-tone suppression,4-wire conference circuit
DE2041605C3 (en) * 1970-08-21 1980-04-24 Telefonbau Und Normalzeit Gmbh, 6000 Frankfurt Method for the establishment of inquiry calls in time-division multiplex switching equipment

Also Published As

Publication number Publication date
DE2619555A1 (en) 1976-11-25
FR2310669A1 (en) 1976-12-03
DE2619555C2 (en) 1984-10-11
FR2310669B1 (en) 1981-06-19
BE841556A (en) 1976-11-08
GB1498316A (en) 1978-01-18

Similar Documents

Publication Publication Date Title
EP0416985B1 (en) Method of multiplexing a sound signal with an analogue video signal and corresponding distribution system for still images with sound
CH615307A5 (en) Multiple connections device for time-division digital switching centre
JPS6123902B2 (en)
EP0023215A1 (en) Signal processing system with multichannel electronic attenuator and stored controls
EP0020255A1 (en) Switching level of an operator for a packet-switched digital data network
EP0228528A1 (en) Apparatus for implementing a code with a small digital sum variation in a fast digital transmission, and coding method using such an apparatus
EP0317463B1 (en) Conference arrangement circuit for a plurality of participants in telecommunication systems
CA1331799C (en) Additive pcm speaker circuit for a time shared isdn conference arrangement
FR2607340A1 (en) Game-type device for placing plural parties in televideo communication
BE897831R (en) CONFERENCE CIRCUIT FOR A TIME DIVISION SYSTEM
CA1062798A (en) Connexion network for tdm-pcm automatic switching circuit
CA1092225A (en) Telephone exchange and associated control circuits
FR2715261A1 (en) Method and apparatus for reducing the power consumed in time-space type switches.
FR2617302A1 (en) CIRCUIT FOR STORING AVAILABILITY STATES OF LOGIC RESOURCES, SUCH AS MEMORY CELLS, AND ESTABLISHING FREE RESOURCE ADDRESSES
EP0089731B1 (en) Method for the transmission of data in a television receiver, and receiver using the method
FR2602936A1 (en) CODED PULSE DIFFERENTIAL MODULATION ENCODING DEVICE, ASSOCIATED DECODING DEVICE, AND TRANSMISSION SYSTEM COMPRISING AT LEAST ONE SUCH ENCODING OR DECODING DEVICE
FR2504333A1 (en)
EP0018875A1 (en) Automatic telephone-call generators
EP0018615A1 (en) Multiplex connection device in a TDM exchange
CA1100613A (en) Numerical signal switching system
CA1310094C (en) Additive pcm speaker circuit for a time shared conference arrangement
FR2530903A1 (en) Device for multiple conferencing for automatic time-division exchange without connection network.
FR2535139A1 (en) Numbering plan device for automatic electronic telephone exchange.
FR2673785A1 (en) Time-based switching module and corresponding operating method
FR2465377A1 (en) INTERFACE FOR CHANGING A TRANSMISSION LINK IN &#34;PACKET&#34; MODE FROM A DIGITAL TRANSMISSION LINK IN ANOTHER MODE

Legal Events

Date Code Title Description
PL Patent ceased