CA2451640C - Entrelaceur et procede d'entrelacement dans un systeme de communication - Google Patents

Entrelaceur et procede d'entrelacement dans un systeme de communication Download PDF

Info

Publication number
CA2451640C
CA2451640C CA2451640A CA2451640A CA2451640C CA 2451640 C CA2451640 C CA 2451640C CA 2451640 A CA2451640 A CA 2451640A CA 2451640 A CA2451640 A CA 2451640A CA 2451640 C CA2451640 C CA 2451640C
Authority
CA
Canada
Prior art keywords
interleaver
log2n
variable
parameters
expression
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CA2451640A
Other languages
English (en)
Other versions
CA2451640A1 (fr
Inventor
Sang-Hyuck Ha
Min-Goo Kim
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Priority claimed from CA002443453A external-priority patent/CA2443453C/fr
Publication of CA2451640A1 publication Critical patent/CA2451640A1/fr
Application granted granted Critical
Publication of CA2451640C publication Critical patent/CA2451640C/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Linvention concerne une méthode pour établir les paramètres dentrelacement m et J conformément à une dimension dentrelacement N pour séquentiellement stocker des données dentrée avec une structure matricielle rangées .fois. colonnes et une inversion partielle de bits (P-BRO) qui entrelace les données stockées. Les paramètres N, m, J et R sont exprimés comme N = 2m.fois.J+R (0.ltorea.R < 2m). Une première variable .alpha. est calculée en utilisant lexpression (log2N-[log2 N]) et une seconde variable .beta. est calculée à laide de lexpression (2 [log2 N]). La première variable .alpha. est comparée avec un premier seuil prédéterminé. La taille dentrelacement N est comparée avec au moins un second seuil prédéterminé par un rapport de la seconde variable .beta.. Le premier paramètre J est déterminé selon les résultats de la comparaison. Le second paramètre m est déterminé en utilisant lexpression [log2(N/J)]. Linvention concerne également un entrelaceur. Cela peut être utile dans loptimisation des paramètres des entrelaceurs.
CA2451640A 2002-02-06 2003-02-06 Entrelaceur et procede d'entrelacement dans un systeme de communication Expired - Lifetime CA2451640C (fr)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR20020006890 2002-02-06
KR10-2002-0006890 2002-02-06
CA002443453A CA2443453C (fr) 2002-02-06 2003-02-06 Entrelaceur et procede d'entrelacement dans un systeme de communication

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CA002443453A Division CA2443453C (fr) 2002-02-06 2003-02-06 Entrelaceur et procede d'entrelacement dans un systeme de communication

Publications (2)

Publication Number Publication Date
CA2451640A1 CA2451640A1 (fr) 2003-08-14
CA2451640C true CA2451640C (fr) 2014-10-28

Family

ID=31716509

Family Applications (1)

Application Number Title Priority Date Filing Date
CA2451640A Expired - Lifetime CA2451640C (fr) 2002-02-06 2003-02-06 Entrelaceur et procede d'entrelacement dans un systeme de communication

Country Status (1)

Country Link
CA (1) CA2451640C (fr)

Also Published As

Publication number Publication date
CA2451640A1 (fr) 2003-08-14

Similar Documents

Publication Publication Date Title
CA2443453C (fr) Entrelaceur et procede d&#39;entrelacement dans un systeme de communication
KR100370239B1 (ko) 고속 블럭 파이프라인 구조의 리드-솔로몬 디코더에적용하기 위한 메모리 장치와 메모리 액세스 방법 및 그메모리 장치를 구비한 리드-솔로몬 디코더
CA2277474C (fr) Procede et dispositif d&#39;entrelacement, et support d&#39;enregistrement dans lequel on a enregistre un programme de production de motifs d&#39;entrelacement
CN101079641B (zh) 二维交织设备及方法
US8194782B2 (en) Grouping bits interleaving apparatus and method thereof
JP2001136079A (ja) 多段符号化方法、多段復号方法、多段符号化装置、多段復号装置およびこれらを用いた情報伝送システム
WO2008149290A1 (fr) Accès multiple pour un turbo décodeur parallèle
JP2005517339A6 (ja) 通信システムにおけるインターリーバー及びインターリービング方法
CN1853350A (zh) 用于移动通信***的维特比/涡轮联合译码器
US20060265635A1 (en) Method of maximum a posterior probability decoding and decoding apparatus
US7945780B1 (en) Apparatus for dynamically configurable interleaver scheme using at least one dynamically changeable interleaving parameter
US20070277064A1 (en) Reconfigurable convolutional interleaver/deinterleaver using minimum amount of memory and an address generator
US20100042899A1 (en) Deinterleaver
CA2451640C (fr) Entrelaceur et procede d&#39;entrelacement dans un systeme de communication
KR100499467B1 (ko) 블록 인터리빙 방법 및 그를 위한 장치
CN1987800A (zh) 编码电路及数字信号处理电路
CN1311620A (zh) 在维特比译码器中储存线路节拍的方法
CN102318249B (zh) 一种交织和解交织的方法、交织器和解交织器
CN116073839A (zh) 一种提升ldpc译码器短码译码效率的方法及装置
CN106452461A (zh) 一种通过矢量处理器实现viterbi解码的方法
CN109728826B (zh) 一种数据交织与解交织方法和装置
AU2003268814A1 (en) Interleaver and interleaving method in a communication system
JP3628013B2 (ja) 信号送信装置および符号化装置
KR100439029B1 (ko) 씨디엠에이 통신시스템의 병렬 디인터리버 및 그를 구비한수신기
CN101160729B (zh) 用于并行处理递归数据的定址体系结构

Legal Events

Date Code Title Description
EEER Examination request
MKEX Expiry

Effective date: 20230206