CA1165917A - Dispositif de mesure de l'attenuation d'un trajet de transmission - Google Patents

Dispositif de mesure de l'attenuation d'un trajet de transmission

Info

Publication number
CA1165917A
CA1165917A CA000363597A CA363597A CA1165917A CA 1165917 A CA1165917 A CA 1165917A CA 000363597 A CA000363597 A CA 000363597A CA 363597 A CA363597 A CA 363597A CA 1165917 A CA1165917 A CA 1165917A
Authority
CA
Canada
Prior art keywords
signal
indicator
output
period
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
CA000363597A
Other languages
English (en)
Inventor
Claude Perrigault
Jean-Claude Spiteri
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alcatel CIT SA
Original Assignee
Compagnie Industrielle de Telecommunication CIT Alcatel SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Compagnie Industrielle de Telecommunication CIT Alcatel SA filed Critical Compagnie Industrielle de Telecommunication CIT Alcatel SA
Application granted granted Critical
Publication of CA1165917A publication Critical patent/CA1165917A/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/20Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Measurement Of Resistance Or Impedance (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Radio Relay Systems (AREA)
  • Stereo-Broadcasting Methods (AREA)
  • Noise Elimination (AREA)

Abstract

Dispositif de mesure de l'atténuation d'un trajet de transmission d'un signal aléatoire à temps de propagation de ce signal aléatoire compris entre une limite inférieure T1 et une limite supérieure T2. Le dispositif de mesure comporte un premier et un second indicateur de valeur maximale des signaux, redressés, aux extrémités initiale et finale du trajet, respectivement, ces premier et second indicateurs étant à réponse instantanée et à temps de maintien au moins égal à T2 et T2 - T1, respectivement, et un ensemble de traitement des deux signaux de sortie des indicateurs délivrant un signal de mesure fonction du rapport de ces deux signaux uniquement à certains instants particuliers déterminés par un détecteur du maintien constant pendant une durée au moins égale à T2 du signal de sortie du premier indicateur.

Description

1'7 La présente invention concerne un dispositif de mesure du facteur d'atténuation ou, de façon plu9 concise, de l'atténuation d'un trajet de transmission d'un signal, dans le cas où le signal transmis est aléatoire, c'est-à-dire est un signal dont on ne conna1t pas à l'avance de façon précise la valeur.
On trouve une application particulière de l'invention dan~
le domaine des transmissions téléphoniques, lor~que l'on veut mesurer l'atténuation d'un trajet dit "d'écho" sur une voie de communication munie d'un termineur assurant l'interconnexion d'un circuit téléphonique deux ~ils at d'un circuit téléphonique quatre fils en vue, par exemple, 5~'7 de l'adaptation d'un demi-suppresseur d'écho inséré sur le circuit quatre fils.
On sait que, dans un termineur a3aurant sur une voie de communication téléphonique l'interconnexion d'un circuit deux fils relié au poste d'un abonné et constituant pour cet abonné une voie bidirectionnelle de transmission et d'un circuit quatre ~ils constituant pour cet abonné une voie émi3sion et une voie réception séparées, il exi te un parcours de transmission parasite, de la voie réception à la voie émission. Une fraction du signal présent 3ur la voie réception se trouve ainsi réémise vers l'abonné, dit lointain, en communication avec le premier abonné cité, dit proche. Si la transmi3sion de cette fraction de signal, qui est appelée signal d'écho, ledit parcours parasite étant lui appelé tra~et d'écho, est gênante, ce qui e3t le cas pour les liai30n3 à très grande distance où l'abonné lointain percevrait l'écho de ses paroles et pour les liaison3 dans un réseau équipé d'un dispo~itif de réduction de débit de type conaentrateur où l'ef~icacité de ce dispo3iti~ serait considérablement a~ectée, le circuit quatre ~ils est muni d'un demi-suppresseur d'écho qui doit notamment bloquer la transmis3ion d'un signal d'écho pré3ent sur la voie émi3sion en l'absence de signal de parole de l'abonné proche mais permettre la transmi3~ion d'un signal de parole de l'abonné proche qu'un signal d'écho lui soit ou non superposé (bien entendu, le circuit quatre ~il3 est également muni d'un autre demi-suppre33eur d'écho,pour les signaux d'écho engendrés dans le termineur qui assure la connexion de ce circuit quatre ~ils avec le circuit deux ~ils relié au poste dudit abonné lointair.).

~ 3-Une solution pour détecter si un 3ignal présent ~ur la voie émi3sion n'est constitué que du signal d'écho d'un signal présent sur la voie reception ou bien comporte en outre un signal de parole de l'abonné proche consiste à comparer le niveau du signal sur la voie émission avec un seuil, dit de détection d'intervention, ~onction du niveau du signal sur la voie réception et d'une évaluation de l'atté-nuation entre le signal sur la voie réception et le signal d'écho correspondant ~ur la voie émiasion, c'est-à-dire de l'atténuation du trajet d'écho considéré entre la sortie (ou éventuellement l'entrée) du demi-suppresseur d'écho aur la voie réception et l'entrée du demi-suppresseur d'écho sur la voie émission. On sait que la valeur réelle de cette atténuation, qui dépend not = ent des caractéristiques du circuit deux fils qui 3e trouve être raccordé au termineur, peut, pour un demi-suppresseur d'echo donné en exploitation dans un réseau, varier assez notablement, d'une voie de communication à une autre.
Une mesure de cette atténuation, effectuée dans un demi-suppresseur d'écho en opération, permet d'adapter le réglage de 30n seuil de détec-tion d'intervention à ces variations et par suite d'obtenir une détection rapide et fiable de la présence d'un signal d'abonné proche venant se superposer à un signal d'écho.
Pour effectuer une telle mesure, à partir des signaux aux deux extrémités du trajet d'écho considéré, on doit tenir compte, en raison du caractère aléatoire des signaux, du temps de propagation sur ce trajet d'écho ; on sait que ce temps de propagation ou retard d'écho, qui est ~onction de la diatance entre le termineur et le demi-suppresseur d'écho et, le cas échéant, des caractéristiques de certains équipements tela que des filtres placés sur le parcours de transmission, ~ 4.

est variable d'une voie de communication à une autre pour un demi-suppresseur d'écho donné et a une valeur qui peut aller jusqu'à quelques dizaines de millisecondes. Pour une telle mesure, un autre facteur doit en outre être pris en considération : un signal de parole de l'abonné proche peut venir ~e ~uperpo~er à certains instants (instant de double parole) à un signal d'écho sur la voi_ émission.
Pour résoudre ce problème, il a déjà été proposé de détecter les valeurs absolues maximales des signaux aux deux extrémités du trajet d'écho, respectivement, sur des intervalles de temps de même durée choisie égale à la durée maximale du retard d'écho, de conserver en mémoire, pour chacun des deux signaux, la valeur maximale détectée sur chaque intervalle de temps pendant l'intervalle suivant, et de déterminer, à la fin de chaque intervalle de temps, le rapport de la plus grande des deux valeurs maximales détectées sur l'intervalle considéré et le précédent pour le signal à l'extrémité finale du trajet d'écho à la valeur maximale détectée sur l'intervalle précédent pour le signal à l'extrémité initiale de ce trajet. La valeur de ce rapport, préalablement écretée supérieurement à 1 pour limiter l'erreur pendant les instants de double parole et les instants de silence de l'abonné
lointain, constitue la valeur estimée de l'inverse de l'atténuation du trajet d'écho.
Une telle ~açon de procéder ne ~ournit généralement qu'un minorant de la valeur réelle de l'atténuation du trajet d'écho, même lorsque seul l'abonné lointain parle.
La pré~ente invention a pour but de permettre une mesure plus précise de cette atténuation sans pour autant nécessiter la mise en oeuvre de moyens beaucoup plus complexes.

La presente inven-tion a pour objet un disposi.tif de mcsure d'une attenuati.on d'un trajct dc transmission d'un signal aleatoire sur lequel un temps de propagation dudit signal aleatoire est compris entre une limite inferieure Tl et une limite superieure T2, le trajet comportant une extremite initiale et une extremité finale,le dispositif comprenant un premier indicateur de valeur maximale auquel est applique le signal à l'extrémité initiale du trajet, et un second indicateur de valeur maximale auquel est applique le signal à l'extremite finale du trajet, caracterise en ce que ces premier et second indicateurs de valeur maximale sont tous deux a reponse instantanee, le premier indicateur delivrant un signal de sortie et ayant un temps de maintien au moins egal a T2, et le second indicateur delivrant un signal de sortie e-t ayant un temps de maintien au moins egal a T2-Tl, et en ce qu'il comporte en outre un detecteur du maintien constant du signal de sortie du premier indicateur pendant un intervalle de temps de duree au moins egale a T2, recevant ]e signal de sortie du premier indicateur et deter-minant des instants de prise en compte des signaux de sortiedes premier et second indicateurs, et un ensemble de trai-tement auquel sont appliques l.es signaux de sortie des premier et second indicateurs, cet ensemble de traitement etant commande par le detecteur et delivrant un signal de mesure fonct:Lon d'une valeur instantanee d'un rapport des signaux de sortie des premier et second indicateurs aux seuls instants de prise en compte.
Selon un mode de rcalisation preferee de l'in-vention, I.edit premier indicateur et ledit second indica-teur sont pilotes par une base de temps definissant desperiodes successives de duree predeterminee T et delivrent chacun, a la Ein de chacune desdites periodes, une valeur maximale du signal qu'il reçoit, depuis le debut de la nieme periode precedant la periode consideree jusqu'a la fin de la periode consideree en ce qui concerne le premier indicateur, et depuis le debut de mieme periode precedant '~ ~

'7 la periode consideree ~usqu'a la fin de la periode considérée en ce qui concerne le second indicateur, n et m étant des nombres entiers predéterminés nonnuls tels que le produit n.T est au moins egal a T2 et le prodult m.T est au moins egal a n.T - Tl et au plus égal a 2.n.T - T2, et ledit detecteur `inclut ladite base de temps et detecte le maintien constant du signal de sortie du premier indicateur entre la fin de l'une quelconque desdites periodes et la fin de la nieme periode suivante.
De preférence, l'ensemble de traitement comporte un circuit d'elaboration d'un signal represen-tatif du rapport des signaux reçus des premier et second indicateurs, suivi d'un circuit de sortie commande par ledit detecteur et fournissant ledit signal de mesure.
Selon un autre mode préféré de réalisation de la présente invention, le circuit de sortie comporte un moyen pour fournir un signal qui prend une valeur instantanée dudit signal représentatif a chaque instant de prise en compte et qui reste ensuite invariant jusqu'a l'instant de prise en compte suivant.
Selon un autre mode de réa]isation préfére de l'invention, le circuit de sortie comporte une boucle de régu-lation disposée a la suite dudit circuit d'elaboration et ayant un fonctionnement qui est commandé par ledit detecteur.
nans le cadre d'une appliccltion particuliere de l'invention a une n~s~lre, sur un circuit télephonique quatre fils, d'une attenuation d'un trajet d'echo sur une voie de communication empruntant ce circuit quatre fils, l'ensemble de traitement, comportant un circult d'elaboration d'un signal representatif du rapport des signaux reçus des pre-mier et second indicateurs suivi d'un circuit de sortie commande par le detecteur, tel que mentionne ci-avant, est muni en outre, de preference d'un moyen pour inhiber ledit detecteur lorsque la valeur du signal representatif n'appar-tient pas a une plage donnee correspondant aux valeurs durapport du signal reçu du premier indicateur au signal reçu .

du second indicateur superieures a un seuil predetermine.
De preference également, on munit l'ensemble de traitement d'un moyen pour inhiber ledit détecteur lorsque l'un au moins des signaux recus des indicateurs ne dépasse pas un seuil prédeterminé.
D'autres caractéristique$ et avantages de l'inven-tion apparaltr~nt au cours de la description qui va etre faite ci-après, à titre d'exemple non limitatif seulement, en regard du dessin ci-annexé dans lequel :
- la Figure 1 illustre un premier mode particulier de réalisation du dispositif de mesure selon l'invention ;
- la Figure 2 représente des diagrammes de temps destinés à mieux faire comprendre le fonctionnement du dispo-sitif de mesure selon la Figure 1 ;
- la Figure 3 represente un exemple particulier de réalisation d'un indicateur de valeur maximale utilise dans le dispositif de mesure selon la Figure 1 ;
la Figure 4 illustre un second mode particulier de realisation du dispositif de mesure selon l'invention.
Dans la Figure 1, on a represente un dispositif de mesure conforme à l'invention dans le cadre d'une appli-cation à la mesure de l'attenuation d'un trajet d'echo sur une voie de communication telephonique.
Le dispositif de mesure represente est branche sur un circuit telephonique quatre fils definissant une voie receptlon 1 et une voie emission 2 pour un abonne A. Le poste, soit 3, de l'abonné A est relié a ce circuit quatre fils par un circuit deux fils constituant une voie bidirectionnelle de transmission 5 et un termineur 6 assurant 8.

l'interconnexion de ce3 circuit~ deux fils et quatre fils. L'abonné ~, dit proche, eqt en communication avec un abonné B, dit lointain, dont le poste est également relié au circuit quatre fils, à l'autre extrémité
(non représentée) de la liaison, par un autre oircuit deux ~ils et un autre termineur.
Le dispositif de mesure illustré est connecté à la voie réception 1 et à la voie émission 2 en un accès 7 et en un accès 8, respectivement, où les signaux transmis par ces voies sont définis sous forme analogique. Les accès 7 et 8 sont par exemple la sortie 10 sur la voie réception et l'entrée sur la voie émission, respectivement, d'un demi-suppresseur d'écho monté sur le circuit quatre fils considéré
et destiné à bloquer, lorsque l'abonné proche A ne parle pas, la trans-mission verq l'abonné B des signaux d'écho produits dans le termineur 6.
Le dispositif de mesure mesure l'atténuation du trajet de transmission 15 allant de l'accès 7 à l'accès 8 en passant par le termineur 6 en vue d'un réglage, en fonction du résultat de cette mesure~ du seuil de détection d'intervention dudit demi-suppresseur d'écho (dont le restant de l'équipement, de type classique, et sans importance pour la compré-hension du fonctionnement du dispositif de mesure, n'a pas été représenté).
Ce dispositif de mesure, qui est de type numérique, comporte en entrée deux convertisseurs analogique-numérique ~imilaires, 9 et 10, connectés respectivement à la voie réception 1 en l'accès 7 et à la voie émission 2 en l'accès 8. Ces deux convertiqseurs traitent les signaux sur les voies 1 et 2, respectivement, au rythme d'un signal 25 d'horloge d'échantillonnage He de période Te fourni par une base de temps 13, et délivrent chacun sur une sortie des mots ou nombres binaires successifs représentant de façon codée 1'amplitude ou valeur absolue 7 9.

des échantillons successifs du signal analogique qu'il traite, indépen-damment de la polarité ou signe de ces échantillons. La sortie de chacun des convertis~eurs 9 et 10 est "parallèle", c'est-à-dire comporte un certain nombre de bornes 3ur lesquelles 30nt respectivement disponibles en parallèle les différents bits dtun même mot de code. On notera ici que tous les signaux définis sou~ forme numérique qui interviennent dans le dispositi~ de mesure illustré dans la ~igure 1 ainsi que ceux qui interviennent dans les circuits des ~igures 3 et 4 sont délivrés sur des sorties "parallèle", transmis par des connexions "parallèle"
et reçus sur des entrées "parallèle" et que de ce ~ait l'aspect "parallèle"
de ces sorties, connexions, et entrées ne sera plus reprécisé ; dans le dessin, les connexions "parallèle" ont été symbolisées par des double traits.
De pré~rence, les deux convertisseurs 9 et 10 sont à loi de conversion de type logarithmique, c'est-à-dire que deux nombres binaires de code di~férant d'une unité représentent deux valeurs absolues de signal présentant entre elles un rapport prédéterminé. Ce3 deux convertisseurs sont constitués par exemple chacun d'un circuit de conversion analogique-numérique à loi de conversion linéaire, suivi d'un circuit de transcodage code linéaire-code logarithmique. En variante, ils pourraient être réalisés chacun à l'aide d'un compresseur analogique à loi de compression logarithmique, suivi d'un circuit de conversion analogique-numérique à loi de conversion linéaire.
Les deux convertisseurs 9 et 10 sont suivis de deux indica-teurs de valeur maximale 11 et 12, re~pectivement, qui rcçoivent les signaux sur le9 voies 1 et 2 redressés et numérisés par ces convertis3eurs, sur deux entrées "données", respectivement. Les deux indicateurs 11 1o.

et 12 sont pilotés par la base de temps 13 qui leur fournit à chacun, 3ur une première entrée "horloge", le signal d'horloge d'échantil-lonnage He et, sur une seconde entrée "horlogel', un signal d'horloge H
de période T grande par rapport à la période d'échantillonnage Te.
L'indicateur 11 délivre, dérini sous ~orme numérique, un signal c1 dont la valeur à chaque instant (c'est-à-dire en ~ait à chaque période d'échantillonnage Te) d'une période T et pour chaque période T est la valeur maximale du signal à l'entrée "données" de cet indicateur 11, c'est-à-dire la valeur absolue maximale du 3ignal sur la voie récep-tion 1, depuis le début de la nième période T précédente jusqu'à

l'instant considéré, n étant un nombre entier non nul. L'indicateur12 délivre, défini sous forme numérique, un signal c2 dont la valeur à chaque instant d'une période T et pour chaque période T est la valeur maximale du signal à l'entrée "données" de cet indicateur 12, c'est-à-dire la valeur absolue maximale du signal sur la voie émission 2, depuis le début de la mième période précédente jusqu'à l'instant consi-déré, m étant un nombre entier non nul.
Ainsi qu'il apparaîtra plu~ clairement ci-après dans la figure 2, l'indicateur 11 a donc un temps de maintien compris entre n.T et (n+1).T, c'est-à-dire que le signal c1 conserve une même valeur après que le signal à l'entrée "données" de cet indicateur, initialement égal à cette valeur, lui devlent inférieur et tant qu'il lui reste inférieur, pendant une durée comprise entre n.T et (n+1).T, avant que cet abaissement puis ce maintlen en dessous de ladite valeur du signal à l'entrée "données" ne se traduise par une diminution du signal c1 (la durée précise du temps de maintien dépendant de la position dan~
une période T de l'instant où se produit cet abaissement). La réponse i7 11.
de l'indicateur 11 est par contre instantanée, c'est-à-dire qu'une remontée du signal à l'entrée "donnée3" de cet indicateur au-dessus de la valeur du signal c1 est immédiatement suivie par ce signal c1.
De facon analogue, l~indicateur 12 a un temps de rnaintien compris entre m.T et (mll).T et sa réponse est instantanée.
Le temps de propagation 3ur le trajet d'écho de l'accès 7 sur la voie réception à l'accès 8 sur la voie émission, ou retard d'écho, ayant une valeur (non connue de façon précise) comprise entre une limite inférieure T1 et une limite supérieure T2, les nombres n et m et la période T sont tels que le produit n.T est au moins égal à T2, et de préférence voisin de T2, et le produit m.T au moins égal au produit n.T diminué de Tl et au plus égal au produit 2.n.T diminué
de T2, c'e~t-à-dire en pratique au plus égal à n.T. Pour un retard d'écho compris entre 0 et 25 ms, et deux indicateurs 11 et 12 iden-tiques avec par exemple n = m = 3 (ainsi qu'on l'a considéré pourla suite), on choi~ira avantageusement T égal à 8,75 ms, soit 70 périodes d'échantillonnage de durée 125 ~s.
L'obtention, dans la base de temps 13, du signal H, formé
par exemple d'impul~ions positives chacune de durée égale à une période d'échantillonnage Te, s'effectue de façon tout à ~ait classique et de ce fait non illu~trée, à partir du signal He (émis par une source) a l'aide d'un diviseur par 70 pour l'exemple chif~ré considéré, consti-tué d'un compteur par 70 comptant les impulsions du signal He et d'un décodeur détectant un état partlculier parmi les 70 états possibles du compteur.
Un exemple particulier de réalisation des indicateurs 11 et 12 sera décrit ci-après en regard de la ~igure 3.

~ 1'7 12.

Le di3positi~ de me~ure de la ~igure 1 comporte encore, connecté à la 30rtie de l'indicateur 11, un détecteur 15 du maintien constant du signal c1 entre la fin d'une période T quelconque et la ~in de la nième, c'est-à-dire ici troisième, période T suivante, ce détecteur incluant ladite ba3e de temp3 13 et présentant en outre une entrée d'inhibition 16, et, connecté aux sorties respectives des deux indicateur3 11 et 12 et couplé audit détecteur 15, un en3emble de traitement 25 des signaux c1 et c2, ~ournissant, défini sous forme numérique, un signal de mesure ~ qui constitue le signal de sortie du dispositif et qui est fonction des valeurs du rapport des signaux c1 et c2 à certains instants particuliers, dits de prise en compte des signaux c1 et c2, déterminés par le détecteur 15 ; cet ensemble 25 fournit en outre un 3ignal logique I qui est appliqué 3ur l'entrée d'inhibition 16 du détecteur 15 pour inhiber par l'un de ses niveaux, par exemple ici le niveau 0, ce détecteur.
Le détecteur 15 comporte, outre la base de temps 13, - une mémoire 17 ayant une entrée "données" connectée à
la sortie de l'indicateur 11 et une entrée de commande de chargement recevant le 3ignal d'horloge H, pour mémoriser la valeur du 3ignal c1 à la fin de chaque période T ~usqu'à la fin de la période T 3uivante et fournir en 30rtie la valeur mémorisée, - un comparateur 18 ayant une première entrée connectée à la sortie de l'lndicateur 11 et une 3econde entrée connectée à la 30rtie de la mémoire 17, pour comparer la valeur instantanée du signal c1 au cours de chaque période T avec la valeur qu'avait ce signal à la fin de chaque période T précédente, et délivrer un 3ignal logique E
par exemple ici de niveau 1 ou 0 selon que le9 valeurs comparées sont égales ou non, ~ 13-- un registre à décalage 19 à deux étages (pour n-1 = 2), ayant une entrée "données" connectée à la sortie du comparateur 18 et une entrée de commande de chargement (et décalage) recevant le signal d'horloee H, pour mémoriser le niveau du signal logique E à
la ~in de chaque période T jusqu'à la fin de la deuxième période T
suivante, et ayant deux sorties reliées aux sorties des deux étages, respectivement, et - une porte ET 20 à quatre entrées connectée3 respectivement à la sortie du comparateur 18, aux deux sorties du regi3tre 19 et à l'entrée d'inhibition 16, délivrant ainsi un signal logique F qui, en l'absence d'une inhibition c'est-à-dire lorsque le signal I appliqué
sur l'entrée 16 est au niveau 1, indique par son niveau 1 ou 0, au cours de chaque période T et donc en particulier à la fin de chaque période T, 9i le signal c1 est ou non constant depuis la fin de la troisième période . précédente ; en présence d'une inhibition, le signal F est maintenu au niveau 0.
La mémoire 17 est constituée, par exemple, de plusieurs bascules (non illustrées) de type "D" en parallèle, pour emmagasiner respectivement les bits en parallèle d'un mot binaire de code du signal c1.
Le comparateur 18 peut être réalisé à l'aide d'un ensemble de porte NON OU EXCLUSIF (non illustrées) en parallèle, effectuant la comparaison bit à bit du mot de code présent sur les entrées "D" des bascules constituant la mémoire 17 et du mot de code contenu dans ces bascules, suivi d'une porte ET (non illustrée) ef~ectuant le produit logique des signaux délivrés par lesdites portes NON OU EXCLUSIF.
Le signal F délivré par la porte ET 20 est appliqué ainsi que le signal d'horloge H en commande de l'ensemble de trâitement 25 ;

9~ 7 14-il détermine, en as~ociation avec le 3ignal H, le~ instants de prise en compte des signaux c1 et c2 en vue de l'élaboration dans l'ensem-ble 25 du signal de mesure s ; ces instants 30nt constitués par les fins de périodes T 3urvenant alors que le signal F est au niveau 1, c'est-à-dire par les ~ins de périodes T survenant alors que le ~ignal c1 est resté constant depuis la fin de la troisième période T précédente et que le détecteur 15 n'est pas inhibé.
L'ensemble de traitement 25 comporte :
- un circuit 26 ayant deux entrées connectées respectivement aux sorties des indicateurs 11 et 12 et délivrant, défini sous forme numérique, un signal r représentati~ du rapport des signaux c1 et c2, - un circuit de sortie 27 disposé à la suite du circuit 26 et commandé par le détecteur 15 pour fournir un signal qui prend à
chaque instant de prise en compte la valeur du signal r et qui est invariant entre deux instants de prise en compte, le signal fourni par le circuit 27constituant ledit signal de mesure s, - un premier et un second circuit de test, 30 et 31 respecti-vement, ayant deux entrées connectée~ aux sortie~ des indicateurs 11 et 12, respectivement, et délivrant chacun un signal logique par exemple ici de niveau 1 ou 0 selon que le signal c1 ou c2 qu'll reçoit dépasse ou non un seuil de comparaison ~ixe prédéterminé, - un troisième circuit de test 32 ayant une entrée connectée à la sortie du circuit 26 et délivrant un signal logique par exemple ici de niveau 1 ou 0 selon que la valeur du signal r appartient ou non à une plage donnée constituée, la valeur du signal r étant par exemple ici celle du rapport du signal cl au signal c2, par les valeurs supérieures à un seuil prédéterminé R, et - une porte ET 33 ayant trois entrées connectées respectivement aux sorties des circuits 30, 31 et 32 et en sortie de laquelle est délivré le signal I qui est appliqué qur l'ertrée d'inhibition 16 du détecteur 15 et qui inhibe ain~i ce détecteur lorsque le signal r ne dépasse pas le seuil R ainsi que lorsque l'un au moins des signaux c1 et c2 ne dépas~e pas Qon seuil de comparaison.
Le circuit de sortie 27 se compo~e d'un commutateur électronique 28 à deux entrées et une sortie et d'une mémoire 29. La mémoire 29 a une entrée "données" connectée à la ~ortie du commutateur 28 et une sortie "données" connectée à une première desdites deux entrées du commutateur 28 dont la seconde entrée est connectée à la ~ortie du circuit 26. Le commutateur 28 est commandé par le signal F pour la mise en relation de ~a 30rtie avec sa première ou sa seconde entrée selon que le ~ignal F est au niveau O ou 1. La mémoire 29 est commandée par le signal d'horloge H pour mémoriser la valeur di~ponible en sortie du commutateur 28 à la ~in de chaque période T jusqu'à la ~in de la période T 3uivante, c'est-à-dire la valeur du qignal r ou la dernière valeur précédemment in~crite dan3 cette mémoire aelon que le signal F
est à 1 ou O à la fin de la période T considérée, et délivre en sortie la valeur mémorisée. On inscrit donc dan~ la mémoire 29 la valeur du signal r à chaque instant de prise en compte et cette valeur est conservée jusqu'à l'instant de prise en compte suivant dans la mémoire 29 qui ~ournit ainsi ledit signal de mesure 9.
Le seuil de comparaison du signal c1, c2 respectivement, dan~ le circuit de test 30, 31 respectivement, est choisi sensiblement égal à la valeur absolue maximale qu'est susceptible d'avoir le bruit de ~ond sur la voie réception 1, émission 2 respectivement. Les seuils ~ 16.

de comparaison des signaux c1 et c2 sont ici égaux et on a désigné
ci-après par S leur valeur commune. Le 3euil R concernant le signal r est choisi égal à 1 ; on inhibe ainsi le détecteur 15 lorsque le signal c1 n'est pas supérieur au signal c2. On notera que l'inhibition du détecteur 15 par les circuits de tests 30, 31 et 32 a pour but d'éviter l'obtention d'un 3ignal de mesure erronné pendant les périodes de silence de l'abonné
lointain B et de limiter sinon éliminer l'erreur (par défaut) qui peut éventuellement s'introduire dans le signal de mesure pendant les périodes de double parole des abonnés A et B.
Les valeurs des signaux c1 et c2 étant codées selon une échelle logarithmique, le circuit 26 est réalisé à l'aide d'un simple soustracteur ayant son entrée "I" connectée à la sortie ds l'indicateur 11 et son entrée "-" à la sortie de l'indicateur 12. Ce 30ustracteur soustrait ainsi du mot ou nombre binaire exprimant en code la valeur du signal c1 le mot ou nombre binaire exprimant en code la valeur du signal c2 ; le nombre résultant de cette soustraction exprime en code la valeur du signal r qui est donc supérieure, égale ou infé-rieure à 1 selon que ledit nombre résultant est positif, nul ou négatif.
Le~ valeurs des signaux c1 et c2 étant codées par des nombres à d bits (par exemple d = 4), la valeur du signal r est oodée par un nombre à d ~ 1 bits dont un de signe qui vaut par exemple l ou 0 selon que le nombre est positif ou non.
La mémoire 29 est constituée par exemple de ?lusieurs bascules (non illustrées) de type "D" en parallèle, pour emmagasiner respecti-vement les bits en parallèle d'un nombre fourni par le soustract~ur 26, à l'exception du bit de signe qu'il est inutils de mémoriser, les nombres ~ournis par ce soustracteur aux instants de prise en compte étant toujours positifs du fait de l'inhibition du détectsur 15 provoquée ~ ~ 7 17.

par le circuit de test 32.
Le commutateur 28 est constitué d'un qélecteur ou multiplexeur de données ~ormé d'un ensemble de portes logique~ qui sous la commande du signal F applique sur les entrées "D" des bascules constituant la mémoire 29 soit les bits du nombre délivré par le soustracteur 26 à l'exception du bit de signe qui en ~ait n'est pa3 fourni à ce 3élec-teur, respectivement, soit les bits mémorisés dans ces ba~cules re3pec-tivement.
Les deux circuits de test 30 et 31 sont constitués chacun d'un comparateur numérique e~fectuant la comparaison du nombre binaire exprimant en code la valeur du signal c1 ou c2 selon le circuit 30 ou 31 concerné e-t du nombre binaire exprimant en code la valeur du seuil S, fourni par une source (non représentée).
Le circuit de test 32 se réduit en pratique à une simple connexion entre la borne du circuit soustracteur 26 qui délivre le bit de signe de la différence qu'il effectue et l'entrée concernée de la porte ET 33.
On notera que les mémoires 17 et 29, ainsi que les étages du registre 19 ~onctionnent en synchronisme, c'est-à-dire que les données inscrites dans ces mémoires et étages à chaque top de commande donné par exemple par le front montant des impulsions du signal H
et marquant la ~in d'une période T, sont celles qui sont présentes en entrée ~uste avant l'apparition de ce top de commande.
On notera par ailleurs que, les valeurs des signaux sur les voies réception l et émission 2 inférieures audit seuil S ne présen-tant pas d'intérêt particulier pour la mesure de l'atténuation, on pourra éventuellement, au niveau de~convertisseurs 9 et 10, e~ectuer un certain ecrêtage des signaux sur ces voies en codant par un même ~ 7 18.

nombre toute valeur de signal inférieure ou égale au 3euil S. Les signaux en sortie des convertisseurs 9 et 10 et par 3uits les 3ignau~ c1 et c2, 3eront donc toujour3 3upérieurs ou égaux au 3euil S. Dan3 ce ca3 tnon illustré), le circuit de te t 30 e3t inutile : en effet, lor~qu'alor~ le signal c1 ne dépassera pas le 3euil S, le 3ignal c2 ne pourra être que supérieur ou égal au signal c1 et l'inhibition du détecteur 15 sera de toute façon assurée par le bit de signe du nombre binaire fourni par le circuit 30u~tracteur 26.
Dan~ le di3poiitif de mesure illustré à la figure 1, on a pris à titre d'exemple n égal à trois. On notera que pour un nombre n supérieur à trois il suffirait de remplacer le registre à décalage 19 par un autre registre à décalage comportant davantage d'étages, en nombre égal à n-1, et de remplacer la porte ET 20 par une autre porte ET
(ou équivalent) effectuant le produit logique du signal de 30rtie du comparateur 18, du signal sur l'entrée 16 et des 3ignaux en sortie des étages du nouveau regi3tre à décalage. Pour n égal à deux, le registre 19 3era remplacé par une simple bascule et la porte ET 20 par une porte ET à trois entrées. Pour n égal à 1, aucun circuit ne remplacera le registre 19, supprimé, et la porte ET 20 sera remplacée par une autre porte ET effectuant le produit logique des seuls signaux 3ur l'entrée 16 et la 30rtie du comparateur 18.
Le fonctionnement du dispositif de me3ure selon la figure 1 est décrit ci-après ; pour cette description, on 3e réfère tout d'abord à la figure 2.
Dans cette figure 2, on a représenté diver3 3ignaux en diffé-rent3 points du dispositif de mesure dan3 un cas de ~imple parole de l'abonné lointain, c'est-à-dire dans un caq où l'abonné lointain parle ~eul.

~ 19.

On a représenté en a), par ~on enveloppe P, la version redre~ée d'un signal p de parole d'abonné lointain présent sur la voie réception 1, et, par son enveloppe Q, la version redressée d'un signal q présent sur la voie émission 2, le signal q étant constitué par le signal d'écho du signal p.
On a repéré douze période~T, ré~érencées t1 à t12 dans l'ordre chronologi~ue. Le~ enveloppes P et Q se composent chacune d'un flanc montant et d'un flanc desaendant qui se rejoignent en un maximum se produisant, en ce qui concerne l'enveloppe P, pendant la période t4 et, en ce qui concerne l'enveloppe Q, pendant la période t6. Le retard d'écho est ici sensiblement égal à deux périodes T.
On a illustré, tou~ours en a) (et en faisant abstraction de la quantiPication introduite par les convertisseurs 9 et 10), les signaux de aortie c1 et c2 des indicateurs 11 et 12, respectivement, correspondant aux signaux p et q et on a indiqué le seuil S. Le signal c1, dont la valeur à chaque instant d'une période T est la valeur absolue maximale du signal p depuis le début de la troisième période précédente, a été représenté par le flanc montant de l'enveloppe P et par une ligne brisée P' partant du maximum de l'enveloppe P et descendant par paliers successifs. Le premier palier, dont la valeur est celle du maximum de l'enveloppe P, s'étend entre l'instant où se produit ce maximum et la fin de la période t7 et correspond au temps de maintien de l'indicateur 11, les autres paliers s'étendent chacun sur une période T.
De ~açon analogue, le signal c2, dont la valeur à chaque instant d'une période T est la valeur absolue maximale du signal q depuis le début de la troisième période précédente, a été représenté
par le ~lanc montant de l'enveloppe Q et par une ligne brisée Q' partant 20.
du maximum de l'enveloppe Q et de~cendant par paliers qucces~if3 dont le premier, de valeur égale à celle du maximum de l'enveloppe Q, s'étend entre l'instant où se produit ce maximum et la ~in de la période t9 (temp3 de maintien de l'indicateur 12) et les suivants q'étendent chacun sur une période T.
On a représenté en b), c), d), e) et f) les signaux logiques de 30rtie correspondant3 du comparateur 18, du premier étage et du second étage du registre à décalage 19, de la porte ET 33 et de la porte ET 20 (3ignal F), respectivement. On a montré les instantq de prise en compte des signaux c1 et c2 en représentant en g) les impul-~ions (en fait ici l'impulsion unique) du signal d'horloge H qui provo-quent l'inscription dans la mémoire 29 de la valeur du signal r.
Jusqu'à la ~in de la période t4, la valeur du signal c1 au cours d'une période T étant toujours supérieure à la valeur de ce signal à la ~in de la période précédente, le signal de sortie du comparateur 18 est à 0. A la fin de la période t4 la valeur maximale du signal p redressé, qui est alors la valeur du signal cl, est inscrite dans la mémoire 17 ; le signal de sortie du comparateur passe à l et y reste tant que le signal cl conserve la même valeur, c'est-à-dire jusqu'à la ~in de la période t7. Le signal de sortie du comparateur18 repasse alors à O et y demeure, le signal c1 diminuant enquite de valeur d'une période à l'autre.
Les signaux de sortie des premier et second étages du registre 19 reproduisent le signal de sortie du comparateur 18 avec une période T
et deux périodes T de retard, respectivement ; il y a donc une période (et une seule), à savoir la période t7, pendant laquelle ces trois signaux sont simultanément à l. Comme en outre pendant cette période le signal de 30rtie de la porte ET 33 sst à l, le~ signaux cl et c2 ~ 21.

étant tous deux ~upérieurs à S et le signal c1 supérieur au signal c2, le signal F délivré par la porte ~T 20 est à 1 entre le début et la fin de la période t7 ; il est à O pendant les autres périodes.
Il q'ensuit que le oommutateur 28 ne relie l'entrée de la mémoire 29 à la iortie du circuit 26 que pendant la période t7 et que l'on n'in~crit la valeur inqtantanée du signal r dans cette mémoire qu'à la fin de la période t7, le contenu de la mémoire 29 n'étant pa3 modifié le reste du temps.
On voit qu'ainsi les signaux c1 et c2 ne sont pris en oompte pour l'évaluation de l'atténuation du trajet d'écho qu'à un instant où leurs valeurs respectives sont les valeurs absolues maximales respec-tives des signaux p et q, c'est-à-dire d'un signal de parole d'abonné
lointain ~ur la voie réception et du signal d'écho correspondant sur la voie émission, la valeur obtenue pour l'atténuation étant celle du rapport de ces valeurs maximales.
Dans l'exemple illustré à la figure 2, le retard d'écho est voiqin de 2.T ; il apparaît toutefois clairement que, pour toute autre valeur de ce retard comprise entre O et 3.T, les valeurs absolues maximales du signal p et de son signal d'écho q auraient été présentes en sortie des deux indicateur~, respectivement, à la fin de la pério-de t7. La valeur choisie pour la période T (8,75 ms~ étant telle que le produit 3.T est au moins égal à la plus grande valeur (25 ms) suscep-tible d'être atteinte par le retard d'écho, il s'ensuit que, dan~
tous les cas, les valeurs absolues maximales du signal p et de son signal d'écho q auraient été présentes en sortie des deux indicateurs, respectivement, à la fin de la période t7.
De fason plus générale, il apparaît également que, avec des nombres n et m différents de trois pour les indicateur~ associés llti,~

aux voie~ réception et émission, respectivement, on aurait obtenu un résultat analogue, à savoir l'existence d'un instant, constitué
par la ~in d'une période T et caractérisé par le maintien constant depuis la ~in de la nième période T précédente, du signal de sortie de l'indicateur as~ocié à la voie réception, où, quelle que 30~t la valeur du retard d'écho comprise entre deux limites, désignées ci-avant par T1 (limite inférieure) et T2 (limite supérieure), les valeurs maximales du 3ignal p et de son signal d~écho q auraient été présentes en qortie des deux indicateurs, respectivement, à condition que les nombres n et m et la période T satisfassent aux deux premières relation3 mentionnées ci-avant, c'est-à-dire n.T au moins égal à T2 et m.T au moins égal à n.T-T1. On notera que la troisième condition mentionnée ci-avant, à savoir m.T ~ 2.n.T-T2, permet d'éviter, dans le cas où
plusieurs instants de prise en compte succe3sifs sont rapprochés, que la comparaison des signaux de sortie des deux indicateurs à un instant de prise en compte ne puisse pas se faire sur des valeurs maximales en correspondance en raison d'un temps de maintien trop long de l'indicateur associé à la voie émission.
Ainsi qu'il a dé~à été indiqué précédemment, les circuits de test 30, 31 et 32 ont pour rôle d'empêcher que la valeur du signal de mesure soit modifiée en dehors des périodes de simple parole de l'abonné lointain B ou tout au moins de limiter l'erreur qui peut s'introduire a].ors dans ce signal.
En cas d'intervention de l'abonné proche A pendant que l'abonné B
parle, le signal de sortie c2 de l'indicateur 12, initialement inferieur au signal de ~ortie c1 de l'indicateur 11, passe généralement assez rapidement au-de sus du signal c1, le signal sur la voie émission 2 étant alors composé à la foi~ du signal de parole de l'abonné A et ~ 9~'7 23.

du qignal d'écho du signal de parole de l'abonné B, et provoque ainsi l'inhibition du détecteur 15 par le circuit de test 32, les 3ignaux de sortie des circuits de te3t 30 et 31 étant eux au niveau 1. Dans de nombreux caq, aucune prise en compte des ~ignaux cl et c2 n'aura lieu avant que ce dépassement ne se produise. Dans certains cas néan-moins, la condition de maintien constant du signal c1 pendant une durée supérieure à trois période3 T sera réalisée pendant l'intervalle de temps où le signal c2 est inférieur au signal c1, ce qui provoquera l'inscription de la valeur instantanée du signai r dans la mémoire 29 ;
on eQt assuré toutefoi~ que la valeur inscrite alors sera supérieure à 1, ce qui limite l'erreur qui s'introduit dans le signal de mesure et la valeur de celui-ci Qera de touta façon réajustée lors de la période suivante de simple parole d'abonné lointain.
Lorsque l'abonné proche A parle seul, le signal c2 est supérieur au signal c1 et le détecteur 15 est inhibé par le circuit de test 32 (ainsi d'ailleurs que par le circuit de test 30, la voie réception 1 ne comportant qu'un bruit de fond) et la valeur du signal de mesure n'est pa3 modifiée.
En l'abQence de signaux de parole des abonnés A et 8, lorsque les voies réception 1 et émission 2 ne comportent chacune qu'un bruit de fond~ le déteoteur 15 est inhibé par les circults de test 30 et 31 et le signal de mesure s conserve la valeur qu'il avait antériau-rement. On notera que le ¢ircuit de test 31 permet d'inhlber le détec-teur 15 lorsque, en l'absence de signaux de parole des abonnés A et B, le signal cl Pourni par l'indicateur 11 passe au-dessu3 du seuil S
~OU9 l'effet d'un bruit impulsif se produisant qur la voia réception 1, alors que le 3ignal c2 Pourni par l'indicateur 12 ne dépasse pas le seuil S, ledit bruit impulsiP, de spectre de fréquence tout à fait ~ 24.

en dehorA de la bande vocale, n'étant pa~ transmis à la voie émi3sion 2.
Dans la figure 3, on a représenté un exemple particulier de réalisation de l'indicateur 11 (ou de l'indicateur 12) du dispositif selon la figure 1.
On a référencé par 41 l'entrée ~données" de l'indicateur repréqenté et par 42 et 43 seq deux entrées "horloge". On désignera ci-après par qignal incident le signal appliqué qur l'entrée 41 et qui est le signal de ~ortie du convertisqeur 9 (ou 10) du dispositif selon la figure 1.
Le signal d'échantillonnage He reçu sur l'entrée 42 commande le chargement d'une mémoire 44 ayant une entrée "données" connectée à la sortie d'un commutateur électronique 45 à deux entrées et une sortie. Une première des deux entrée~ du commutateur 45 est connectée à l'entrée 41 de l'indicateur et la seconde entrée de ce commutateur à une sortie "données" de la mémoire 44.
Un comparateur 46 a deux entrées connectée3 respectivement à l'entrée 41 de l'indicateur et à la sortie de la mémoire 44. Il compare les valeurs successives du signal incident avec celles contenues successivement dans la mémoire 44, et délivre un slgnal loglque qul est appliqué à travers un circuit d'lnhlbltlon 47, en commande du commutateur 45. Selon que la valeur du signal lncident e~t supérleure ou non à celle contenu~dans la mémoire 44, ce signal logique commande la mise en relation de la sortie du commutateur 45 avec la première ou la seconde entrée de ce commutateur.
Le signal H, reçu sur l'entrée 43, est appliqué en commande dudit circuit d'inhibition 47 de façon à provoquer l'inhibition du signal de sortie du comparateur 46 et la mise en rslation forcée de la sortie du commutateur 45 avec la première entrée de ce commutateur ~ 25.

pendant un top de commande de chargement de la mémoire 44 au début de chaque période T.
On inscrit ain~i dans la mémoire 44, au début de chaque période T, la valeur instantanée du 3ignal incident. Pour la suite de la période, le circuit d'inhibition 47 est inopérant ; dans ces condition3, lorsque le comparateur 46 indique que la valeur instantanée du signal incident est supérieure à la valeur contenue dans la mémoire 44, la sortie du commutateur 45 est reliée à la première entrée de ce commutateur et ladite valeur instantanée est in3crite dan3 la mémoire 44 au premier top de commande suivant du signal He ; par contre, lorsque la valeur instantanée du aignal incident n'est pas supérieure à la valeur contenue dans la mémoire 44, la sortie du commutateur 45 est reliée à la seconde entrée de ce commutateur et le contenu de la mémoire 44 n'est pas modifié au premier top de commande suivant du signal He.
On obtient ainsi dans la mémoire 44, à chaque instant d'une période T et pour toutes les périodes T, la valeur maximale du signal incident entre le début de la période concernée et l'instant considéré ;
à la fin de chaque période T, la mémoire 44 contient la valeur maximale du signal incident pour cette période.
Le signal logique de sortie du comparateur 46 étant par exemple au niveau 1 ou 0 selon que la valeur du signal incident est supérieure ou non à celle contenue dans la mémoire 44, et le signal H
étant formé, ainsi que mentionné ci-avant en regard de la figure 1, d'impulsions au niveau logique 1, chacune de durée égale à une période d'échantillonnage Te, le circuit d'inhibition 47 peut être constitué
par une simple porte logique OU. La mémoire 44 étant par exemple sensi-ble aux fronts montants de son signal d'horloge de commande (He), les impulsions du signal H s'étendront chacune de préférence d'un ~ 26.

front descendant du signal He au 3uivant.
La mémoire 44 eqt con~tituée par exemple de plu~ieurs ba~cules de type "D" en parallèle pour emmagasiner respectivement les bltA
en parallèle d'un nombre binaire exprimant en code la valeur du signal incident.
Le commutateur 45 est constitué d'un sélecteur ou multiplexeur de données formé d'un en3emble de portes logiques qui sous la commande du signal de sortie du comparateur 46, reçu à travers le circuit d'inhi-bition 47, applique sur les entrées "D" des ba3cules constituant la mémoire 44 soit les bits du nombre définissant la valeur du signal incident et qui e~t présent sur l'entrée 41, soit les bita respecti-vement mémorisés dans ces bascules.
Le comparateur 46 est un comparateur numérique qui e~fectue la comparaison du nombre binaire exprimant en code la valeur instan-tanée du signal incident et du nombre binaire inscrit dans les bas-culec con~tituant la mémoire 44.
L'indicateur de valeur maximale illuctré comporte encore trois (n = 3 ou m = 3) mémoire~ 48, 49 et 50, connectées en 3érie à la suite de la mémoire 44. Ces trois mémoires 48 à 50, qui sont tout à fait semblables à la mémoire 44, sont chargées sou~ la commande du signal H de Paçon qu'à la ~ln de chaque période T, le contenu de la mémoire 44 soit transféré dans la mémoire 48, celui de la mémoire 48 dans la mémoire 49 et celui de la mémoire 49 dans la mémoire 50. La mémoire 44 contenant à la fin de chaque période T la valeur maximale du signal incident pour cette période, on voit que les mémoire~ 48 à 50 conserqent, au cours de chaque période T, les trois valeur~ maxi-males du signal incident trouvées pour les trois périodes T précédentes, respectivement.

27.

Les 30rtieq respectives des mémoire~ 49 et 50 sont reliées à un premier sous-ensemble de sélection 51 qui a pour rôle de sélec-tionner la plu9 grande deq deux valeurs (ou bien entendu la valeur commune, le ca3 ~chéant) contenues dan~ les mémoires 49 et 50 raspec-tivement. Ce ~ous-enqemble 51 comporte un commutateur électronique 510 à deux entrées dont une première connectée à la sortie de la mémoire 49 et une seconde à la qortie de la mémoire 50 et une ~ortie 2ur laquelle est recueillie la valeur sélec~ionnée. Ce commutateur 510 qui est analogue au commutateur 45, est commandé par un comparateur 511 qui fait également partie du ~ous ensemble 51 et qui reçoit en entrée les deux valeurs emmagasinées dans le~ mémoires 49 et 50 et établit dans le commutateur la connexion première entrée-sortie ou la connexion deuxième entrée-~ortie qelon que la valeur inscrite dans la mémoire 49 eqt supérieure ou non à celle inscrite dans la mémoire 50.
Un qecond souq-ensemble de sélection 52 analogue au précédent et de ce ~ait non détaillé dans la ~igure, est placé à la suite du 30u3-ensemble 51 et est connecté par ailleurs à la sortie de la mé-moire 48 pour sélectionner la plu~ grande des deux valeurs délivrées par ces deux circuits. La valeur sélectionnée par le 30us-ensemble 52, qui e~t donc la plus grande des trois valeurs contenues dans leq mémoire~
48, 49 et 50 respectivement, est à son tour appliquée à un troisième sous-ensemble de sélection 53, analogue aux deux précédents et recevant par ailleurs la valeur contenu~dan~ la mémoire 44.
On recueille ainsi sur la sortie du sou3-ensemble de sélec-tion 53, qui est connectée à la sortie de l'indicateur, la plus grande de~ valeurs mémorisées dans les mémoires 44, 48, 49 et 50, respective-ment, c'est-à-dire à chaque instant de chaque période T, la plus grande valeur du 3ignal incident entre le début de la troisième période précédant ~ 28.

la période concernée et l'instant considéré.
On notera que, de ~açon générale, pour obtenir à chaque instant de chaque période T, la plus grande valeur du signal incident entre le début de la nième (ou mième) période précédent la période S concernée et l'instant considéré, il suffit de dispo~er à la suite de la mémoire 44, n (ou m) mémoires commandées par le signal H et de prévoir n (ou m) sous-ensembles de sélection.
On ne donnera pas ci-après de description plus détaillée du fonctionnement de l'indicateur représenté à la figure 3 car il s'agit là d'une structure de type connu, notamment par le brevet francais publié sous le n 2.379.820 et délivré le 31 decembre 1979.

Dans la figure 4, on a illustré un second mode de réalisation de l'invention. On a conservé dans cette figure 4 les mêmeq références pour les éléments identique~ à ceux apparai~sant dans la figure 1 ;
la description complète de la figure 4 ne sera pas faite ci-après, seule~ les modifications par rapport à la figure 1 seront décrites.
Dans le dispositif de mesure selon la figure 4, l'ensemble de traitement 25 du dispositif de mesure selon la figure 1 e~t remplacé

par un ensemble de traitement 25' dans lequel un circuit de sortie 27', délivrant un si~nal de mesure s', se substitue au circuit de sortle 27 de l'ensemble de traitement 25, délivrant le signal de mesure s.
Le circuit de sortie 27' est constitué d'une boucle de régula-tion connectée à la sortie du circuit 26, commandée pour son ~onctionnement par le signal logique F et le signal d'horloge H délivrés par le détec-teur 15 et fournissant, défini sous ~orme numérique, ledit signal de mesure 9' qul est appliqué en sortie du dispositif. Cette boucle comporte :
- un comparateur 60 ayant une première entrée connectée ,.-~

~ 29.
à la sortie du circuit 26 et une seconde entrée connectée à la sortie du dispositi~, et délivrant sur une première sortie un signal logique par exemple icl de niveau 1 ou 0 selon que le signal 3ur sa première entrée est supérieur ou non au signal ~ur Aa seconde entrée, et sur une seconde ~ortie un signal logique de niveau 1 ou 0 selon que le signal-~ur sa première entrée est inférieur ou non au signal sur sa seconde entrée, - une première porte ET 61 ayant une première entrée connectée à la première sortie du comparateur 60 et une seconde entrée sur laquelle est appliqué le signal F ~ourni par le détecteur 15, délivrant ainsi un signal logique qui n'est au niveau 1 que lorsque le signal sur la première entrée du comparateur 60 est supérieur au signal sur la seconde entrée de ce comparateur alors que le signal F est au niveau 1, - une seconde porte ET 62 ayant une première entrée connectée à la seconde sortie du comparateur 60 et une seconde entrée sur laquelle est appliqué le signal F, délivrant ainsi un signal logique qui n'est au niveau 1 que lorsque le signal sur la première entrée du compara-teur 60 eAt inférieur au signal sur la seconde entrée de ce compara-teur alors que le signal F est au niveau 1, et - un accumulateur 63 ayant une entrée "horloge" recevant le signal H, une entrée d'incrémentation de son contenu connectée à la sortie de la porte ET 61, une entrée de décrémentation de son contenu connectée à la sortie de la porte ET 62, et une sortie, connec-tée à la sortie du dispositif, sur laquelle il délivre, défini sous forme numérique, le signal de mesure 9'.
Le contenu de l'accumulateur 63 est constitué par un nombre d qui représente (en code et éventuellement à une troncature près ainAi que mentionné ci-après) la valeur du signal de mesure e1. Ce nombre l~LtJ~1'7 30 est incrémenté d'une ~uantité positive ou pas a, ~ixe, lorsqu'à la fin d'une période T le niveau logique 1 est présent sur l'entrée d'incré-mentation, c'est-à-dire lorsqu'à un instant de prise en compte le signal r est supérieur au signal s', décrémenté d'une quantité positive ou pas b, fixe, lorsqu'à la fin d'une période T le niveau logique 1 est présent sur l'entrée de décrémentation (le niveau 1 n'est pas présent simultanément sur les entrée3 d'incrémentation et de décrémentation), c'est-à-dire lorsqu'à un instant de prise en compte le signal r est in~érieur au signal 9', et n'est pas modi~ié autrement.
Pour ce faire, l'accumulateur 63 comporte un circuit d'entrée 64, un additionneur 65 à deux entrées et une 30rtie et une mémoire 66.
Le circuit 64 a deux entrées connectées respectivement aux entrées d'inorémentation et de décrémentation du contenu de l'accumulateur et ~ournit, sur une sortie connectée à une première desdites deux entrées de l'additionneur 65, le pas a en réponse au niveau 1 sur l'entrée d'incrémentation, le pas - b en réponse au niveau 1 sur l'entrée de décrémentation, et un pas nul en réponse au niveau 0 sur chacune des entrées d'incrémentation et de décrémentation. La mémoire 66 a une entrée "données" connectée à la sortie de l'additionneur 65, une entrée "horloee" recevant le signal H et une sortie "données" connectée à la seconde entrée de l'additionneur 65 ainsi qu'à la sortie de l'accu-mulateur, et mémorise le résultat fourni par l'additionneur 65 à la ~in de chaque période T jusqu'à la fin de la période T suivante, le résultat mémori3é constituant le nombre d. Comme précédemment la mémoire 29 du circuit de sortie 27 apparaissant dans la ~igure 1, la mémoire 66 ~onctionne en synchroni3me avec le registre à décalage 19 et la mémoire 17.
On notera que, étant donné le type de codage (à échelle logarithmique) utilisé, une incrémentation du pas a et une décrémentation ~ 31-du pa~ b du nombre d correspondent en Pait, re3pectivement, à une multiplication par un facteur fixe supérieur à 1 et une division par un facteur fixe supérieur à 1 du rapport que représente ce nombre d.
A titre indicatif, la valeur du signal r étant par exemple codée par un nombre binaire à quatre bits auxquels on attribue respecti-vement les poids 2 à 23, avec 2 correspondant à un rapport égal à ~ , le pas a peut être choisi égal à 4 (soit 2 2) et le pas b à 1 (soit 2). Dans ceq conditions, le nombre d peut être dé~ini sur six bits, de poids 2 à 23 respectivement, qui sont tous appliqués sur la première entrée de l'additionneur 65 mais dont seuls les quatre bits de poids les plus forts sont par exemple délivrés en sortie de l'acoumulateur et servent ainsi à définir la valeur du signal de mesure s'.
Dans l'exemple chiffré que l'on vient de considérer, le circuit d'entrée 64 délivre :
- le nombre binaire 0000,01 en réponse au niveau 1 sur l'entrée d'incrémentation, - le nombre binaire 1111,00 en réponse au niveau 1 sur l'entrée de décrémentation de l'accumulateur 63, le pas - b étant defini par exemple par le complément à 2 de b pour remplacer de façon classique la soustraotion par une addition, - le nombre binaire 0000,00 en réponse au niveau 0 sur chacune des entrées d'incrémentation et de décrémentatlon de l'accumulateur 63.
Ce circuit d'entrée se réduit alors en pratique à de simples connexions entre l'entrée d'incrémentation et la borne de poids de 2 de la première entrée de l'additionneur 65 et entre l'entrée de décré-mentation et chacune des bornes de poids 23 à 2 de la première entrée de l'additionneur 65, la borne de poids 2 1 de cette première entrée 32.

recevant en permanence un 0.
La mémoire 66 est constituée de plusieurs bascules en parallèle pour mémoriser respectivement les bits du nombre d.
Le comparateur 60 est un comparateur numérique qui regoit d'une part le nombre définissant en code la valeur du signal q' et d'autre part le nombre dé~inissant en code la valeur du ~ignal r exception ~aite en pratique du bit de signe de ce dernier nombre qu'il est inutile de transmettre au comparateur 60, tout comme il l'est de le transmettre au commutateur 28 du circuit de 30rtie 27 de la ~igure 1 et pour la même raison.
On notera qu'en variante tout à fait équivalente, l'inhibition du détecteur 15 lorsque l'un au moins des signaux c1 et c2 est in~érieur ou égal au seuil S ou lorsque le signal r n'est pas supérieur à 1 pourrait être obtenue en appliquant directement à chacune des porte ET 61 et 62 (ou équivalent), qui seraient alors munies d'entrées supplémen-taires, le signal de sortie de la porte ET 33 ou bien encore chaoun des signaux de sortie des circuits de test 30, 31 et 32, la porte 33 n'existant pas dans ce deraier cas, la porte ET 20 ne recevant plus alors que les signaux de sortie du comparateur 18 et des étages du registre 19.
La substitution de la boucle de regulation 27' (figure 4) à l'échantillonneur-bloqueur que constitue le circuit de sortie 27 (figure 1) permet de s'af~ranchir, tout au moins en grande partie, des oscillations autour d'une valeur moyenne, qui constitue la valeur de l'atténuation recherchée, que peut présenter le signal r aux instants de prise en compte 3uccessifs pendant les périodes de simple parole de l'abonné lointain B, si le signal d'écho sur la voie émi3~ion n'est pas une copie fidèle du signal sur la voie réception qui lui a donné
naissance. Elle permet en outre de limiter sinon d'éliminer l'erreur momentanée qui pourrait sans cela 3'introduire sous l'effet de brults impulsifs pendant les périodes de 3imple parole de l'abonné lointain B
et de limiter encore sinon éliminer celle pendant les instants de double parole deq abonnés A et B. Au début de la communication entre le3 abonnés A et B le signal de mesure 3r traduit l'atténuation du trajet d'écho entre la borne 7 et la borne 8 pour la dernière voie de communication ayant précédemment emprunté le circuit quatre fils auquel est branché le dispositif de mesure. Cette atténuation étant par exemple plus grande (plus petite respectivement) que celle du trajet d'écho pour la voie de communication entre les abonnés A et B, lors des premiers instants de prise en compte des signaux cl et c2 en début de communication entre les abonnés A et B, le 3ignal r e~t inférieur (supérieur respectivement) au signal 9' lors de la plupart de ces instants tout au moins ; le contenu de l'accumulateur 63 va donc augmenter (diminuer respectivement) progre3sivement jusqu'à ce que le 3ignal de mesure 9' converge ver3 la valeur de l'atténuation du tra~et d'écho pour la voie de communication entre les abonnés A

et B ; le 3ignal de mesure 9' reste ensuite constant ou ne présente éventuellement que de faibles fluctuations. Bien entendu, 9i l'atténua-tion du tra~et d'echo pour la voie de communication entre les abonné~ A
et B est voisine de celle pour ladite dernière voieS le contenu de l'accumulateur 63 ne sera que peu modifié au cours de la communication entre les abonné3 A et B.
Avec les valeurs indiquées ci-avant à titre d'exemple pour les pas a et b, on obtient une convergence rapide du signal de mesure s' 11~i5~
34.

dans le cas drun trajet d'écho à faible atténuation ~uccédant à un trajet d'écho à forte atténuation et une convergence plus lente de ce signal dans le ca3 contraire. Un tel choix 3e justifie ici par le fait que, dans le cadre de l'utilisation envisagée de la mesure de l'atténuation, à ~avoir le réglage du 3euil de détection d'inter-vention d'un demi-suppresseur d'écho, il est pré~érable d'avoir, à
dé~aut de la valeur réelle de l'atténuation, un minorant de cette valeur plutôt qu'un majorant.
Chacun des dispositifs de mesure illustrés et décrits peut se prêter ai3ément à une utilisation en temps partagé pour mesurer l'atténuation de tra~ets d'écho sur des voies de communication emprun-tant différents circuits quatre fils auxquel3 le di3positif considéré
sera alors séquentiellement connecté. Il suffit de prévoir des mémoires supplémentaires pour emmagasiner temporairement les informations concernant les trajet~ non en cours de traitement. On notera que, dans ce cas, alors que les indicateurs fonctionneront chacun à la cadence Te pour chaque trajet, toute la partie en aval des indica-teurs pourra ne fonctionner qu'à la cadence T pour chaque trajet, les signaux délivrés respectivement par les indicateurs pour chaque tra~et étant alors échantillonné chacun à la cadence T avant d'être appliqués à cette partie aval.
On a décrit des exemples particuliers de réalisation de l'invention mais il est bien évident que l'on peut y apporter des modifications et/ouremplacer certains moyens par d'autres techniquement équivalents. Notamment, on pourrait utiliser des indicateurs de valeur maximale d'un autre type, par exemple du type à temps de maintien constant (et à réponse instantanée)~ délivrant à l'expiration du temps maintien la plus grande d'entre la valeur in~tantanée du signal analysé
et la valeur maintenue atténuée d'un facteur prédéterminé, le3 deux indicateurs étant alors de preférence identiques, avec un temp3 de maintien au moins égal à la durée T2. En outre, avec le type d'indicateur de valeur maximale décrit, bien qu'en pratique cela 30it plu~ intéressant car cela permet de choi3ir de3 nombres n et m peu élevé3, il n'est pa~ indispen~able que la période T soit grande par rapport à la période d'échantillonnage Te.
Par ailleur3, et bien qu'en pratique cela 30it moins intére33ant, les 3ignaux aux deux extrémité3 du tra~et d'écho, définis SOU9 forme analogique, pourraient être converti3 en numérique, en entrée du dispo-3iti~ de me3ure, 3elon une échelle linéaire par exemple, le circuit d'élaboration du 3ignal r étant alors réali3é à l'aide d'un divi3eur numérique. Si le3 3ignaux aux deux extrémité3 du trajet d'écho sont déjà défini3 30u3 forme numérique, le3 converti3seurs analogiques numériques 30nt bien entendu 3uperflu3 ; 3i ce3 3ignaux sont codé3 en échelle pseudo-logarithmique, ain3i qu'il e3t généralement le cas, on prévoira avantageusement un circuit de conversion code pseudo-loga-rithmique/code logarithmique soit à l'entrée soit à la sortie de chacun des indicateur3 de valeur maximale. On pourrait au33i réali~er un dispo3itif de me3ure 3elon l'invention en technique analogique en utilisant pour les mémoires, les comparateurs, le3 commutateurY et les circuit3 de calcul des composant3 analogique3.
De plus, l'invention n'est pas limitée à la mesure, sur un circuit téléphonique quatre ~il3, de l'atténuation d'un trajet d'écho passant par un termineur a3surant l'interconnexion de ce circuit quatre fils et d'un circuit téléphonique deux fil3. Elle pourrait ~ 3~.

être utili3ée par exemple dans un po~te téléphonique à haut~parleur pour la mesure de l'atténuation du tra~et d'écho dit acou~tique, c'est-à-dire du trajet de transmission de la voie réception de l'abonné
concerné, qui comporte en sortie le haut-parleur, à la voie émission de cet abonné, qui comporte en entrée un microphone, l'existence de ce trajet étant dû ainsi qu'il est connu au couplage acoustique entre le haut-parleur et le microphone. De façon plus générale, l'inven-tion peut s'appli.quer à la mesure de l'atténuation du trajet de trans-mi~sion entre l'entrée et la sortie d'un quadripole électrique en cours de fonctionnement, c'est-à-dire à l'entrée duquel est appliqué
un signal aléatoire ; elle permet d'ef~ectuer une telle mesure sans qu'il soit nécessaire de superposer un si3nal de test particulier audit signal aléatoire.

Claims (11)

Les réalisations de l'invention au sujet desquelles un droit exclusif de propriété ou de privilège est revendi-qué, sont définies comme il suit:
1. Dispositif de mesure d'une atténuation d'un trajet de transmission d'un signal aléatoire sur lequel un temps de propagation dudit signal aléatoire est compris entre une limite inférieure T1 et une limite supérieure T2, ledit trajet comprenant une extrémité initiale et une extrémité
finale, ledit dispositif comportant un premier indicateur de valeur maximale auquel est appliqué le signal à l'extré-mité initiale dudit trajet, et un second indicateur de valeur maximale auquel est appliqué le signal à l'extrémité
finale dudit trajet, caractérisé en ce que ces premier et second indicateurs de valeur maximale sont tous deux à
réponse instantanée, le premier indicateur délivrant un signal de sortie et ayant un temps de maintien au moins égal à T2, et le second indicateur délivrant un signal de sortie et ayant un temps de maintien au moins égal à T2-T1, et en ce qu'il comporte en outre un détecteur du maintien constant du signal de sortie du premier indicateur pendant un intervalle de temps de durée au moins égale à T2, recevant le signal de sortie dudit premier indicateur et déterminant des instants de prise en compte des signaux de sortie des premier et second indicateurs, et un ensemble de traitement auquel sont appliqués les signaux de sortie des premier et second indi-cateurs, cet ensemble de traitement étant commandé par ledit détecteur et délivrant un signal de mesure fonction d'une valeur instantanée d'un rapport des signaux de sortie des premier et second indicateurs aux seuls instants de prise en compte.
2. Dispositif selon la revendication 1, caractérisé
en ce que ledit premier indicateur et ledit second indicateur sont pilotés par une base de temps définissant des périodes successives de durée prédéterminée T et délivrent chacun, à

la fin de chacune desdites périodes, une valeur maximale du signal qu'il reçoit, depuis le début de la nième période précédant la période considérée jusqu'à la fin de la période considérée en ce qui concerne le premier indicateur, et depuis le début de la mième période précédant la période considérée jusqu'à la fin de la période considérée en ce qui concerne le second indicateur, n et m étant des nombres entiers prédéterminés non nuls tels que le produit n.T est au moins égal à T2, et le produit m.T est au moins égal à
n.T - T1 et au plus égal à 2.n.T-T2, et en ce que ledit détecteur inclut ladite base de temps et détecte le maintien constant du signal de sortie du premier indicateur entre la fin de l'une quelconque desdites périodes et la fin de la nième période suivante.
3. Dispositif selon la revendication 1 ou 2, appliqué
à une mesure, sur un circuit téléphonique quatre fils, d'une atténuation d'un trajet d'écho sur une voie de communication empruntant ce circuit quatre fils, caractérisé en ce que ledit ensemble de traitement comporte un moyen pour inhiber ledit détecteur lorsque le signal reçu du premier indicateur n'est pas supérieur au signal reçu du second indicateur.
4. Dispositif selon la revendication 1, caractérisé
en ce que ledit ensemble de traitement comporte un circuit d'élaboration d'un signal représentatif du rapport des signaux reçus des premier et second indicateurs, suivi d'un circuit de sortie commandé par ledit détecteur et fournis-sant ledit signal de mesure.
5. Dispositif selon la revendication 4, appliqué à
une mesure, sur un circuit téléphonique quatre fils, d'une atténuation d'un trajet d'écho sur une voie de communica-tion empruntant ce circuit quatre fils, caractérisé en ce que ledit ensemble de traitement comporte un moyen pour inhiber ledit détecteur lorsque la valeur dudit signal représentatif n'appartient pas à une plage donnée corres-pondant à des valeurs du rapport du signal reçu du premier indicateur au signal reçu du second indicateur supérieures à un seuil prédéterminé.
6. Dispositif selon la revendication 4 ou 5, carac-térisé en ce que ledit circuit de sortie comporte un moyen pour fournir un signal qui prend une valeur instantanée dudit signal représentatif à chaque instant de prise en compte et qui reste ensuite invariant jusqu'à l'instant de prise en compte suivant.
7. Dispositif selon la revendication 4, caractérisé
en ce que ledit circuit de sortie comporte une boucle de régulation disposée à la suite dudit circuit d'élaboration et ayant un fonctionnement qui est commandé par ledit dé-tecteur.
8. Dispositif selon la revendication 7, caractérisé
en ce que ladite boucle de régulation comporte un accumula-teur ayant un contenu qui définit la valeur dudit signal de mesure, et un comparateur comparant ledit signal repré-sentatif et le signal de mesure et coopérant avec ledit détecteur pour commander une incrémentation du contenu de l'accumulateur lorsque, à un desdits instants de prise en compte, ledit signal représentatif est supérieur au signal de mesure et une décrémentation du contenu de l'accumulateur lorsque, à un desdits instants de prise en compte, ledit signal représentatif est inférieur au signal de mesure.
9. Dispositif selon la revendication 1, caractérisé
en ce que ledit ensemble de traitement comporte un moyen pour inhiber ledit détecteur lorsque l'un au moins des signaux reçus des premier et second indicateurs ne dépasse pas un seuil prédéterminé.
10. Dispositif selon la revendication 1, caractérisé
en ce que les premier et second indicateurs sont identiques.
11. Dispositif selon la revendication 1, caractérisé
en ce que ses composants sont réalisés en technique numérique.
CA000363597A 1979-10-31 1980-10-30 Dispositif de mesure de l'attenuation d'un trajet de transmission Expired CA1165917A (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR7927010 1979-10-31
FR7927010A FR2469054A1 (fr) 1979-10-31 1979-10-31 Dispositif de mesure de l'attenuation d'un trajet de transmission

Publications (1)

Publication Number Publication Date
CA1165917A true CA1165917A (fr) 1984-04-17

Family

ID=9231232

Family Applications (1)

Application Number Title Priority Date Filing Date
CA000363597A Expired CA1165917A (fr) 1979-10-31 1980-10-30 Dispositif de mesure de l'attenuation d'un trajet de transmission

Country Status (11)

Country Link
US (1) US4349707A (fr)
JP (1) JPS5675734A (fr)
BE (1) BE885718A (fr)
CA (1) CA1165917A (fr)
DE (1) DE3040241A1 (fr)
FR (1) FR2469054A1 (fr)
GB (1) GB2063491B (fr)
IE (1) IE50947B1 (fr)
IT (1) IT1167301B (fr)
LU (1) LU82894A1 (fr)
NL (1) NL188004B (fr)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61237065A (ja) * 1985-04-13 1986-10-22 Anritsu Corp 2チヤンネル伝送反射特性解析装置
US4887289A (en) * 1988-08-29 1989-12-12 New York Telephone Company Remote testing of a trunk leading to an automatic call distributor
DE59914920D1 (de) * 1998-01-15 2009-01-15 Siemens Schweiz Ag Verfahren zum bereitstellen von einrichtungen zur echounterdrückung in kommunikationsverbindungen mit automaten
DE19825196A1 (de) * 1998-06-05 1999-12-09 Alcatel Sa Verfahren zur Kopplungsbestimmung zwischen zwei Telekommunikations(=TK)-Wegen
US6952472B2 (en) * 2001-12-31 2005-10-04 Texas Instruments Incorporated Dynamically estimating echo return loss in a communication link
CN113454829A (zh) * 2019-02-20 2021-09-28 本田技研工业株式会社 信息处理装置、信息处理方法、服务***、程序及存储介质

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3637954A (en) * 1969-05-22 1972-01-25 Bell Telephone Labor Inc Method and apparatus for dynamic testing of echo suppressors in telephone trunk systems
US4012603A (en) * 1974-08-27 1977-03-15 Nippon Electric Company, Ltd. Echo suppressor having self-adaptive means
GB1457067A (en) * 1974-12-03 1976-12-01 Standard Telephones Cables Ltd Arrangement for testing telecommunication repeaters
FR2379820A1 (fr) * 1977-02-02 1978-09-01 Cit Alcatel Indicateur de puissance d'un signal

Also Published As

Publication number Publication date
IE802248L (en) 1981-04-30
IT8068655A0 (it) 1980-10-30
JPS6360935B2 (fr) 1988-11-25
FR2469054B1 (fr) 1982-09-03
GB2063491A (en) 1981-06-03
GB2063491B (en) 1984-01-25
LU82894A1 (fr) 1981-06-04
IE50947B1 (en) 1986-08-20
DE3040241C2 (fr) 1989-12-07
DE3040241A1 (de) 1981-05-14
NL8005941A (nl) 1981-06-01
JPS5675734A (en) 1981-06-23
FR2469054A1 (fr) 1981-05-08
BE885718A (fr) 1981-04-15
IT1167301B (it) 1987-05-13
NL188004B (nl) 1991-10-01
US4349707A (en) 1982-09-14

Similar Documents

Publication Publication Date Title
FI110726B (fi) Äänen aktiivisuuden ilmaisu
EP0164159B1 (fr) Dispositif de commande d'un annuleur d'écho et d'un écrêteur de centre
CA1200866A (fr) Procede et dispositif d'evaluation du niveau de bruit sur une voie telephonique
US4057690A (en) Method and apparatus for detecting the presence of a speech signal on a voice channel signal
FR2520539A1 (fr) Procede et systeme de traitement des silences dans un signal de parole
FR2612029A1 (fr) Dispositif pour la realisation de la fonction " mains-libres " dans un poste telephonique, associant les fonctions de commutation de gain et d'annulation d'echo
FR2598872A1 (fr) Systeme de demodulation de signal numerique
FR2478909A1 (fr)
CH674435A5 (fr)
EP0812504B1 (fr) Correction de gain de haut-parleur pour un terminal telephonique mains-libres
FR2501436A1 (fr)
EP1267325B1 (fr) Procede pour detecter l'activite vocale dans un signal, et codeur de signal vocal comportant un dispositif pour la mise en oeuvre de ce procede
CA1165917A (fr) Dispositif de mesure de l'attenuation d'un trajet de transmission
FR2504329A1 (fr) Recepteur multifrequence
FR2474792A1 (fr) Circuit de detection de donnees pour un systeme d'interpolation de paroles a attribution de temps
EP0054459A1 (fr) Dispositif de traitement de signaux logarithmiques, application à un radar fonctionnant en diversité de fréquence, et radar comportant un tel dispositif
FR2482348A1 (fr) Circuit detecteur de parole et commande de gain associee pour un systeme d'imbrication de signaux de parole a allocation de temps
FR2515452A1 (fr) Dispositif de reduction de brouillage et detecteur associe
EP0184953B1 (fr) Procédé et dispositif de transmission d'information numérique par déplacement différentiel de fréquence
US3488446A (en) Apparatus for deriving pitch information from a speech wave
EP0113615A1 (fr) Dispositif de traitement de la parole pour equipements radioélectriques adaptés à la transmission et à la réception de la parole
EP0275751A1 (fr) Procédé et dispositif de transmission numériques de signaux vocaux par voie radio
EP0551937B1 (fr) Dispositif de mesure de qualité de transmission dans une ligne à deux fils avec annulation d'écho
FR2581465A1 (fr) Procede et dispositif de commande de processus par voie sonore
FR2554658A1 (fr) Procede de detection de signaux alternatifs transmis sur les lignes telephoniques

Legal Events

Date Code Title Description
MKEX Expiry