TWI807665B - 預成型導電柱結構及其製作方法 - Google Patents

預成型導電柱結構及其製作方法 Download PDF

Info

Publication number
TWI807665B
TWI807665B TW111107756A TW111107756A TWI807665B TW I807665 B TWI807665 B TW I807665B TW 111107756 A TW111107756 A TW 111107756A TW 111107756 A TW111107756 A TW 111107756A TW I807665 B TWI807665 B TW I807665B
Authority
TW
Taiwan
Prior art keywords
metal
metal plate
pillar
plate body
pillars
Prior art date
Application number
TW111107756A
Other languages
English (en)
Other versions
TW202336928A (zh
Inventor
陳原富
Original Assignee
復盛精密工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 復盛精密工業股份有限公司 filed Critical 復盛精密工業股份有限公司
Priority to TW111107756A priority Critical patent/TWI807665B/zh
Priority to CN202310038345.5A priority patent/CN116705735A/zh
Application granted granted Critical
Publication of TWI807665B publication Critical patent/TWI807665B/zh
Publication of TW202336928A publication Critical patent/TW202336928A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Manufacture Of Switches (AREA)
  • Rod-Shaped Construction Members (AREA)
  • Details Of Resistors (AREA)

Abstract

本發明係關於一種預成型導電柱結構及其製作方法,此預成型導電柱結構包括複數導電柱及一封裝體,複數導電柱彼此直立設置且間隔並列;封裝體包覆在複數導電柱的外部,封裝體具有一頂面及一底面,每一導電柱的一端裸露於頂面及另一端裸露於底面。藉此,以達到單晶封裝製程後段具有製程步驟簡單、縮短及提高成品良率之優點。

Description

預成型導電柱結構及其製作方法
本發明是有關於一種半導體封裝結構及其製作方法,且特別是有關於一種預成型導電柱結構及其製作方法。
如圖1所示,先提供導電架a1,導電架a1具有板體a2及形成在板體a2上的複數導電柱a3;再提供晶片b1,晶片b1具有複數電極部b2,將晶片b1置放在導電架a1上方,並將複數電極部b2焊接於複數導電柱a3上方;最後提供封裝體c,將封裝體c包覆在晶片b1及複數導電柱a3的外部,再將裸露出封裝體c的板體a2移除,即完成一種常見的單晶封裝製程。
然而,上述單晶封裝製程具有以下缺點,其一、需移除板體a2後才可檢測晶片b1,所以晶片b1發生接鏈不良時,因晶片b1已被封裝體c包覆而有回收重製困難之問題;其二、在焊接過程中,錫球容易自導電柱a3的頂部滾落,造成焊接不便;其三、單晶封裝製程後段需要移除板體a2導致製程步驟繁瑣複雜。
有鑑於此,本發明人遂針對上述現有技術,特潛心研究並配合學理的運用,盡力解決上述之問題點,即成為本發明人開發之目標。
本發明提供一種預成型導電柱結構及其製作方法,其係利用預成型導電柱結構已對導電柱封裝,又導電柱兩端裸露於封裝體,以達到單晶封裝製程後段具有製程步驟簡單、縮短及提高成品良率之優點。
於本發明實施例中,本發明係提供一種預成型導電柱結構,包括:複數導電柱,彼此直立設置且間隔並列;以及一封裝體,包覆在該複數導電柱的外部,該封裝體具有一頂面及一底面,每一該導電柱的一端裸露於該頂面及另一端裸露於該底面;其中,該封裝體設有複數貫穿孔,每一該導電柱包含嵌固於各該貫穿孔且上、下相疊焊接的一第一金屬柱及一第二金屬柱。
於本發明實施例中,本發明係提供一種預成型導電柱結構的製作方法,其步驟包括:a)提供一金屬板體,對該金屬板體進行蝕刻處理,以令該金屬板體在一面形成有一被蝕刻面及留存於該被蝕刻面上的複數金屬柱;b)對該金屬板體進行封裝處理,以令一封裝體結合於該金屬板體上,該封裝體包覆該被蝕刻面與該複數金屬柱的外周面,每一該金屬柱在一端具有裸露且齊平於該封裝體的頂面的一端面;以及c)對該金屬板體進行去除處理,以令每一該金屬柱在另一端具有裸露且齊平於該封裝體的底面的一端面,將該預成型導電柱結構出貨至客戶端進行單晶封裝製程後段。
於本發明實施例中,本發明係提供一種預成型導電柱結構的製作方法,其步驟包括:a)提供一金屬板體,對該金屬板體進行蝕刻處理,以令該金屬板體在一面形成有一被蝕刻面及留存於該被蝕刻面上的複數金屬柱;b)對該金屬板體進行封裝處理,以令一封裝體結合於該金屬板體上,該封裝體包覆該被蝕刻面與該複數金屬柱的外周面,每一該金屬柱在一端具有裸露且齊平於該封裝體的頂面的一端面;以及d)對該金屬板體進行蝕刻處理,以令每一該金屬柱在另一端延伸有裸露且突出於該封裝體的底面的一延伸柱,將該預成型導電柱結構出貨至客戶端進行單晶封裝製程後段。
於本發明實施例中,本發明係提供一種預成型導電柱結構的製作方法,其步驟包括:e)提供一第一金屬板體,對該第一金屬板體進行蝕刻處理,以令該第一金屬板體在一面形成有一第一被蝕刻面及留存於該第一被蝕刻面上的複數第一金屬柱;f)提供一第二金屬板體,對該第二金屬板體進行蝕刻處理,以令該第二金屬板體在一面形成有一第二被蝕刻面及留存於該第二被蝕刻面上的複數第二金屬柱;g)將該複數第一金屬柱與該複數第二金屬柱上、下相疊,並使各該第一金屬柱的一端與各該第二金屬柱的一端焊接;以及h)對該第一金屬板體與該第二金屬板體進行封裝處理,以令一封裝體結合於該第一金屬板體與該第二金屬板體之間,該封裝體包覆該第一被蝕刻面、該第二被蝕刻面、該複數第一金屬柱的外周面與該複數第二金屬柱的外周面。
基於上述,本發明預成型導電柱結構已去除金屬板體及對導電柱封裝,又導電柱兩端裸露於封裝體,使預成型導電柱結構出貨至客戶端進行單晶封裝製程後段時,客戶端無須去除金屬板體,僅對導電柱刷錫即可直接與晶片焊接,以達到單晶封裝製程後段具有製程步驟簡單、縮短之優點。
基於上述,本發明預成型導電柱結構已去除金屬板體,所以可省略習知封裝體先對晶片與板體封裝,再移除板體之步驟,使得晶片無須被封裝即可直接與導電柱焊接,後續檢測晶片且發生晶片接鏈不良時,因晶片未被封裝而可回收重製,進而提高單晶封裝製程之成品良率。
〈習知〉
a1:導電架
a2:板體
a3:導電柱
b1:晶片
b2:電極部
c:封裝體
〈本發明〉
10:預成型導電柱結構
1:導電柱
11:金屬板體
111:被蝕刻面
112:金屬柱
113:外周面
12:第一金屬板體
121:第一被蝕刻面
122:第一金屬柱
123:外周面
13:第二金屬板體
131:第二被蝕刻面
132:第二金屬柱
133:外周面
14、14’:端面
15、15’:延伸柱
2:封裝體
21:頂面
22:底面
23:貫穿孔
a~k:步驟
圖1 係習知單晶封裝之組合剖面圖。
圖2 係本發明預成型導電柱結構的第一種製作方法之步驟流程圖。
圖3 係本發明金屬板體形成有被蝕刻面及複數金屬柱之立體圖。
圖4 係本發明金屬板體形成有被蝕刻面及複數金屬柱之剖面圖。
圖5 係本發明封裝體結合於金屬板體上之立體圖。
圖6 係本發明封裝體結合於金屬板體上之剖面圖。
圖7 係本發明預成型導電柱結構第一實施例之立體圖。
圖8 係本發明預成型導電柱結構第一實施例之剖面圖。
圖9 係本發明預成型導電柱結構的第二種製作方法之步驟流程圖。
圖10 係本發明預成型導電柱結構第二實施例之立體圖。
圖11 係本發明預成型導電柱結構第二實施例之剖面圖。
圖12 係本發明預成型導電柱結構的第三種製作方法之步驟流程圖。
圖13 係本發明第一金屬板體形成有第一被蝕刻面及複數第一金屬柱之立體圖。
圖14 係本發明各第一金屬柱的一端與各第二金屬柱的一端焊接之立體圖。
圖15 係本發明各第一金屬柱的一端與各第二金屬柱的一端焊接之剖面圖。
圖16 係本發明封裝體結合於第一金屬板體與第二金屬板體之間之剖面圖。
圖17 係本發明預成型導電柱結構第三實施例之剖面圖。
圖18 係本發明預成型導電柱結構的第四種製作方法之步驟流程圖。
圖19 係本發明預成型導電柱結構第四實施例之立體圖。
圖20 係本發明預成型導電柱結構第四實施例之剖面圖。
圖21 係本發明預成型導電柱結構的第五種製作方法之步驟流程圖。
圖22 係本發明預成型導電柱結構第五實施例之剖面圖。
圖23 係本發明預成型導電柱結構第六實施例之立體圖。
有關本發明之詳細說明及技術內容,將配合圖式說明如下,然而所附圖式僅作為說明用途,並非用於侷限本發明。
請參考圖2至圖8所示,本發明係提供一種預成型導電柱結構第一實施例及其製作方法,此預成型導電柱結構10主要包括複數導電柱1及一封裝體2。
如圖2所示,係本發明預成型導電柱結構第一實施例的製作方法之步驟,進一步說明如下;第一、如圖2之步驟a、圖3至圖4所示,提供一金屬板體11,對金屬板體11進行蝕刻處理,以令金屬板體11在一面形成有一被蝕刻面111及留存於被蝕刻面111上的複數金屬柱112。其中,金屬板體11可由銅、銀、金等電導率金屬所構成,使得金屬柱112可由銅、銀、金等電導率金屬所構成。
第二、如圖2之步驟b、圖5至圖6所示,對金屬板體11進行封裝處理,以令一封裝體2結合於金屬板體11上,封裝體2包覆被蝕刻面111與複數金屬柱112的外周面113,每一金屬柱112在一端具有裸露且齊平於封裝體2的頂面21的一端面14。
另外,封裝體2之材質為聚醯亞胺(Polyimide,PI)、乾膜(Dry film)、環氧樹脂(Expoxy)或封裝材(Molding Compound),封裝體2可用壓合(Lamination)或模壓(Molding)之方式形成於金屬板體11上,但不以上述為限制。
再者,對金屬板體11進行封裝處理之前,可先對被蝕刻面111與複數金屬柱112的外周面113進行表面粗化處理,使被蝕刻面111與複數金屬柱112的外周面113表面粗糙而易於與封裝體2穩定結合,但此步驟非必要步驟,其可視實際情況保留或省略。
第三、如圖2之步驟c、圖7至圖8所示,對金屬板體11進行去除處理,以令每一金屬柱112在另一端具有裸露且齊平於封裝體2的底面22的一端面14。藉此,製作出預成型導電柱結構10之第一實施例。
其中,本實施例之每一端面14為一平面,但不以此為限制,每一端面14也可受蝕刻而形成由外周緣至中心點逐漸凹陷的一凹弧面。
如圖7至圖8所示,係本發明預成型導電柱結構10之第一實施例,詳細說明如下,複數導電柱1彼此直立設置且間隔並列;封裝體2包覆在複數導電柱1的外部,封裝體2具有一頂面21及一底面22,每一導電柱1的一端裸露且齊平於頂面21及另一端裸露且齊平於底面22。
另外,封裝體2設有複數貫穿孔23,每一導電柱1包含嵌固於各貫穿孔23的金屬柱112,每一金屬柱112在兩端具有裸露且齊平於頂面21與底面22的二端面14,因金屬柱112被蝕刻成型,所以每一金屬柱112自兩端朝中間逐漸縮減外周緣尺寸。
如圖7至圖8所示,本發明預成型導電柱結構10第一實施例之使用狀態,其係利用封裝體2包覆在複數導電柱1的外部,每一導電柱1的一端裸露且齊平於封裝體2的頂面21及另一端裸露且齊平於封裝體2的底面22。藉此,本發 明預成型導電柱結構10已去除金屬板體11及對導電柱1封裝,又導電柱1兩端裸露於封裝體2,使預成型導電柱結構10出貨至客戶端進行單晶封裝製程後段時,客戶端無須去除金屬板體11,僅對導電柱1刷錫即可直接與晶片焊接,以達到單晶封裝製程後段具有製程步驟簡單、縮短之優點。
另外,本發明預成型導電柱結構10已去除金屬板體11,所以可省略習知封裝體先對晶片與板體封裝,再移除板體之步驟,使得晶片無須被封裝即可直接與導電柱1焊接,後續檢測晶片且發生晶片接鏈不良時,因晶片未被封裝而可回收重製,進而提高單晶封裝製程之成品良率。
又,在焊接過程中,本實施例之導電柱1的一端裸露且齊平於封裝體2的頂面21及另一端裸露且齊平於封裝體2的底面22,所以錫球不易自導電柱1的末端滾落,以達到預成型導電柱結構10具有方便焊接之功效。
請參考圖3至圖6、圖9至圖11所示,係本發明預成型導電柱結構第二實施例及其製作方法,進一步說明如下。
本發明預成型導電柱結構第二實施例的製作方法之步驟a至b,與預成型導電柱結構第一實施例之步驟a至b相同,預成型導電柱結構第一、二實施例的製作方法不同之處在於步驟b之後的步驟不同。
先經過圖9之步驟a(如圖3至圖4所示)、步驟b(如圖5至圖6所示)之後,再如圖9之步驟d、圖10至圖11所示,對金屬板體11進行蝕刻處理,以令每一金屬柱112在另一端延伸有裸露且突出於封裝體2的底面22的一延伸柱15。藉此,製作出預成型導電柱結構10之第二實施例。
其中,本實施例之每一延伸柱15的末端面為一平面,但不以此為限制,每一延伸柱15的末端面也可受蝕刻而形成由外周緣至中心點逐漸凹陷的一凹弧面。
如圖10至圖11所示,係本發明預成型導電柱結構10之第二實施例,詳細說明如下,封裝體2包覆在複數導電柱1的外部,封裝體2具有頂面21及底面22,每一導電柱1的一端裸露且齊平於頂面21及另一端裸露且突出於底面22。
另外,封裝體2設有複數貫穿孔23,每一導電柱1包含嵌固於各貫穿孔23的金屬柱112,每一金屬柱112在一端具有裸露且齊平於頂面21的一端面14及在另一端延伸有裸露且突出於底面22的一延伸柱15,因金屬柱112先被蝕刻成型,延伸柱15再被蝕刻成型,所以每一金屬柱112自兩端朝中間逐漸縮減外周緣尺寸,每一延伸柱15自兩端朝中間逐漸縮減外周緣尺寸。藉此,以達到相同於預成型導電柱結構10第一實施例及其製作方法之功效。
再者,本實施例利用蝕刻金屬板體11而在金屬柱112一端延伸有延伸柱15,進而增加導電柱1的長度,使預成型導電柱結構10具有可延長導電柱1長度之功能。
請參考圖12至圖17所示,本發明係提供一種預成型導電柱結構第三實施例及其製作方法,此預成型導電柱結構10主要包括複數導電柱1及封裝體2。
如圖12所示,係本發明預成型導電柱結構第三實施例的製作方法之步驟,進一步說明如下;第一、如圖12之步驟e、圖13所示,提供一第一金屬板體12,對第一金屬板體12進行蝕刻處理,以令第一金屬板體12在一面形成有一第一被蝕刻面121及留存於第一被蝕刻面121上的複數第一金屬柱122。
第二、如圖12之步驟f、圖14至圖15所示,提供一第二金屬板體13,對第二金屬板體13進行蝕刻處理,以令第二金屬板體13在一面形成有一第二被蝕刻面131及留存於第二被蝕刻面131上的複數第二金屬柱132。
第三、如圖12之步驟g、圖14至圖15所示,將複數第一金屬柱122與複數第二金屬柱132上、下相疊,並使各第一金屬柱122的一端與各第二金屬柱132的一端焊接。
步驟g詳細說明如下,先在複數第二金屬柱132的末端刷錫,再將複數第一金屬柱122與複數第二金屬柱132上、下相疊,並提高環境溫度,使各第一金屬柱122的一端與各第二金屬柱132的一端透過錫加熱熔化後焊接。
第四、如圖12之步驟h、圖16所示,對第一金屬板體12與第二金屬板體13進行封裝處理,以令一封裝體2結合於第一金屬板體12與第二金屬板體13之間,封裝體2包覆第一被蝕刻面121、第二被蝕刻面131、複數第一金屬柱122的外周面123與複數第二金屬柱132的外周面133。
另外,封裝體2之材質為聚醯亞胺(Polyimide,PI)、乾膜(Dry film)、環氧樹脂(Expoxy)或封裝材(Molding Compound),封裝體2可用壓合(Lamination)或模壓(Molding)之方式形成於第一金屬板體12與第二金屬板體13之間,但不以上述為限制。
再者,對第一金屬板體12與第二金屬板體13進行封裝處理之前,可先對第一被蝕刻面121、第二被蝕刻面131、複數第一金屬柱122的外周面123與複數第二金屬柱132的外周面133進行表面粗化處理,使第一被蝕刻面121、第二被蝕刻面131、複數第一金屬柱122的外周面123與複數第二金屬柱132的外周面133表面粗糙而易於與封裝體2穩定結合,但此步驟非必要步驟,其可視實際情況保留或省略。
第五、如圖12之步驟i、圖17所示,對第一金屬板體12與第二金屬板體13進行去除處理,以令每一第一金屬柱122與每一第二金屬柱132在另一端具有裸露且齊平於封裝體2的頂面21與底面22的二端面14’。藉此,製作出預成型導電柱結構10之第三實施例。
其中,本實施例之每一端面14’為一平面,但不以此為限制,每一端面14’也可受蝕刻而形成由外周緣至中心點逐漸凹陷的一凹弧面。
如圖17所示,係本發明預成型導電柱結構10之第三實施例,詳細說明如下,封裝體2包覆在複數導電柱1的外部,封裝體2具有頂面21及底面22,每一導電柱1的一端裸露且齊平於頂面21及另一端裸露且齊平於底面22。
另外,封裝體2設有複數貫穿孔23,每一導電柱1包含嵌固於各貫穿孔23且上、下相疊焊接的一第一金屬柱122及一第二金屬柱132,第一金屬柱122與第二金屬柱132在相互遠離的兩端具有裸露且齊平於頂面21與底面22的二端面14’,因第一金屬柱122與第二金屬柱132被蝕刻成型,所以每一第一金屬柱122自兩端朝中間逐漸縮減外周緣尺寸,每一第二金屬柱132自兩端朝中間逐漸縮減外周緣尺寸。藉此,以達到相同於預成型導電柱結構10第一實施例及其製作方法之功效。
再者,本實施例利用第一金屬柱122與第二金屬柱132上、下相疊焊接,進而增加導電柱1的長度,使預成型導電柱結構10具有可延長導電柱1長度之功能。
請參考圖13至圖16、圖18至圖20所示,係本發明預成型導電柱結構第四實施例及其製作方法,進一步說明如下。
本發明預成型導電柱結構第四實施例的製作方法之步驟e至h,與預成型導電柱結構第三實施例之步驟e至h相同,預成型導電柱結構第三、四實施例的製作方法不同之處在於步驟h之後的步驟不同。
先經過圖18之步驟e(如圖13所示)、步驟f(如圖14至圖15所示)、步驟g(如圖14至圖16所示)、步驟h(如圖16所示)之後,再如圖18之步驟j、圖19至圖20所示,對第一金屬板體12與第二金屬板體13進行蝕刻處理,以令每一第一金 屬柱122與每一第二金屬柱132在另一端延伸有裸露且突出於封裝體2的頂面21與底面22的二延伸柱15’。藉此,製作出預成型導電柱結構10之第四實施例。
其中,本實施例之每一延伸柱15’的末端面為一平面,但不以此為限制,每一延伸柱15’的末端面也可受蝕刻而形成由外周緣至中心點逐漸凹陷的一凹弧面。
如圖10至圖11所示,係本發明預成型導電柱結構10之第四實施例,詳細說明如下,封裝體2包覆在複數導電柱1的外部,封裝體2具有頂面21及底面22,每一導電柱1的一端裸露且突出於頂面21及另一端裸露且突出於底面22。
另外,封裝體2設有複數貫穿孔23,每一導電柱1包含嵌固於各貫穿孔23且上、下相疊焊接的一第一金屬柱122及一第二金屬柱132,第一金屬柱122與第二金屬柱132在相互遠離的兩端延伸有裸露且突出於頂面21與底面22的二延伸柱15’,因第一金屬柱122及第二金屬柱132先被蝕刻成型,延伸柱15’再被蝕刻成型,所以每一第一金屬柱122自兩端朝中間逐漸縮減外周緣尺寸,每一第二金屬柱132自兩端朝中間逐漸縮減外周緣尺寸,每一延伸柱15’自兩端朝中間逐漸縮減外周緣尺寸。藉此,以達到相同於預成型導電柱結構10第三實施例及其製作方法之功效。
再者,本實施例利用第一金屬柱122與第二金屬柱132上、下相疊焊接,蝕刻第一金屬板體12與第二金屬板體13而在第一金屬柱122與第二金屬柱132的兩端延伸有二延伸柱15,進而增加導電柱1的長度,使預成型導電柱結構10具有可延長導電柱1長度之功能。
請參考圖13至圖16、圖21至圖22所示,係本發明預成型導電柱結構第五實施例及其製作方法,進一步說明如下。
本發明預成型導電柱結構第五實施例的製作方法之步驟e至h,與預成型導電柱結構第三實施例之步驟e至h相同,預成型導電柱結構第三、五實施例的製作方法不同之處在於步驟h之後的步驟不同。
先經過圖21之步驟e(如圖13所示)、步驟f(如圖14至圖15所示)、步驟g(如圖14至圖16所示)、步驟h(如圖16所示)之後,再如圖21之步驟k、圖22所示,對第一金屬板體12與第二金屬板體13之其一者進行去除處理及另一者進行蝕刻處理,以令每一第一金屬柱122與每一第二金屬柱132在另一端具有裸露且齊平於封裝體2的頂面21與底面22之其一者的一端面14’及裸露且突出於封裝體2的頂面21與底面22之另一者的一延伸柱15’。藉此,製作出預成型導電柱結構10之第五實施例。
其中,本實施例之每一端面14’受蝕刻而形成由外周緣至中心點逐漸凹陷的一凹弧面,但不以此為限制,每一端面14’也可為一平面;每一延伸柱15’的末端面受蝕刻而形成由外周緣至中心點逐漸凹陷的一凹弧面,但不以此為限制,每一延伸柱15’的末端面也可為一平面。
如圖22所示,係本發明預成型導電柱結構10之第五實施例,詳細說明如下,封裝體2包覆在複數導電柱1的外部,封裝體2具有頂面21及底面22,每一導電柱1的一端裸露且齊平於頂面21與底面22之其一者及另一端裸露且突出於頂面21與底面22之另一者。
另外,封裝體2設有複數貫穿孔23,每一導電柱1包含嵌固於各貫穿孔23且上、下相疊焊接的一第一金屬柱122及一第二金屬柱132,第一金屬柱122與第二金屬柱132在相互遠離的一端具有裸露且齊平於頂面21與底面22之其一者的一端面14’及另一端具有裸露且突出於頂面21與底面22之另一者的一延伸柱15’,因第一金屬柱122及第二金屬柱132先被蝕刻成型,延伸柱15’再被蝕刻成型,所以每一第一金屬柱122自兩端朝中間逐漸縮減外周緣尺寸,每一第 二金屬柱132自兩端朝中間逐漸縮減外周緣尺寸,每一延伸柱15’自兩端朝中間逐漸縮減外周緣尺寸。藉此,以達到相同於預成型導電柱結構10第三實施例及其製作方法之功效。
再者,本實施例利用第一金屬柱122與第二金屬柱132上、下相疊焊接,蝕刻第一金屬板體12或第二金屬板體13而在第一金屬柱122或第二金屬柱132的一端延伸有一延伸柱15’,進而增加導電柱1的長度,使預成型導電柱結構10具有可延長導電柱1長度之功能。
如圖23所示,係本發明預成型導電柱結構10之第六實施例,預成型導電柱結構10之第六實施例與預成型導電柱結構10之第二實施例大致相同,預成型導電柱結構10之第六實施例與預成型導電柱結構10之第二實施例不同之處,進一步說明如下。
透過對金屬板體11之不同部分進行不同參數的蝕刻處理,以令其一部分金屬柱112在另一端延伸有裸露且突出於封裝體2的底面22的一延伸柱15,另一部分金屬柱112在另一端具有裸露且齊平於封裝體2的底面22的一端面14。藉此,讓端面14與延伸柱15的位置配合晶片設置,以加強本發明預成型導電柱結構10與晶片接鏈之能力。
同理,再參考圖19至圖20、圖22所示,也可透過對第一金屬板體12或第二金屬板體13之不同部分進行不同參數的蝕刻處理,以令第一金屬柱122在另一端具有裸露且齊平於封裝體2的頂面21的端面14’或突出於封裝體2的頂面21的延伸柱15’,第二金屬柱132在另一端具有裸露且齊平於封裝體2的底面22的端面14’或突出於封裝體2的底面22的延伸柱15’。藉此,讓端面14’或延伸柱15’的位置配合晶片設置,以加強本發明預成型導電柱結構10與晶片接鏈之能力。
綜上所述,本發明之預成型導電柱結構及其製作方法,亦未曾見於同類產品及公開使用,並具有產業利用性、新穎性與進步性,完全符合專利申請要件,爰依專利法提出申請,敬請詳查並賜准本案專利,以保障發明人之權利。
10:預成型導電柱結構
14:端面
2:封裝體
21:頂面
23:貫穿孔

Claims (13)

  1. 一種預成型導電柱結構,包括:複數導電柱,彼此直立設置且間隔並列;以及一封裝體,包覆在該複數導電柱的外部,該封裝體具有一頂面及一底面,每一該導電柱的一端裸露於該頂面及另一端裸露於該底面;其中,該封裝體設有複數貫穿孔,每一該導電柱包含嵌固於各該貫穿孔且上、下相疊焊接的一第一金屬柱及一第二金屬柱。
  2. 如請求項1所述之預成型導電柱結構,其中該第一金屬柱與該第二金屬柱在相互遠離的兩端具有裸露且齊平於該頂面與該底面的二端面,每一該第一金屬柱自兩端朝中間逐漸縮減外周緣尺寸,每一該第二金屬柱自兩端朝中間逐漸縮減外周緣尺寸。
  3. 如請求項1所述之預成型導電柱結構,其中該第一金屬柱與該第二金屬柱在相互遠離的兩端延伸有裸露且突出於該頂面與該底面的二延伸柱,每一該第一金屬柱自兩端朝中間逐漸縮減外周緣尺寸,每一該第二金屬柱自兩端朝中間逐漸縮減外周緣尺寸,每一該延伸柱自兩端朝中間逐漸縮減外周緣尺寸。
  4. 如請求項1所述之預成型導電柱結構,其中該第一金屬柱與該第二金屬柱在相互遠離的一端具有裸露且齊平於該頂面與該底面之其一者的一端面及另一端具有裸露且突出於該頂面與該底面之另一者的一延伸柱,每一該第一金屬柱自兩端朝中間逐漸縮減外周緣尺寸,每一該第二金屬柱自兩端朝中間逐漸縮減外周緣尺寸,每一該延伸柱自兩端朝中間逐漸縮減外周緣尺寸。
  5. 如請求項2、3或4所述之預成型導電柱結構,其中每一該端面為一平面或由外周緣至中心點逐漸凹陷的一凹弧面。
  6. 如請求項3或4所述之預成型導電柱結構,其中每一該延伸柱的末端面為一平面或由外周緣至中心點逐漸凹陷的一凹弧面。
  7. 一種預成型導電柱結構的製作方法,其步驟包括:a)提供一金屬板體,對該金屬板體進行蝕刻處理,以令該金屬板體在一面形成有一被蝕刻面及留存於該被蝕刻面上的複數金屬柱;b)對該金屬板體進行封裝處理,以令一封裝體結合於該金屬板體上,該封裝體包覆該被蝕刻面與該複數金屬柱的外周面,每一該金屬柱在一端具有裸露且齊平於該封裝體的頂面的一端面;以及c)對該金屬板體進行去除處理,以令每一該金屬柱在另一端具有裸露且齊平於該封裝體的底面的一端面,將該預成型導電柱結構出貨至客戶端進行單晶封裝製程後段。
  8. 一種預成型導電柱結構的製作方法,其步驟包括:a)提供一金屬板體,對該金屬板體進行蝕刻處理,以令該金屬板體在一面形成有一被蝕刻面及留存於該被蝕刻面上的複數金屬柱;b)對該金屬板體進行封裝處理,以令一封裝體結合於該金屬板體上,該封裝體包覆該被蝕刻面與該複數金屬柱的外周面,每一該金屬柱在一端具有裸露且齊平於該封裝體的頂面的一端面;以及d)中,對該金屬板體進行蝕刻處理,以令每一該金屬柱在另一端延伸有裸露且突出於該封裝體的底面的一延伸柱,將該預成型導電柱結構出貨至客戶端進行單晶封裝製程後段。
  9. 一種預成型導電柱結構的製作方法,其步驟包括:e)提供一第一金屬板體,對該第一金屬板體進行蝕刻處理,以令該第一金屬板體在一面形成有一第一被蝕刻面及留存於該第一被蝕刻面上的複數第一金屬柱; f)提供一第二金屬板體,對該第二金屬板體進行蝕刻處理,以令該第二金屬板體在一面形成有一第二被蝕刻面及留存於該第二被蝕刻面上的複數第二金屬柱;g)將該複數第一金屬柱與該複數第二金屬柱上、下相疊,並使各該第一金屬柱的一端與各該第二金屬柱的一端焊接;以及h)對該第一金屬板體與該第二金屬板體進行封裝處理,以令一封裝體結合於該第一金屬板體與該第二金屬板體之間,該封裝體包覆該第一被蝕刻面、該第二被蝕刻面、該複數第一金屬柱的外周面與該複數第二金屬柱的外周面。
  10. 如請求項9所述之預成型導電柱結構的製作方法,其更包括在h)步驟之後的一步驟i),步驟i)中,對該第一金屬板體與該第二金屬板體進行去除處理,以令每一該第一金屬柱與每一該第二金屬柱在另一端具有裸露且齊平於該封裝體的頂面與底面的二端面。
  11. 如請求項9所述之預成型導電柱結構的製作方法,其更包括在h)步驟之後的一步驟j),步驟j)中,對該第一金屬板體與該第二金屬板體進行蝕刻處理,以令每一該第一金屬柱與每一該第二金屬柱在另一端延伸有裸露且突出於該封裝體的頂面與底面的二延伸柱。
  12. 如請求項9所述之預成型導電柱結構的製作方法,其更包括在h)步驟之後的一步驟k),步驟k)中,對該第一金屬板體與該第二金屬板體之其一者進行去除處理及另一者進行蝕刻處理,以令每一該第一金屬柱與每一該第二金屬柱在另一端具有裸露且齊平於該封裝體的頂面與底面之其一者的一端面及裸露且突出於該封裝體的頂面與底面之另一者的一延伸柱。
  13. 如請求項9所述之預成型導電柱結構的製作方法,其中步驟g)中,先在該複數第二金屬柱的末端刷錫,再將該複數第一金屬柱與該複數第二 金屬柱上、下相疊,並提高環境溫度,使各該第一金屬柱的一端與各該第二金屬柱的一端透過錫加熱熔化後焊接。
TW111107756A 2022-03-03 2022-03-03 預成型導電柱結構及其製作方法 TWI807665B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW111107756A TWI807665B (zh) 2022-03-03 2022-03-03 預成型導電柱結構及其製作方法
CN202310038345.5A CN116705735A (zh) 2022-03-03 2023-01-09 预成型导电柱结构及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111107756A TWI807665B (zh) 2022-03-03 2022-03-03 預成型導電柱結構及其製作方法

Publications (2)

Publication Number Publication Date
TWI807665B true TWI807665B (zh) 2023-07-01
TW202336928A TW202336928A (zh) 2023-09-16

Family

ID=87842075

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111107756A TWI807665B (zh) 2022-03-03 2022-03-03 預成型導電柱結構及其製作方法

Country Status (2)

Country Link
CN (1) CN116705735A (zh)
TW (1) TWI807665B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201737439A (zh) * 2016-04-07 2017-10-16 艾馬克科技公司 半導體封裝及其製造方法
TW201939696A (zh) * 2018-03-06 2019-10-01 矽品精密工業股份有限公司 電子封裝件及其製法
TW202036808A (zh) * 2019-03-18 2020-10-01 矽品精密工業股份有限公司 電子封裝件及其製法
TW202044517A (zh) * 2019-05-23 2020-12-01 矽品精密工業股份有限公司 電子封裝件及其製法
TW202123404A (zh) * 2019-12-13 2021-06-16 矽品精密工業股份有限公司 電子封裝件及其製法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201737439A (zh) * 2016-04-07 2017-10-16 艾馬克科技公司 半導體封裝及其製造方法
TW201939696A (zh) * 2018-03-06 2019-10-01 矽品精密工業股份有限公司 電子封裝件及其製法
TW202036808A (zh) * 2019-03-18 2020-10-01 矽品精密工業股份有限公司 電子封裝件及其製法
TW202044517A (zh) * 2019-05-23 2020-12-01 矽品精密工業股份有限公司 電子封裝件及其製法
TW202123404A (zh) * 2019-12-13 2021-06-16 矽品精密工業股份有限公司 電子封裝件及其製法

Also Published As

Publication number Publication date
CN116705735A (zh) 2023-09-05
TW202336928A (zh) 2023-09-16

Similar Documents

Publication Publication Date Title
TWI469289B (zh) 半導體封裝結構及其製法
TWI451546B (zh) 堆疊式封裝結構、其封裝結構及封裝結構之製造方法
JP3787295B2 (ja) 半導体装置
TWI500130B (zh) 封裝基板及其製法暨半導體封裝件及其製法
TWI455269B (zh) 晶片封裝結構及其製作方法
JP2009105334A (ja) 半導体装置及びその製造方法
TWI376778B (en) Package and fabricating method thereof
KR101677739B1 (ko) 반도체 패키지 및 그의 제조방법
JP6577373B2 (ja) リードフレーム及びその製造方法、半導体装置
JP2003338518A (ja) 半導体チップのバンプ及びその製造方法
US10811378B2 (en) Electronic package and manufacturing method thereof
TWI807665B (zh) 預成型導電柱結構及其製作方法
JP3360669B2 (ja) 半導体パッケージ素子、3次元半導体装置及びこれらの製造方法
TWI529876B (zh) 封裝堆疊結構及其製法
TWI688017B (zh) 晶片封裝結構及其製造方法
TWI575682B (zh) 晶片封裝結構及堆疊式晶片封裝結構
TW201108373A (en) Semiconductor device and method for manufacturing the same
JP3171176B2 (ja) 半導体装置およびボール・グリッド・アレイ製造方法
TWI637471B (zh) 封裝結構及其製作方法
JP2009158908A (ja) 半導体装置及びその製造方法
TWI441296B (zh) 封裝結構及其製法
TWM589900U (zh) 具有外凸微型引腳的半導體封裝元件
JP2007173655A (ja) 半導体装置
JP2015026638A (ja) 半導体チップ、半導体チップの接合方法及び半導体装置の製造方法
JP4353715B2 (ja) 半導体パッケージの製造方法