SU824420A1 - Устройство дл умножени следовани иМпульСОВ - Google Patents

Устройство дл умножени следовани иМпульСОВ Download PDF

Info

Publication number
SU824420A1
SU824420A1 SU792795839A SU2795839A SU824420A1 SU 824420 A1 SU824420 A1 SU 824420A1 SU 792795839 A SU792795839 A SU 792795839A SU 2795839 A SU2795839 A SU 2795839A SU 824420 A1 SU824420 A1 SU 824420A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
inputs
additional
Prior art date
Application number
SU792795839A
Other languages
English (en)
Inventor
Николай Алексеевич Чеботарев
Виктор Ошерович Лоткин
Юрий Инокентьевич Михеев
Original Assignee
Специальное Конструкторское Бюропромышленной Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюропромышленной Автоматики filed Critical Специальное Конструкторское Бюропромышленной Автоматики
Priority to SU792795839A priority Critical patent/SU824420A1/ru
Application granted granted Critical
Publication of SU824420A1 publication Critical patent/SU824420A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ УМНОЖНИЯ .ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВл  3anoMKHaFJiij,ero уетррйства и линие задержки, часть которой подключена входу считыва 1и  первого счетчика, конец - к входом установки нул  делител  и первого счетчика, а также ко второму входу элемента I-UUI . Heдocтaткa ш данного устройства  вл ютс  нестабильность фазы-выходных импульсов умножител , невозможность получени  дробных коэффициентов умножени  и то,что при поступле нии на его вход одиночного импульса на выходе по вл етс  бесконечна  последовательность импудьсов, что создает определенные трудности при использовании его в логических устройствах . Цель кзобретени  - расширешш фу циональпь1Х возможностей устройства при одновременном новьадехАи стабиль ности его работы. Поставленна  цель достигаетс , те что Б устройство дл  умножени  част ты следовани  иь пульсов,-содержащее формпровател.ь импульсов, первый выход которого подключен к первым вхо дам делител  частоты импульсов и пе вого счетчика импульсов, выходы которого соединены со входам-i блока пам ти, второй вход - с выходом делител  частоты импульсов, генератор опорного напр ;кенл-   и второй счетчик импульсов, введены дополнитшть .ные. делители частоты, D-триггер, счетный триггер, элементы И и допол нительный формирователь имп-ульсов, причем второй выход формировател  импульсов соединен с С входом О-трйггера , выход которого подключен ко входу дополнительного формировател  импульсов и к одному из входов первого элемента И, второй вход которого соединен с первым входом второ го элемента И, йторой вход которого подключен ко входу формировател  им пульсов , а выход - ко второму входу делител  частоты импульсов, и. с вы ходом опорного гёнерато-ра, выходы дополнительного формировател  импульсов подключены к первьм входам дополнительных делителей частоты , второй вход первого из которых соединен с выходом первого элемента И, а выход - со входом второго счет чика импульсов, входь которого подключены к соответствующш з выходам блока пам ти, а- выходы через блок вы влени  ИСХ9ДНОГО состо ни  -к входу блока пам ти, входу с.уетного триггера и второму входу второго до полнительного делител  частоты, выход которого через переключатель подключен к Р.зходу О-триггера. На чертеже представлена .структурна  электрическа  схема устройства. Устройство дл  умножени  частоты следовани  импульсов содержит формирователь 1 импульсов, который формирует импульсы по фронтам входного импульса, элемент И 2, один вход которого подключен к выходу опорного генератора 3, D-триггер 4, С-вход которого соединен с одним из выходов формировател  i, а выход - с одним из входов элемента И 5 и со входом дополнительного формировател  6 импульсов , один из выходов которого и выход элемента И 5 подключены к соответствующим входам первого дополнительного делител  7 частоты, осуществл ющего деление на число, другой выход дополнительного формировател  6 импульсов соединен с вторым дополнительным делителем 8 частоты, осуществл ющим деление на 2а , другой выход фор «1ровател  1 импульсов подключен к одному из входов делител  9 частоты, осуществл ющего деление на число т, и к одному из входов первого счетчика 10 импульсов, другим входом соединенного с выходом делит.ел  9 частоты, другой кход которого подключен к выходу элемента И 2. Выходы счетчика 10 соединены со входаг-и блока 1 1 пам ти, выходы которого подключены к соответствующим входам второго счетчика 12 вычитающего , один из входов которого соединен с выходом делител  7 частоты, а выход - со входами блока 13 вы влени  исходного состо ни , осуществл ющего вы вление исходного состо ни  счетчика 12. Выход блока 13 вы вленн  исходного состо ни  подключен к другому входу делител  8 частоты, к соответствующему входу блока 11 пам ти и ко входу счетного триггера 14, Переключатель обозначен позицией 15. Предлагаемое устройство при подаче на его вход импульсного сигнала может работать s двух режимах: а)формирование одиночного импульса или конечной последовательности импульсов; б)формирование бесконечной последовательности импульсов. . Работа устройства в первом режиме происходит следующим образом.. Опорный генератор 3 формирует пос ледовательность пр моугольных импуль сов, следующих с частотой f, значительно превышающей возможную частоту входных сигналов. Эта последовательность поступает на первые входы элементов И 2 и 5, на вторые входы которых подаетс  входной си1нал и выходной сигнал D-триггера 4 соответственно . В исходном состо нии при отсутствии входного сигнала оба элемента И заперты, и сигналы с опорного генера тора 3 на входы делителей 7 и 9 частоты не проход т. При поступлении входного импульса по его переднему фронту формирователь 1 формирует сиг нал Сброс, устанавливающий делител 9 частоты в исходное состо ние. Одновременно на другой вход элемента И 2 подаетс  разрешающий сигнал, и Импульсы .опорной частоты с генератор 3 начинают поступать на вход делител  9 частоты, имеющего коэффициент делени  т. Последовательность импуль сов с частотой f/mc выхода делител  9 поступает на вход счетчика 10. За врем  действи  входного импульса дли л „ IQ записывае тельностью i. в счетчике с  число импульсов, равное По окончании действи  входного сигнала прохождение импульсов на вход счетчика 0 прекращаетс , а его содержимое переписываетс  в блок. 1I па м ти сигналов разрешением сооветству ющим отсутствию входного сигнала, и в вычитающий счетчик 12 потенциалом с блока 13 вы влени  исходного состо ни  . По заднему фронту входного импуль са формирователь 1 формирует кратковременшлй сигнал, устанавливающий О-триггер 4 в положение Л. По переднему фронту сигнала с выхода Dтриггера 4 формирователь 6 импульсов формирует сигнал, устанавливающий де литель 7 частоты, имеющий коэффициен делени  п, в исходное состо ние. D-триггер 4, наход щийс  в состо вши 1, вьщает на второй вход элемента И 5 разрешающий сигнал, и импульсы опорной частоты с генератора 3 поступают на вход делител  7 частоты , который выдает импульсы с частотой f/п S поступающие на вход вычитакндего счетчика 12, устанавливающегос  в исходное состо ние при постуштаиии в него , импульсов. Пр этом блок 13 вы влени  исходного состо ни  выдает сигнал на блок 11 пам ти , по которому осуществл етс  запись содержимого блока I1 пам ти в вычитающий счетчик 12, и процесс работы контура; вычитающий счетчик 12блок 13 вы влени .исходного состо  ни -блок 1 1 пам ти - вычитающий счетчик 12 повтор етс . Выходной сиггегл блока 13 вы влени  исходного состо ни  подаетс  на счетный вход триггера 14, формирующего последовательность выходных импульсов длительностью Q.i / i /i-jn . вых m / n П1 При поступлении на вход устройства очередного вводного импульса в счетчик 13 записываетс  число импульсов, соответствующее длительности нового входного сигнала. Это число по окончании действи  входного импульса переписываетс  в блок 11 пам ти, а оче- едным импульсом с блока 13 вы влени  исходного состо ни  - в вычитаю1 щй счетчик 12. Таким образом исключаетс  фазо-импульсна  модул ци  вы-ходного сигнала, поскольку формирование новой последовательности начинаетс  по моменту завершени  формировани  предыдущей последовательности. Во втором режиме переключатель S находитс  в положений Вкл. При этом сигналом с выхода делител  8 частоты имеющего коэффициент делени  2а, где а - любое целое , D-триггер 4 устанавливаетс  в состо ние , на вход элемента И 5 подаетс  запрещающий сигнал, и поступление импульсов с генератора 3 на вход вычитаю:цего счетчика 12 прекращаетс . При коэффициенте делени , равном 2, на выходе триггера 14 формируетс  импульс длительностью . По заднему фронту импульса с выхода D-триггера 4 формирователь 6 формирует сигч нал, устанавливающий делитель 8 частоты в исходное состо ние. Таким образом , устройство подготавливаетс  к приему следующего входного сигнала. Предлагаемое устройство позвол ет при поступлении на его вход пр моугольных импульсов получить на выходе либо заданное число импульсов длительностью и скважностью,близкой: к 2, либо неограниченную последователоность таких импульсов. При этом повьшаетс  стабильность устройства

Claims (2)

  1. Формула изобретения
    Устройство для умножения частоты следования импульсов, содержащее входной формирователь импульсов, первый выход которого подключен к первым входам делителя частота импульсов й первого счетчика импульсов, выходы которого соединены со входами блока памяти, второй вход-с выходом делителя частоты импульсов, генератор опорного напряжения и второй счетчик импульсов, отличающееся тем, что, с целью расширения функциональных возможностей устройства при одновременном повышении стабильности его работы, в него введены дополнительные делители частота, D-триггер, счетный триггер, элементы И и дополнительный формирователь импульсов, причем второй выход формирователя импульсов соеди· йен с С-входом D-триггера, выход которого подключен ко входу дополнительного формирователя импульсов и
    824420 8 к одному из входов первого элемента И, второй вход которого соединен с , первым входом второго элемента И, второй вход которого подключен ко 5 входу формирователя импульсов, а выход - ко второму входу делителя частоты импульсов, и с выходом опорного генератора, выходы дополнительного формирователя импульсов подключены 10 к первым входам дополнительных делителей частоты, второй вход первого из которых соединен с выходом первого элемента И, а выход - со входом второго счетчика импульсов, входы 15 которого подключены к соответствующим выходам блока памяти, а выходы через блок выявления исходного состояния - к входу блока памяти, входу счетного триггера и второму входу
  2. 2о второго дополнительного делителя частоты, выход которого через переключатель подключен к R-входу D-триггера
SU792795839A 1979-07-11 1979-07-11 Устройство дл умножени следовани иМпульСОВ SU824420A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792795839A SU824420A1 (ru) 1979-07-11 1979-07-11 Устройство дл умножени следовани иМпульСОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792795839A SU824420A1 (ru) 1979-07-11 1979-07-11 Устройство дл умножени следовани иМпульСОВ

Publications (1)

Publication Number Publication Date
SU824420A1 true SU824420A1 (ru) 1981-04-23

Family

ID=20840445

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792795839A SU824420A1 (ru) 1979-07-11 1979-07-11 Устройство дл умножени следовани иМпульСОВ

Country Status (1)

Country Link
SU (1) SU824420A1 (ru)

Similar Documents

Publication Publication Date Title
GB1516815A (en) Frequency multiplier
US4068181A (en) Digital phase comparator
SU824420A1 (ru) Устройство дл умножени следовани иМпульСОВ
US4157500A (en) Multiperiodical phasemeter
US3046485A (en) Bi-stable switching circuit with pulse overlap discrimination
SU372717A1 (ru) ВСЕСОЮаНАЯ i
SU815862A1 (ru) Частотный дискриминатор
SU402824A1 (ru) Двухполупериодный цифровой фазометр
SU577527A1 (ru) Устройство дл умножени частот
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU1293790A1 (ru) Синхронизатор с посто нным временем опережени
SU750708A1 (ru) Цифровой генератор инфранизкой частоты
SU1223343A1 (ru) Цифровой управл емый фазовращатель
SU1059659A1 (ru) Цифровой частотный детектор
SU1666970A1 (ru) Дискретное фазосдвигающее устройство
SU788409A1 (ru) Устройство фазировани
SU648976A1 (ru) Дискретный нуль-орган
US3370180A (en) Decimal storage apparatus employing transistor monostable multivibrator
SU1083330A1 (ru) Умножитель частоты
SU822348A1 (ru) Преобразователь код-временной интервал
SU1388860A1 (ru) Устройство дл умножени частоты на коэффициент
SU1013952A1 (ru) Цифровой умножитель частоты следовани импульсов
SU366579A1 (ru) Устройство для измерения отношения частот следования импульсов бинарного сигнала и помехи
SU1072755A1 (ru) Умножитель частоты следовани импульсов
SU436295A1 (ru) Анализатор относительных фазовых сдвигов