SU584323A1 - Устройство дл контрол блоков передачи информации - Google Patents

Устройство дл контрол блоков передачи информации

Info

Publication number
SU584323A1
SU584323A1 SU7502175308A SU2175308A SU584323A1 SU 584323 A1 SU584323 A1 SU 584323A1 SU 7502175308 A SU7502175308 A SU 7502175308A SU 2175308 A SU2175308 A SU 2175308A SU 584323 A1 SU584323 A1 SU 584323A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
additional
trigger
counter
Prior art date
Application number
SU7502175308A
Other languages
English (en)
Inventor
Виктор Григорьевич Бормот
Елена Ивановна Воробьева
Валентина Михайловна Мордовкина
Original Assignee
Предприятие П/Я А-7460
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7460 filed Critical Предприятие П/Я А-7460
Priority to SU7502175308A priority Critical patent/SU584323A1/ru
Application granted granted Critical
Publication of SU584323A1 publication Critical patent/SU584323A1/ru

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

1
Изобретение относитс  к области автоматики и вычислительной техники, а именно к устройствам дл  обнарзжеин  иеисправностей в устройствах, преобразовани  скорости передачи информации.
В области автоматики и вычислительной техники часто используетс  устройство, выполн ющее задачу преобразоваии  скорости передачи информации при осуществлении приемопередачи информации между устройствами с различиыми скорост ми работы, основным узлом которого  вл етс  накопитель. Причем во многих случа х услови  сопр жени  требуют установки в устройстве преобразовани  скоростн передачи информации двух переключающихс  буферных накопителей, работающих поочередно то в режиме записи, то в режиме считывани .
В процессе функциоиироваии  устройства преобразовани  скорости передачи информации в составе сложных систем очень важным  вл етс  обеспечение исправности этих устройств . Дл  этого необходимо располагать достаточио эффективными средствами контрол , способными не только обнаружить наличие неисправностей , но и указывать их местонахождение . Одним из таких средств  вл етс  контроль устройства с помощью испытательных программ. Дл  контрол  устройства преобразовани  скорости передачи информации требуетс  специальное ус1ройство, которое формировало бы проверочный тест, кодовые комбинации которого измен лись бы по определенному закону, дл  записи в один накопитель , одновременно считывало бы информацию из другого накопител  и анализировало бы резз льтаты прохождени  проверочного теста через каждый накопитель контролируемого устройства.
Известны устройства дл  контрол  блоков передачи информации, содержащее триггеры, блок сравнени  кодов, элементы И и блок неравнозначности 1, и з стройство дл  контрол  блоков передачи информации, содержащее счетчик адреса, логические элементы, элементы задержки, регистры управлени  и контрол , блок фиксации ощибки 2.
Педостатком известного устройства дл  контрол  блоков передачи информации  вл етс 
отсутствие возможности диагностики неисправности его, так как анализирз етс  прохождение не каждого слова проверочного теста через объект контрол , а всего теста по сумме слов теста. Недостатком второго известного устройства дл  контрол  блоков передачи информации  вл етс  отсутствие контрол  программной части устройств преобразовани  скорости передачи информации, осз-ществл ющей подключение накопителей то на запись, то на
считывание, так как оно не осзществл ет одновременно с выдачей проверочного теста в контролируемое устройство прием из контролируемого устройства и анализ информации, посланной в него за предшествующий период времени.
Наиболее близким решением к предлагаемому  вл етс  устройство дл  контрол  блоков передачи информации, содержаш,ее провер емый и эталонный блоки, блок сравнени , два элемента И, элемент задержки, стробирующий элемент И, элемент ИЛИ, счетчик, дешифратор , генератор импульсов, триггер, кнопки пуска и сброса, причем выходы провер емого и эталонного блоков соединены с входами блока сравнени , выход которого соединен с первым входом первого элемента И, выход первого элемента И соединен с первым входом элемента ИЛИ, выход которого соединен с нулевым входом триггера, единичный выход триггера соединен с первым входом второго элемента И, второй вход которого через контакты кнопки пуска соединен с выходом генератора импульсов, выход генератора импульсов через контакты кнопки сброса соединен с единичным входом триггера и с установочным входом счетчика , первый выход которого соединен с дешифратором , первый выход дешифратора соединен с первым входом стробирующего элемента И, второй вход которого соединен с выходом элемента задержки и вторым входом первого элемента И, выход стробирующего элемента И соединен с первым входом провер емого и эталонного блоков 3.
Недостатком этого устройства  вл етс  недостаточно полный контроль объекта, представл ющего собой блок передачи информации , осуществл ющего преобразование скорости передачи информации с двум  буферными накопител ми, так как не осуществл етс  формирование проверочного теста дл  записи одного кадра в провер емую схему с одновременным считыванием и анализом результатов прохождени  предшествующего кадра из провер емой схемы, что необходимо дл  контрол  такого устройства преобразовани  скорости.
Целью изобретени   вл етс  расширение функциональных возможностей устройства.
Это достигаетс  тем, что устройство дополнительно содержит блок проверочного теста, делитель частоты, счетчик количества слов, два дополнительных элемента И,: два дополнительных элемента задержки, два дополнительных триггера, два дополнительных элемента ИЛИ, причем второй выход дешифратора соединен с первым входом первого дополнительного элемента ИЛИ, второй вход которого соединен с нулевым входом второго дополнительного триггера, с установочным входом делител  частоты, с единичным входом триггера , выход первого дополнительного элемента ИЛИ соединен с единичным входом первого дополнительного триггера, нулевой вход которого соединен с выходом второго дополнительного элемента ИЛИ, первый выход счетчика количества слов соединен с первым входом второго дополнительного элемента ИЛИ, второй вход которого соединен со вторым выходом счетчика количества слов и единичным входом второго дополнительного триггера, выход первого дополнительного элемента И соединен с входом блока проверочного теста и со счетным входом счетчика количества слов, выход второго элемента И соединен со счетным входом делител  частоты и первым входом первого дополнительного элемента И, второй вход которого соединен с выходом первого дополнительного элемента задержки, единичный выход первого дополнительного триггера соединен с входом первого донолнительного элемента задержки, выход делител  частоты соединен с первым входом второго дополнительного элемента И, второй вход которого соединен с выходом второго дополнительного элемента задер}кки, единичный выход второго дополнительного триггера соединен с входом второго дополнительного элемента задержки, выход блока проверочного теста соединен со вторым входом провер емого блока.
На чертеже приведена функциональна  схема предлагаемого устройства.
Устройство дл  контрол  блоков передачи информации содержит провер емый блок 1, эталонный блок 2, блок сравнени  3,; первый элемент И 4, элемент задержки 5, стробирующий элемент И 6, первый дополнительный элемент И 7, счетчик 8, дешифратор 9у первый дополнительный элемент ИЛИ 10, первый дополнительный триггер И, второй донолнительный элемент ИЛИ 12, делитель частоты 13, второй дополнительный элемент задержки 14, второй дополнительный триггер 15, счетчик количества слов 16, блок проверочного теста 17, второй дополнительный элемент И 18, второй элемент И 19, первый дополнительный элемент задержки 20, элемент ИЛИ 21, триггер 22, генератор импульсов 23, кнопка пуска 24, кнопка сброса 25. Идентичные выходы блоков 1 и 2 подключены; |К ,входам блока сравнени  3, выход которого соединен с первым входом первого элемента И 4. Второй вход первого элемента И 4 соединен с выходом элемента задержки 5 и входом стробирующего элемента И 6, выход которого соединен с первыми входами провер емого 1 и эталонного 2 блоков. Вход элемента задержки 5 соединен с выходом второго дополнительного элемента И 18 и со счетным входом счетчика 8. Иервый выход счетчика 8 соединен с входом дешифратора 9, первый выход которого соединен с первым входом стробирующего элемента И 6, а второй выход соединен с первым входом первого дополнительного элемента ИЛИ 10. Выход первого дополнительного элемента ИЛИ 10 соединен с единичным входом первого дополнительного триггера 11, нулевой вход которого соединен с выходом второго дополнительного элемента ИЛИ 12. Первый вход второго дополнительного элемента И 18 соединен с выходом делител  частоты 13, а второй вход
соединен через второй дополнительный элемент задержки 14 с единичным выходом второго дополнительного триггера 15. Импульсный выход последнего разр да счетчика количества слов 16 соединен с первым входом второго дополнительного элемента ИЛИ 12, а импульсный выход предпоследнего разр да этого счетчика соединен со вторым входом второго дополнительного элемента ИЛИ 12 и с единичным входом второго дополнительного триггера 15. Вход счетчика количества слов 16 и вход блока проверочного теста 17 соединены с выходом первого донолнительного элемента И 7, первый вход которого соединен с ьыходом второго элемента И 19 и вторым входом делител  частоты 13, а второй вход - с выходом первого дополнительного элемента задержки 20. Вход первого дополнительного элемента задержки 20 подключен к единичному выходу первого дополнительного триггера 11. Первый вход элемента ИЛИ 21 соединен с выходом первого элемента И 4, второй вход- с импульсным выходом последнего разр да счетчика 8, а выход - с нулевым входом триггера 22. Единичный выход триггера 22 соединен с первым входом второго элемента И 19, второй вход которого через контакты кнопки пуска 24 подключен к выходу генератора импульсов 23. Выход генератора импульсов 23 подключен также через контакты кнопки сброса 25 к нулевым входам счетчика 8, делител  частоты 13, второго дополнительного триггера
15,счетчика количества слов 16 и единичному входу триггера 22.
Устройство работает следующим образом. При нажатии кнопки сброса 25 счетчики 8 и
16,делитель частоты 13 и триггер 15 устанавливаютс  в нулевое состо ние, а триггер 22 устанавливаетс  в единичное состо ние, при котором на первом входе элемента И 19 по витс  потенциал, разрешающий ирохождение через этот элемент импульсов по второму входу.
Одновременно в единичное состо ние устанавливаетс  триггер И, в результате чего на втором входе элемента И 7 по витс  потенциал , разрещающий прохождение импульсов по первому входу этого элемеита.
При нажатии кнопки пуска 24 импульсы генератора 23, пройд  через элемент И 19, иосту п т на вход делител  частоты 13 и на первый вход элемента И 7. С выхода элемента И 7 импульсы будут следовать на вход блока проверочного теста 17, образу  в нем слова кадра проверочного теста и стробиру  запись каждого слова в провер емый блок 1.
Одновременно с выхода элемента И 7 импульсы будут поступать на вход счетчика 16, отсчитывающего количество слов каждого кадра проверочного теста. Как только на вход счетчика 16 поступит столько импульсов, сколько слов в кадре, все разр ды счетчика 16, кроме последнего, установ тс  в нулевое состо ние , тирггер 11 также установитс  в нулевое состо ние, а тригер 15 в единичное состо ние. В результате этого на входе элемента И 7 будет присутствовать потенциал, запрещающий прохождение имиульсов на вход блока проверочного теста 17 и на вход счетчика 16, а на входе элемента И 18 по витс  потенциал, разрешающий прохождение импульсов из делител  частоты 13 на вход счетчика 8 и через элемент задержки 5 на вход стробирующего элемеита И 6 и вход элемента И 4. Па другой вход стробирующего элемента И 6 будут поступать сигналы с выхода дещифратора 9. При этом сигналами с выхода стробирующего элемента И 6 будет происходить считывание информации из провер емого 1 и эталонного 2 блоков в блок сравнени  3 дл  поразр дного сравнени  каладого слова. Первым же сигналом с выхода дещифратора 9 триггер И установитс  в «1, импульсы с выхода элемента И 7 будут поступать на вход счетчика 16 и вход блока проверочного теста 17 и начнетс  формирование и запись второго кадра проверочного теста в провер емый блок 1 при одновременном считываиии иервого кадра из провер емого 1 и эталонного 2 блоков в блок сравнени  3.
После того как на вход счетчика 16 поступит количество импульсов, равное удвоенному количеству слов кадр, счетчик 15 переполнитс  и импульс переполнени  этого счетчика снова установит триггер 11 в нулевое состо ние.
Аналогично счетчик 8 после поступлени  на его вход количества импульсов, равное удвоенному количеству слов кадра проверочного теста с импульсного выхода последнего разр да, выдает импульс переполнени , который через элемент ИЛИ 21 установит триггер 22 в нулевое состо иие, в результате чего на первом входе элемента И 19 установитс  потенциал, запрещающий прохождение импульсов через этот элемент, и устройство прекратит свою работу.
При иесоответствии слова из провер емого блока эталонно.му блок сравнени  3 выдает сигнал, который через элемент И 4 и элемент ИЛИ 21 переключит триггер 22 в иулевое состо ние , в результате чего устройство прекратит свою работу, а число в счетчике 8 покажет, в каком из двух накопителей и в какой его  чейке зафиксирована неисправность.
По сравнению с известными в предлагаемом устройстве расширены функциональные возможности , так как реализован более полный контроль блока передачи информации, осуществл ющего согласование скорости передачи информации с двум  иереключающимис  буферными накопител ми.

Claims (3)

  1. Формула изобретени 
    Устройство дл  контрол  блоков передачи информации, содержащее провер емый и эталонный блоки, блок сравнени , два элемента И, элемент задержки, стробирующий элемент И, элемент ИЛИ, счетчик, дешифратор, генератор импульсов, триггер, кнопки пуска и сброса , причем выходы провер емого и эталонного блоков соединены с входами блока сравненн , выход которого соединен с первым входом иервого элемента И, выход первого элемента И соединен с первым входом элемента ИЛИ, выход которого соединен с нулевым входом григгера, единичный выход триггера соединен с первым входом второго элемента И, второй вход которого через контакты кнопки пуска соединен с выходом генератора импульсов, выход генератора импульсов через контакты кнопки сброса соединен с единичным входом триггера и с установочным входом счетчика, первый выход которого соединен с дешифратором, первый выход дешифратора соединен с первым входом стробируюшего элемента И, второй вход которого соединен с выходом элемента задержки и вторым входом первого элемента И, выход стробируюш,его элемента И соединен с первым входом провер емого и эталонного блоков, отличаю ш,еес  тем, что, с целью расширени  функциональных возможностей, оно дополнительно содержит блок проверочного теста, делитель частоты, счетчик количества слов, два дополнительных элемента И, два дополнительных элемента задержки, два дополнительных триггера, два дополнительных элемента ИЛИ, причем второй выход дешифратора соединен с первым входом первого дополнительного элемента ИЛИ, второй вход которого соединен с нулевым входом второго дополнительного триггера, с установочным входом делител  частоты, с единичным входом триггера, выход первого дополнительного элемента ИЛИ соединен с единичным входом первого дополнительного триггера, нулевой вход которого соединен с выходом второго дополнительного элемента ИЛИ, первый выход счетчика количества слов соединен с первым входом второгодополнительного элемента ИЛИ, второй вход которого соединен со вторым выходом счетчика количества слов и единичным входом второго дополнительного триггера, выход первого дополнительного элемента И соединен с входом блока проверочного теста и со счетным входом счетчика количества слов, выход второго элемента И соединен со счетным входом делител  частоты и первым входом нервого дополнительного элемента И, второй вход которого соединен с выходом первого дополнительного элемента задержки , единичный выход первого дополнительного триггера соединен с входом первого дополнительного элемента задержки, выход делител  частоты соединен с первым входом второго дополнительного элемента И, второй вход которого соединен с выходом второго дополнительного элемента задерл ки, единичный выход второго дополнительного триггера соединен с входом второго дополнительного элемента задержки, выход блока проверочного теста соединен с вторым входом провер емого блока. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 330453, кл. G 06 F 11/02, 1970.
  2. 2.Авторское свидетельство СССР № 341087, кл. G ПС 29/00, 1970.
  3. 3.Авторское свидетельство СССР № 238236, кл. G 06 F 11/00, 1967.
SU7502175308A 1975-09-25 1975-09-25 Устройство дл контрол блоков передачи информации SU584323A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7502175308A SU584323A1 (ru) 1975-09-25 1975-09-25 Устройство дл контрол блоков передачи информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7502175308A SU584323A1 (ru) 1975-09-25 1975-09-25 Устройство дл контрол блоков передачи информации

Publications (1)

Publication Number Publication Date
SU584323A1 true SU584323A1 (ru) 1977-12-15

Family

ID=20632693

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7502175308A SU584323A1 (ru) 1975-09-25 1975-09-25 Устройство дл контрол блоков передачи информации

Country Status (1)

Country Link
SU (1) SU584323A1 (ru)

Similar Documents

Publication Publication Date Title
US4441074A (en) Apparatus for signature and/or direct analysis of digital signals used in testing digital electronic circuits
US5809040A (en) Testable circuit configuration having a plurality of identical circuit blocks
SU584323A1 (ru) Устройство дл контрол блоков передачи информации
SU1691842A1 (ru) Устройство тестового контрол
SU1610508A1 (ru) Устройство дл контрол многоканального аппарата магнитной записи и воспроизведени
SU756457A1 (ru) Устройство для контроля блоков передачи информации1
SU1032457A1 (ru) Логический анализатор
SU1474681A2 (ru) Устройство дл диагностики неисправностей технических объектов
RU1798784C (ru) Устройство дл контрол цифровых блоков
SU1013956A2 (ru) Устройство дл контрол логических схем
SU868763A1 (ru) Устройство дл контрол логических блоков
SU1705875A1 (ru) Устройство дл контрол оперативной пам ти
SU656076A1 (ru) Устройство дл поиска неисправностей в дискретных объектах
SU1193679A1 (ru) Устройство дл контрол логических блоков
SU942025A1 (ru) Устройство дл контрол и диагностики дискретных объектов
SU1290333A1 (ru) Устройство дл контрол цифровых блоков
SU1013960A1 (ru) Устройство дл контрол цифровых узлов
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1363213A1 (ru) Многовходовой сигнатурный анализатор
SU1182540A1 (ru) Устройство дл контрол цифровых блоков
SU1520531A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1751821A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU615492A1 (ru) Устройство дл обнаружени и диагностики неисправностей логических блоков
SU890442A1 (ru) Устройство дл контрол оперативных запоминающих блоков