SU1569851A1 - Устройство дл классификации сигналов - Google Patents

Устройство дл классификации сигналов Download PDF

Info

Publication number
SU1569851A1
SU1569851A1 SU884463661A SU4463661A SU1569851A1 SU 1569851 A1 SU1569851 A1 SU 1569851A1 SU 884463661 A SU884463661 A SU 884463661A SU 4463661 A SU4463661 A SU 4463661A SU 1569851 A1 SU1569851 A1 SU 1569851A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
block
control
Prior art date
Application number
SU884463661A
Other languages
English (en)
Inventor
Александр Яковлевич Матов
Филипп Георгиевич Тараян
Вячеслав Викторович Титов
Original Assignee
Киевское Высшее Инженерное Радиотехническое Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Высшее Инженерное Радиотехническое Училище Противовоздушной Обороны filed Critical Киевское Высшее Инженерное Радиотехническое Училище Противовоздушной Обороны
Priority to SU884463661A priority Critical patent/SU1569851A1/ru
Application granted granted Critical
Publication of SU1569851A1 publication Critical patent/SU1569851A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и предназначено дл  использовани  в системах автоматического управлени . Целью изобретени   вл етс  повышение точности устройства и расширение его функциональных возможностей. Цель достигаетс  тем, что в устройство, содержащее блок управлени , блок эталонов, регистр, блоки прин ти  решений, ввод тс  N - 1 регистров, где N - число элементов структуры динамической системы. Каждый блок прин ти  решений содержит входной регистр, элемент ИЛИ, элемент И, счетчик, элемент сравнени . Блок управлени  включает регистр, счетчик, триггер, элемент И и элементы задержки. Введение дополнительных элементов и св зей позвол ет идентифицировать структуру динамических систем по критерию регул рного участи  ее элементов. 2 з.п. ф-лы, 1 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и пдед- назначено дл  использовани  в системах автоматического управлени .
Цель изобретени  - расширение функциональных возможностей и повышение точности устройства.
На чертеже изображена функциональна  схема устройства.
Устройство содержит блок 1 управлени , блок 2 задани  j алонов, N регистров J (хранени  структуры), N х N блоков k прин ти  решений, первый управл ющий вход каждого из которых соединен с первым выходом блока 1 управлени , перва  входна  информационна  шина 5„ - 5NN устройства подключена к первым группам информационных входов всех блоков А прин ти  решений, второй, третий и четвертый управл ющие входы которых подключены соответственно к второму, третьему и четвертому выходам блока 1 управлени , п тый выход которого соединен с входами записи регистров 3, выходы которых подключены к выходной информационной шине 64 - 6ц устройства, а входы - к соответствующим выходам блоков k прин ти  решений, вторые группы информационных входов каждого из которых соединены с выходами блока 2 эталонов, группа выходов котосл
ОЭ
со
00 СЛ
рого подключена к второй входной информационной шине 7 устройства, треть  информационна  входна  шина 8 и вход 9 записи которого соединены соответственно с информационными входами и входом записи блока 1 управлени . Каждый блок Ц прин ти  решений содержит входной регистр 10, входы и выходы которого соединены соответственно с первой группой информационных входов блока Ц прин ти  решений и с входами элемента ИЛИ 11, выход которого соединен с первым входом элемента И 12, выход которого соединен со счетным входом счетчика 13, выходы которого соединены с первой группой входов элементов 1 сравнени , втора  группа входов которой подключена к второй группе информа- ционных входов блока k прин ти  решений , выход, первый, второй, третий и четвертый управл ющие входы которого соответственно соединены с выходом элемента Ц сравнени , с входо установки в О счетчика 13, с входом синхронизации элемента 1 сравнени , с входом записи входного регистра 10 и вторым Входом элемента И 12, Блок 1 управлени  содержит первый элемент 15 задержки, вход которого соединен с входом запуска блока 1 управлени  и первым входом элемента И 16, второй вход которого подключен к инверсному выходу триггера 17, единичный вход которого соединен с выходом первого элемента 15 задержки, вычитающим входом счетчика 18, первым выходом блока 1 управлени  и входом второго элемента 19 задержки, выход которого подключен к второму выходу блока 1 управлени , третий выход которого подключен к выходу элемента И 16 и входу установки в О счетчика 18, управл ющие входы которого соединены с выходами регистра 20, входы которого подключены к информационным входам блока 1 управлени , четвертый выход которого соединен с выходом переполнени  счетчика 13 и с входом третьего элемента 21 задержки, выход которого подключе
к входу установки в О триггера 17 и к п тому выходу блока 1 управлени 
Устройство работает следующим образом.
Дл  распознавани  структуры слож- ных динамических систем существует задача актуализации элементов модели
системы за счет статического обновлени . С этой целью в информационную модель системы Хп х, включающую множество объектов х мерности п, вводитс  п+1 координата актуальности
статической
IH1
х p ut при ЈG ut,
Ј. t.
Метрика введенной координаты определ етс  суммированием числа подтверждений 1-го элемента информационной модели системы х , е Хп по результатам измерений за установленный интервал At.
В качестве решающей функции определени  актуальности х используетс  функци  сравнени  числа подтверждении n-го элемента рогом Р„
с заданным Р
п
В момент t i-му элементу в получаемой матрице смежности присваиваетс  единица, если Р Ph, при Р; cPh i-му элементу присваиваетс  нулевое значение, т.е. элемент забываетс .
В предлагаемом устройстве задача решаетс  дл  произвольного числа элементов модели системы, произвольного порога и интервала At. Интервал &t определ етс  произвольным количеством измерений. I
В начальный момент времени триггер
17 блока 1 управлени  находитс  в нулевом состо нии, в блоке 2 эталонов установлено значение порога Р, которое с выходов блока 2 эталонов выдаетс  на группы входов элементов 14 сравнени  всех блоков + прин ти  решений. В регистре 20 блока 1 управлени  установлено число циклов структуры системы. Состо ние остальных элементов значени  не имеет. Управл ющий сигнал, пришедший по входу 9 запуска через открытый высоким потенциалом инверсного выхода триггера элемент И 16, заносит в счетчик 18 число циклов анализа из регистра 20 блока 1 управлени . Этот сигнал устанавливаетс  в нулевое состо ние счет- чики 13 всех блоков 4 прин ти  решений . Этим сигналом, прошедшим через элемент 15 задержки, триггер 17 устанавливаетс  в единичное состо ние
и низкий потенциал с его инверсного выхода запрещает дальнейшее прохождение сигналов через элемент И 16. Этот сигнал уменьшает значение счетчика 18 на единицу и записывает зчач ни  параметров элементов системы, выставленные на входной информационной шине 5„ - 5 ц во входные регистры 10 всех блоков прин ти  решений , Если j-й параметр 1-го элемента системы имеет вещественное значение, на выходе элемента ИЛИ 11 i, j-ro блока 1 прин ти  решений по вл етс  высокий потенциал. Этот сигнал, прошедший через элемент 19 задержки, пропускает сигнал с выхода элемента ИЛИ 11 каждого блока Ц прин ти  решений через элемент И 12, При этом в случае наличи  на выходе элемента ИЛИ 11 i, j-ro блока k прин ти  решений высокого потенциала происходит увеличение значени  счетчика 13;: на единицу. В противном случае значение счетчика 13 остаетс  неизменным. С приходом очередного сигнала по входу 9 запуска происходит очередной цикл анализа значений параметров элементов системы. Процесс анализа продолжаетс  до по влени  сигнала переполнени  на выходе переполнени  счетчика 18 блока 1 управлени . Этот сигнал разрешает сравнение значений в метчиках 13 всех блоков k прин ти  решений с пороговым значением из блока 2 эталонов на элементах сравнени  блоков 4 прин ти  решений. Этот же сигнал, прошедший через элемент
21 задержки, записывает результат сравнени  в соответствующие регистры 3 (регистров хранени  структуры), причем j-му параметру 1-го элемента системы отводитс  j-й разр д 1-го регистра 3. Этим сигналом триггер 17 устанавливаетс  в нулевое состо ние. В результате в регистрах 3 сформирована матрица смежности, описывающа  структуру системы, причем параметры элементое, не прошедшие по критерию сравнени  с порогом, отбрасываютс . Устройство ждет новой информации.
введение дополнительных элементов и св зей в предлагаемое устройство позвол ет осуществл ть мдентификацию. структуры динамических систем по критерию регул рного участи  элементов . в структуре системы.
0
5
0
5

Claims (3)

1. Устройство дл  классификации сигналов, содержащее блок управлени , блок задани  эталонов, perm, rp, N блоков прин ти  решений, где N - число классифицируемых сигналов, первые управл ющие входы блоков прин ти  решений соединены с первым выходом блока управлени , отличающеес  тем, что, с целью повышени  точности устройства и расширени  области его применени  за счет классификации структурных гд зеГ- сигналов, в устройство дополнительно введены -(FT - 1 регистров, причем первые группы информационных входов блоков при н ти  рефений  вл ютс  первым информационным входом устройства, вторые, третьи и четвертые, управл ющие входы блоков прин ти  решений подключены соответственно к второму, третьему и четвертому выходам блока управлени , п тый выход которого соединен с входами записи регистров, выходы торых  вл ютс  выходом устройства, а информационные входы подключены к входам соответствующих блоков прин ти  решений, вторые группы информационных входов которых соединены с соответствующими выходами блока задани  эталонов, входы которого  вл ютс  вторым информационным входом с устройства, информационные входы и вход запуска блока управлени   вл ютс  третьим информационным входом.
2, Устройство по п. 1, отличающеес  тем, что каждый блок прин ти  решений содержит входной регистр, информационные входы которого  вл ютс  первой группой информационных входов блока, вход записи - первым управл ющим входом блока, а выходы соединены с входами элемента ИЛИ, выход которого соединен с первым входом элемента И, второй вход которого  вл етс  вторым управл ющим входом блока, а выход подключен к счетному входу счетчика, вход установки которого  вл етс  третьим управл ющим входом блока, а выходы соединен с лервой группой входов элемента сравнени , втора  группа входов которого  вл етс  второй группой информационных входов блока, выход - выходом блока, а вход синхронизации  вл етс  четвертым управл ющим входом блока.
0
0
5
O
5
3. Устройство по п. 1, отличающеес  тем, что блок управлени  содержит первый элемент задержки , вход которого  вл етс  входом запуска блока и соединен с первым входом элемента И, второй вход которого подключен к инверсному выходу триггера , информационный вход которого соединен с выходом первого элемента задержки, с вычитающим входом счетчика , с входом второго элемента задерж- , и  вл етс  первым выходом блока, Б.ЫХОД второго элемента задержки  в
л етс  вторым выходом блока, выход эпемента И подключен к входу установки счетчика и  вл етс  третьим выходом блока, регистр, входы которого  вл ютс  информационными входами блока , а выходы подключены к управл ющему входу счетчика, выход переполнени  которого  вл етс  четвертым выходом блока и соединен с входом третьего элемента задержки, выход которого подключен к входу установки триггера и  вл етс  п тым выходом блока.
SU884463661A 1988-07-19 1988-07-19 Устройство дл классификации сигналов SU1569851A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884463661A SU1569851A1 (ru) 1988-07-19 1988-07-19 Устройство дл классификации сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884463661A SU1569851A1 (ru) 1988-07-19 1988-07-19 Устройство дл классификации сигналов

Publications (1)

Publication Number Publication Date
SU1569851A1 true SU1569851A1 (ru) 1990-06-07

Family

ID=21391117

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884463661A SU1569851A1 (ru) 1988-07-19 1988-07-19 Устройство дл классификации сигналов

Country Status (1)

Country Link
SU (1) SU1569851A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Интегральные микросхемы: Справочник. / Под ред. Б.В.Тарабрина. - М.: Радио и св зь, 19%. Авторское свидетельство СССР № , кл. G 06 К 9/00, 1981. *

Similar Documents

Publication Publication Date Title
SU1569851A1 (ru) Устройство дл классификации сигналов
US3845282A (en) Apparatus and method for unambiguous counter reading
SU1341651A2 (ru) Устройство дл формировани гистограммы
SU1198538A2 (ru) Устройство дл формировани гистограммы случайных чисел
SU1164718A1 (ru) Устройство дл управлени блоком пам ти
SU1251049A1 (ru) Устройство дл определени маршрута
RU2050583C1 (ru) Устройство для сортировки последовательностей чисел
SU1124285A1 (ru) Генератор потоков случайных событий
SU1509924A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1198505A2 (ru) Устройство дл предварительной обработки информации
SU1283768A1 (ru) Устройство дл обслуживани запросов
SU1161944A1 (ru) Устройство дл модификации адреса зон пам ти при отладке программ
SU1730618A1 (ru) Устройство дл сортировки чисел
SU1689951A1 (ru) Устройство дл обслуживани запросов
SU1215116A1 (ru) Устройство дл определени кратчайшего пути автономного транспортного робота
SU1427380A1 (ru) Устройство дл моделировани вершины графа
RU2042196C1 (ru) Устройство для моделирования цифровых схем
RU2037199C1 (ru) Устройство для обращения n x n матриц
SU1309043A1 (ru) Устройство дл вычислени экспоненциальной функции
SU1236482A1 (ru) Устройство переменного приоритета
SU1196882A1 (ru) Многоканальное устройство ввода информации
SU1269143A1 (ru) Устройство дл ввода информации
SU723580A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1383386A1 (ru) Устройство дл определени максимальных путей в графах
SU943731A1 (ru) Устройство дл анализа последовательных кодов