SU1360454A1 - Analog storage - Google Patents

Analog storage

Info

Publication number
SU1360454A1
SU1360454A1 SU864024641A SU4024641A SU1360454A1 SU 1360454 A1 SU1360454 A1 SU 1360454A1 SU 864024641 A SU864024641 A SU 864024641A SU 4024641 A SU4024641 A SU 4024641A SU 1360454 A1 SU1360454 A1 SU 1360454A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
resistors
power
sources
outputs
Prior art date
Application number
SU864024641A
Other languages
Russian (ru)
Inventor
Ю.Б. Дубасов
Original Assignee
Предприятие П/Я М-5631
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5631 filed Critical Предприятие П/Я М-5631
Priority to SU864024641A priority Critical patent/SU1360454A1/en
Application granted granted Critical
Publication of SU1360454A1 publication Critical patent/SU1360454A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к вычислительной технике, в частности к запоьшнающим устройствам, и может быть использовано при построении аналогоцифровых преобразователей, устройств цифровой фильтрации и в контрольноизмерительных приборах.The invention relates to computing, in particular to recording devices, and can be used in the construction of analog-digital converters, digital filtering devices and in test instruments.

Целью изобретени   вл етс  повышение быстродействи  устройства.The aim of the invention is to improve the speed of the device.

На чертеже приведена функциональна  схема предложенного устройства,The drawing shows a functional diagram of the proposed device

Оно содержит выпр митель 1, источники 2, 3, 4 и 5 тока, источники 6, 7,8 и 9 напр жени  смещени , пассивные элементы на резисторах 10-17, ключи 18-20, накопительный элемент на конденсаторе 21, шину 22 нулево-го потенциала, шины 23 и 24 питани  информационный 25 и управл ющий 26 вкоды устройства и выход 27 устройства , усилители 28 и 29,It contains rectifier 1, sources 2, 3, 4 and 5 currents, sources 6, 7.8 and 9 of the bias voltage, passive elements on resistors 10-17, keys 18-20, a cumulative element on a capacitor 21, a bus 22 potential, bus 23 and 24 supply information 25 and control device 26 and device output 27, amplifiers 28 and 29,

Предложенное устройство работает следующим образом.The proposed device operates as follows.

Режим выборки при хранении определ етс  высоким либо низким потенциалом на входе 26, Так, в режиме выборки при высоком потенциале на входе 26 токи источников 4 и 5 еледуют через источники 2 и 3 и выпр митель 1, При этом ключи 19 и 20 закрыты -и потенциалы на базах их тран .зисторов, задаваемые ключом 18 и резисторами 14 и -15,, недостаточны дл  ответвлени  в их цепи части токов источников 4 и 5,Sampling mode during storage is determined by high or low potential at input 26. Thus, in sampling mode at high potential at input 26, the currents of sources 4 and 5 are fed through sources 2 and 3 and rectifier 1, while the keys 19 and 20 are closed and the potentials on the bases of their transistors, set by the key 18 and the resistors 14 and -15, are insufficient for branching part of the currents of sources 4 and 5 in their circuit,

Через выпр митель 1 протекает ток и напр жение на входе 25 отслеживаетс  на конденсатвре 21, При этом.в зависимости от амплитуды входного сигнала усилители 28 и 29 увеличива ,ют либо уменьшают значени  токов источников 4 и 5, Например, при значительной положительной амплитуде входного сигнала ключ 20 обеспечивает понижение потенциала базы транзистора источника 4 и, как следствие, уве личеиие тока источника 4, что ведёт к значительному ускорению зар да конденсатора 21 о При этом величина токв вытекающего из выпр мител  1, умень шаетс , так как псэтенциал базы транзистора источника 5 понижаетс  под воздейс.твием управл ющего им транзистора усилител  29.Through rectifier 1, a current flows and the voltage at input 25 is monitored at condenser 21, and depending on the amplitude of the input signal, the amplifiers 28 and 29 increase or decrease the values of the currents of sources 4 and 5, for example, with a significant positive amplitude of the input signal Key 20 provides a lowering of the potential of the base of the transistor of source 4 and, as a result, an increase in the current of source 4, which leads to a significant acceleration of the charge of the capacitor 21 o. In this case, the amount of current flowing from rectifier 1 decreases because ps source base potential of transistor 5 is reduced under control to them vozdeys.tviem amplifier transistor 29.

Таким образом, с одной стороны, ускор етс  выборка очередного значени  входного сигнала за увеличени  зар дного тока конденсатора 21 Thus, on the one hand, the sampling of the next value of the input signal is accelerated due to the increase in the charging current of the capacitor 21

с другой стороны, почти не возрастает ток от источника входного сигнала, что существенно при работе в диапазоне из-за конечного значени  выходного сопротивлени  источника сигнала , паразитных емкостей и уровн  , св занных с протеканием значительных сигнальных токов.On the other hand, the current from the input source hardly increases, which is significant when operating in the range due to the final value of the output impedance of the signal source, parasitic capacitances and the level associated with the flow of significant signal currents.

Устройство переходит в режим хранени  с пo влeн eм на входе 26 низ- кого потенциала, вызывающего переключение токов источников 4 и 5 из цепи выпр мител  1 в цепи соотвётственно ключей19 и 20. При этом значени  апертурной неопределенности как в предложенном, так и в известном устройствах примерно одинакоры, так как ключ 18 посто нно работает в линейном режиме, а номиналы резисторов. 14 и 15 близки по величине. Вследствие того, что уровень токов источников 4 и 5 посто нно соответствует уровню входного сигнала, при перехо-;The device enters storage mode with low voltage at input 26 causing the switching of currents of sources 4 and 5 from rectifier 1 in the circuit respectively of keys 19 and 20. At the same time, the aperture uncertainty value is in both the proposed and known devices about the same as the key 18 is constantly working in a linear mode, and the values of resistors. 14 and 15 are close in magnitude. Due to the fact that the level of the currents of the sources 4 and 5 is consistent with the level of the input signal, during the transition;

де в режим выборки из режима хранени  зар д конденсатора 21 будет про- исходить уже подготовленным, в соот-г ветствии с входным сигналом, значением тока источников, I.Введение в устройство шести пассивных элементов на резисторах, дополнительных источников тока и источников напр жени  смещени , ключей и ., усилителей позвол ет повысить в 3-4In the sampling mode from the storage mode, the charge of the capacitor 21 will be prepared, according to the input signal, by the value of the current sources, I. The introduction of six passive elements on resistors, additional current sources and bias voltage sources into the device keys and., amplifiers allows you to increase by 3-4

раза его быстродействие,,times its speed ,,

Claims (1)

Формула изобретени Invention Formula Аналоговое запоминающее устройство , содержащее накопительный элемент на конденсаторе, одна из обкладок которого подключена к шине нулевого потенциала, вьтр мителЬу первый и второй выводы которого  вл ютс  информаЦионным входом и выходом устрой ства, первый и второй источники тока первые входы которых Соединены соот ветственйо с третьим и четвертым вЫ / водами выпр мител , первый ключ, у правл ющий вход которого  вл етс  управл ющим входом устройства, вторые входы первого и второго источников тока соединены с выходами соответственно первого и второго источниковAn analog storage device containing a cumulative element on a capacitor, one of the plates of which is connected to a zero-potential bus, the first and second terminals of which are information-input and output devices, the first and second current sources the first inputs of which are connected respectively to the third and the fourth rectifier / water rectifier, the first key, whose control input is the control input of the device, the second inputs of the first and second current sources are connected to the outputs of the first and second sources напр жени  смещени , входы которыхbias voltages whose inputs соединены .соответственно с первой и второй.шинами питани , первый и втог рой пассивные элементы на первом и втором резисторах, отлкчающее с   тем, что, с целью повышени  6bicTpoAeuctBHH устройства, в него введены третий, четвертый, п тый, шестой, седьмой и восьмой пассивные элементы на третьем, четвертом, п том , шестом, седьмом и восьмом резисторах , третий и четвертый источники напр жени  смещени , первый и второй усилители, третий и четвертый источники тока, второй и третий ключи, управл ющие входы которых соединены с.вторыми выводами п того и шестого резисторов соответственно, с выходом и входом питани  первого ключа, выход второго ключа соединен с выходами первого и третьего источников тока , выход третьего ключа соединен с выходами второго и четвертого источникой тока, входы третьего источника напр жени  смещени , первые вывода первого, третьего и п того резисторов соединены с первой шиной питани , входы четвертого источникаconnected to the first and second power rails, the first and second passive elements on the first and second resistors, differing from the fact that, in order to increase 6bicTpoAeuctBHH devices, the third, fourth, fifth, sixth, seventh and eighth passive elements on the third, fourth, fifth, sixth, seventh and eighth resistors, third and fourth sources of bias voltage, first and second amplifiers, third and fourth current sources, second and third keys, the control inputs of which are connected to the second terminals nth and above a hundred resistors, respectively, with the output and power input of the first key, the output of the second key is connected to the outputs of the first and third current sources, the output of the third key is connected to the outputs of the second and fourth current sources, the inputs of the third bias voltage source, the first pins of the first, third and n Moreover, the resistors are connected to the first power bus, the inputs of the fourth source напр жени  смещени , первые выводы второго, четвертого и шестого резисторов соединены с второй шиной питани , входы первого и второго усилителей соединены с первым выводом выпр мител , выходы усилителей соединены соответственно с управл ющимиbias voltages, the first terminals of the second, fourth and sixth resistors are connected to the second power bus, the inputs of the first and second amplifiers are connected to the first output of the rectifier, the outputs of the amplifiers are connected respectively to the control входами третьего и четвертого источников тока, входы питани  которых со0 единены соответственно с вторыми выг, водами первого и второго резисторов, входы питани  второго и третьего ключей соединены соответственно с второй и первой шинами питани ,, вторые the inputs of the third and fourth current sources, the power inputs of which are connected respectively to the second bead, the waters of the first and second resistors, the power inputs of the second and third keys are connected respectively to the second and first power buses, the second 5 выводы третьего и четвертого резисторов соединены соответственно с выходами усилителей, выходы третьего и четвертого источников напр жени  смещени  соединены соответственно с 5, the terminals of the third and fourth resistors are connected respectively to the outputs of the amplifiers, the outputs of the third and fourth sources of bias voltage are connected respectively to 0 первыми выводами седьмого и восьмого резисторов, вторые выводы которых соединены соответственно с входами питани  усилителей.The first pins of the seventh and eighth resistors, the second pins of which are connected respectively to the power inputs of the amplifiers.
SU864024641A 1986-01-18 1986-01-18 Analog storage SU1360454A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864024641A SU1360454A1 (en) 1986-01-18 1986-01-18 Analog storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864024641A SU1360454A1 (en) 1986-01-18 1986-01-18 Analog storage

Publications (1)

Publication Number Publication Date
SU1360454A1 true SU1360454A1 (en) 1990-03-30

Family

ID=21222461

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864024641A SU1360454A1 (en) 1986-01-18 1986-01-18 Analog storage

Country Status (1)

Country Link
SU (1) SU1360454A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Корн Г. и др. Электронные аналоговые и аналого-цифровые вычислительные машины. М.: Мир, 1968, с.54. *

Similar Documents

Publication Publication Date Title
EP0508360B1 (en) Sampled band-gap voltage reference circuit
EP0540052A1 (en) Ripple-free phase detector using two sample-and-hold circuits
US4604584A (en) Switched capacitor precision difference amplifier
EP3614227A2 (en) Dual loop low dropout regulator system
EP0483419A1 (en) Fully differential sample and hold adder circuit
Poujois et al. Low-level MOS transistor amplifier using storage techniques
US4180807A (en) Charge transfer circuit with voltage threshold compensating means
US4034364A (en) Analog-digital converter
SU1360454A1 (en) Analog storage
SU1571749A1 (en) Amplifying device
SU1259968A3 (en) Digital-to-analog converter
SU1203599A1 (en) Analog storage
SU1569902A1 (en) Analog memory
SU1661838A1 (en) Analog memory
SU890440A1 (en) Analogue storage device
US5103389A (en) Frequency range of analog converter by means of external rectifier
GB1565665A (en) Digital regenerator amplifier stages
SU841058A1 (en) Device for storing and retrieval of information
SU911625A1 (en) Dynamic storage devicne
SU855674A1 (en) Integrator
SU1365132A1 (en) Analog memory
SU1196906A1 (en) Integrator
SU729643A1 (en) Analogue storage cell
RU2228540C1 (en) Differentiating device
SU943849A1 (en) Analog storage