SU1302433A1 - Shift-to-digital converter - Google Patents

Shift-to-digital converter Download PDF

Info

Publication number
SU1302433A1
SU1302433A1 SU853984950A SU3984950A SU1302433A1 SU 1302433 A1 SU1302433 A1 SU 1302433A1 SU 853984950 A SU853984950 A SU 853984950A SU 3984950 A SU3984950 A SU 3984950A SU 1302433 A1 SU1302433 A1 SU 1302433A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
elements
code
inputs
converter
Prior art date
Application number
SU853984950A
Other languages
Russian (ru)
Inventor
Марклен Абдурахманович Габидулин
Игорь Давидович Лейбович
Леонид Андреевич Сальников
Original Assignee
Московский Институт Радиотехники,Электроники И Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Радиотехники,Электроники И Автоматики filed Critical Московский Институт Радиотехники,Электроники И Автоматики
Priority to SU853984950A priority Critical patent/SU1302433A1/en
Application granted granted Critical
Publication of SU1302433A1 publication Critical patent/SU1302433A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано дл  св зи аналоговых источников информации с цифровым вычислительным устройством, С целью повышени  достоверности преобразовател  за счет увеличени  допустимой скорости перемещени  в преобразователь , содержащий формирователь 1 точного отсчета (ТО), регистр 2, первый 4, второй 5, третий 6 и четвёртый 7 дифференцирующие элементы , первый 8 и второй 9 элементы И, реверсивный счетчик 10, введен элемент ЗИ-ИЛИ 3. Формирователь 1 циклически формирует п-разр дный позиционный двоичный код N точного отсчета , однозначно определ ющий величину перемещени  в диапазоне Np точного отсчета. По окончании каждого цикла ТО код N запоминаетс  в регистре 2. В соответствии с выходным сигналом старшего разр да регистра 2 и элемента 3 весь диапазон ТО раздел етс  на четыре участка. При переходе через полное значение кода ТО при пр мом перемещении элементы 5 и 7 одновременно вырабатывают импульсы, которые совпадают на элементе И 9 и поступают: на суммирую1ций вход реверсивного счетчика 10. Аналогично при обратном перемещении импульсы вырабатываютс  элементами 4 и 6 при переходе через границу между первым и четвертым участками. Выходной импульс элемента И 8 поступает на вычитающий вход реверсивного счетчика 10, в котором формируетс  код грубого отсчета. Увеличение участков 1 и 4 за счет уменьшени  суммарного участка 2,3 позволило увеличить максимальную скорость перемещени  в таком преобразователе ,на 6%. 1 ил. 1 табл. (Л со о ю 4: СО соThe invention relates to the field of automation and computer technology and can be used to connect analog information sources with a digital computing device. In order to increase the reliability of the converter by increasing the allowable movement speed in the converter containing the exact readout (TO) 1, register 2, the first 4, the second 5, the third 6 and the fourth 7 differentiating elements, the first 8 and the second 9 elements AND, the reversible counter 10, the element ZI-OR is introduced 3. Shaper 1 is cyclically formed n-bit positional binary code N accurate reference value uniquely defining the movement in Np accurate reading range. At the end of each maintenance cycle, code N is stored in register 2. In accordance with the output of the high bit of register 2 and element 3, the entire range of maintenance is divided into four sections. When passing through the full value of the TO code during forward movement, elements 5 and 7 simultaneously produce pulses that coincide on element 9 and arrive: at the summation input of a reversible counter 10. Similarly, during reverse movement, pulses are produced by elements 4 and 6 when crossing the boundary between first and fourth sections. The output pulse of the element And 8 is fed to the subtracting input of the reversible counter 10, in which the coarse count code is formed. Increasing sections 1 and 4 by decreasing the total area 2.3 made it possible to increase the maximum movement speed in such a converter by 6%. 1 il. 1 tab. (L ao 4: CO with

Description

. Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  св зи аналого- вых источников информации с цифровым вычислительным устройством.. The invention relates to automation and computing and can be used to connect analog sources of information with a digital computing device.

Целью изобретени   вл етс  повышение достоверности преобразовател  за счет увеличени  допустимой скорости перемещени  преобразовател .The aim of the invention is to increase the reliability of the converter by increasing the allowable moving speed of the converter.

На чертеже представлена структур- на  схема преобразовател .The drawing shows the structure of the converter.

Преобразователь содержит формирователь 1 точного отсчета, регистр 2, элемент ЗИ-ИЛИ 3, первьй 4, второй 5, третий 6 и четвертый 7 дифференциру- ющие элементы, первый 8 и второй 9 элементы И и реверсивный счетчик 10.The converter contains a precise reference shaper 1, register 2, element ZI-OR 3, first 4, second 5, third 6, and fourth 7 differentiating elements, first 8 and second 9 And elements, and a reversible counter 10.

Преобразователь работает следующим образом.The Converter operates as follows.

Формирователь 1 циклически формирует п-разр дный позиционный двоичный код N точного отсчета (ТО), однозначно определ ющий величину перемещени  в диапазоне N точного отсчеShaper 1 cyclically generates an exact-position n-bit positional binary code N that uniquely determines the amount of movement in the exact N range.

гтrm

та. По окончании кавдрго цикла код N запоминаетс  в регистр 2. В соответствии с вьгходным сигналом старшего разр да регистра 2 и элемента 3 весь диапазон ТО раздел етс , на четыре участка согласно таблице.that At the end of the cycle, the N code is stored in register 2. In accordance with the output signal of the high bit of register 2 and element 3, the entire TO range is divided into four sections according to the table.

1to , I N) О1to, i n) o

2Cf N, I NJ 02Cf N, I NJ 0

0 10 1

Дифференцирующие элементы 4-7 фор- мируют импульсы при изменении уровн  их входных сигналов с нулевого на единичный . В результате при изменении кода N из четвертого в первый учас ,The differentiating elements 4-7 generate pulses when the level of their input signals changes from zero to unity. As a result, when the code N changes from the fourth to the first part,

fOfO

/5 /five

2020

2525

30thirty

4545

5050

ток , т.е. при переходе через полное значение кода ТО. при пр мом перемещении , элементы 5 и 7 одновременно вырабатывают импульсы, которые совпадают на элементе И 9 и поступают на супмирующий вход реверсивного счетчика 10.current, i.e. when going through the full value of the maintenance code. during forward movement, elements 5 and 7 simultaneously produce pulses that coincide on the element 9 and arrive at the sump input of the reversible counter 10.

Аналогичным образом при обратном перемещении импульсы вырабатываютс  элементами 4 и 6 при переходе через границу между первым и четвертым участками. Выходной импульс элемента И 8 поступает на вычитающий вход реверсивного счетчика 10, в котором формируетс  код грубого отсчета.Similarly, during the reverse movement, the pulses are produced by elements 4 and 6 when crossing the border between the first and fourth sections. The output pulse of the element And 8 is fed to the subtracting input of the reversible counter 10, in which the coarse count code is formed.

Увеличение первого и четвертого участков за счет уменьшени  суммарного диапазона участков 2 и 3 позвол ет увеличить максимальную скорость перемещени  в таком преобразователе на 25%.Increasing the first and fourth sections by decreasing the total range of sections 2 and 3 allows you to increase the maximum movement speed in such a converter by 25%.

Увеличение числа входов элемента ЗИ-ИПИ 3 позвол ет уравн ть первый и четвертью.участки с суммарным участком три, два и повысить допустимую скорость перемещени  до трети диапазона ТО за цикл преобразовани  ТО.An increase in the number of inputs of the ZI-IPI 3 element makes it possible to equalize the first and fourth quarters with a total area of three, two and increase the allowable movement speed to one third of the TO range during the TO conversion cycle.

Claims (1)

Формула изоб.ретени Formula Преобразователь перемещени  в код, содержащий формирователь точного отсчета , выходы которого подключены к входам регистра, пр мой и инверсный выходы старшего разр да регистра подключены к входам первого и второго дифференцирующих элементов соответственно , выходы первого и третьего дифференцирующих элементов подключены к входам первого элемента И, а выходы второго и четвертого дифференцирующих элементов подключены к входам второго элемента И, выходы первого и второго элементов И подключены к входам вьиитани  и суммировани  реверсивного счетчика соответственно, о т л и- чающййс  тем, что, с целью повышени  достоверности преобразовател  за счет увеличени  допустимой ск орости перемещени , в него введен элемент ЗИ-ИЛИ, перва  группа входов которого подключена к пр мому выходу первого и к выходу второго старших разр дов регистра, втора  группа входов - к выходам второго и третьего старших разр дов регистра, треть  группа входов - к пр мому выходу пер313024334A transducer for displacement into a code containing a precision reference driver, the outputs of which are connected to the inputs of the register, the forward and inverse outputs of the high-order register are connected to the inputs of the first and second differentiating elements, respectively, the outputs of the first and third differentiating elements are connected to the inputs of the first element, And the outputs of the second and fourth differentiating elements are connected to the inputs of the second element AND, the outputs of the first and second elements AND are connected to the inputs of viiitani and summation of the reverse The corresponding counter, respectively, is based on the fact that, in order to increase the reliability of the converter by increasing the permissible displacement velocity, the ZI-OR element is introduced into it, the first group of inputs of which is connected to the forward output of the first and register bits, the second group of inputs - to the outputs of the second and third highest bits of the register, the third group of inputs - to the direct output of the first 313024334 вого и к выходам третьего и четверто- ИЛИ подключены к входам соответствен- го старших разр дов регистра, а пр - но третьего и четвертого дифференци- мой и инверсный выходы элемента ЗИ- рующих элементов.the third and fourth OR outputs are connected to the inputs of the corresponding high-order bits of the register, and the third and fourth outputs are the differential and inverse outputs of the ZI element.
SU853984950A 1985-12-02 1985-12-02 Shift-to-digital converter SU1302433A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853984950A SU1302433A1 (en) 1985-12-02 1985-12-02 Shift-to-digital converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853984950A SU1302433A1 (en) 1985-12-02 1985-12-02 Shift-to-digital converter

Publications (1)

Publication Number Publication Date
SU1302433A1 true SU1302433A1 (en) 1987-04-07

Family

ID=21208221

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853984950A SU1302433A1 (en) 1985-12-02 1985-12-02 Shift-to-digital converter

Country Status (1)

Country Link
SU (1) SU1302433A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 746657, кл, с; 08 С 9/04, 1978. Электромеханические преобразователи угла с электрической редукцией. /Под ред. А.Ахметжанова. М.: Энерги , 1978, с. 201, рис. 6.9. *

Similar Documents

Publication Publication Date Title
GB2100423A (en) Incremental optical encoder system with addressable index
SU1302433A1 (en) Shift-to-digital converter
SU977464A1 (en) Accumulating motion-to-code converter
SU1297227A1 (en) Shaft angle-to-digital converter
SU1316085A1 (en) Displacement-to-digital converter
SU1143976A2 (en) Device for registering analog value discrete magnitude
SU1252941A1 (en) Shaft-to-digital converter
JPH02168115A (en) Absolute encoder
SU1365355A1 (en) Shaft angle-to-code converter
SU1239865A1 (en) Shaft-to-digital converter
SU1753593A1 (en) Displacement/code converter
SU377840A1 (en) MULTIPLE ACCOUNT CONVERTING ANGLE-CODE
SU1434405A1 (en) Interpolator of periodical structure pitch
SU652592A1 (en) Displacement- to-code converter
SU1190521A1 (en) Travel-to-digital converter
SU1183962A1 (en) Analog-digital differentiator
SU1348830A1 (en) Device for computing angle sine and cosine by table method
SU1488962A2 (en) Shaft-angle encoder
SU711586A1 (en) Differentiating device
SU1399730A1 (en) Device for computing polar coordinates
SU1410272A1 (en) Displacement-to-digital converter
SU1037309A1 (en) Displacement to parallel converter
RU2030112C1 (en) Photoelectric movement-to-code converter
SU1001135A1 (en) Displacement-to-code converter
SU1305702A1 (en) Device for generating all possible combinations