SU1099395A1 - Приемник команд согласовани скоростей - Google Patents

Приемник команд согласовани скоростей Download PDF

Info

Publication number
SU1099395A1
SU1099395A1 SU833542257A SU3542257A SU1099395A1 SU 1099395 A1 SU1099395 A1 SU 1099395A1 SU 833542257 A SU833542257 A SU 833542257A SU 3542257 A SU3542257 A SU 3542257A SU 1099395 A1 SU1099395 A1 SU 1099395A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
delay
matching
control unit
Prior art date
Application number
SU833542257A
Other languages
English (en)
Inventor
Александр Николаевич Попов
Original Assignee
Предприятие П/Я Г-4115
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4115 filed Critical Предприятие П/Я Г-4115
Priority to SU833542257A priority Critical patent/SU1099395A1/ru
Application granted granted Critical
Publication of SU1099395A1 publication Critical patent/SU1099395A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

1. ПРИЕМНИК КОМАНТ СОГЛАСОВАНИЯ СКОРОСТЕЙ, содержащий последовательно соединенные декодер, первый элемент И и первьй элемент .ИЛИ, а также второй элемент И, причем второй выход декодера соединен с первым входом рторого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, отличающийс  тем, что, с целью упрощени  устройства, уменьшени  времени установлени  его в режим синхронизма , введены элемент задержки, счетчик импульсов, второй элемент ИЛИ и блок управлени  поиском, причем установочный вход счетчика импульсов через элемент задержки соединён с выходом первого элемента ИЛИ, первый информационный выход счетчика импульсов подключен к первому входу второго элемента ИЛИ и к второму входу первого элемента И, другие информационные выходы счетчика импульсов подключены к соответствующим входам второго элемента ИЛИ, дополнительный вход которого соединен с выходом блока управлени  поиском, первый вход которого соединен с выходом первого элемента И, второй (Л вход блока управлени  поиском соединен с выходом второго элемента И, второй вход которого соединен с вы§ ходом второго элемента ИЛИ, второй вход декодера соединен с вторым входом счетчика импульсов.

Description

2. Приемник по П.1, отличающ и и с   тем, что блок управлени  поиском содержит триггер, первый и второй элементы задержки, причем входы первого и второго элементов задержки  вл ютс  соответственно первым и вторым входами блока управлени  поиском, выход первого элемента задержки соединен с первым установленным входом триггера, а выход второго элемента задержки соединен с вторым установочным входом триггера , выход которого  вл етс  выходом блока управлени  поиском.
Изобретение относитс  к электросв зи и может использоватьс  в системах разделени  асинхронных цифровых сигналов с односторонним согласованием скоростей.
Известен приемник команд согласовани  скоростей, содержащий декодер , счетчик команд, два элемента И 1..
Однако данный приемник обеспечивает коррекцию команд в системах с двусторонним согласованием скоростей и не может быть использован в системах с односторонним согласованием скоростей.
Наиболее близким к изобретению  вл етс  приемник команд согласовани  скоростей, содержащий последовательно соединенные декодер, первый элемент И и первый элемент ИЛИ, а также второй элемент И, причем второй выход декодера соединен с первым входом второго элемента И, выхо которого соединен с вторым входом первого элемента .
Однако у известного приемника команд согласовани  скоростей большое врем  установлени  в режим синхронизма .
Цель изобретени  - упрощение устройства и уменьшение времени установлени  его в режим синхронизма.
Цель достигаетс  тем, что в приемник команд согласовани  скоростей , содержащий последовательно соединенные декодер, первый элемент И и первый элемент ИЛИ, а также второй элемент И, причем второй выход декодера соединен с первым входом второго элемента И, выход которЬго соединен с вторым входом первого элемента ИЛИ, введены элемент задержки , счетчик импульсов, второй
элемент ИЛИ и блок управлени  поиском , причем установочный вход счетчика импульсов через элемент задержки соединен с выходом первого эле-т мента ИЛИ, первый информационный выход счетчика импульсов подключен к первому входу второго элемента ИЛИ и к второму входу первого элемента И, другие информационные выходы счетчика импульсов подключены к соответствующим входам второго элемента ИЛИ, дополнительный вход которого соединен с выходом блока управлени  поиском, первый вход которого соединен с выходом первого элемента И, второй вход блока управлени  поиском соединен с выходом второго элемента И, второй вход которого соединен с выходом второго элемента ИЛИ, второй вход декодера соединен с вторым входом
счетчика импульсов.
При этом блок управлени  поиском содержит триггер, первый и второй элементы задержки, причем входы первого и второго элементов задержки  вл ютс  соответственно первым и вторым входами блока управлени  поиском, выход первого элемента задержки соединен с первым установочньм входом триггера, а выход второго элемента задержки соединен с вторым установочным входом триггера, выход которого  вл етс  выходом блока управлени  поиском.
На чертеже изображена структурна  электрическа  схема приемника команд согласовани  скоростей.
Приемник команд согласовани  скоростей содержит декодер 1, первый 0 элемент И 2, второй элемент ИЗ,
первый элемент ИЛИ 4, элемент задержки 5, блок 6 управлени  поиском.
счетчик 7 импульсов, второй элемент ИЛИ 8, при этом блок 6 управлени  поиском содержит первый элемент задержки 9, второй элемент задержки 10, триггер 11.
Приемник команд согласовани  скоростей работает следуимцим образом .
Коррекци  искаженных команд согласовани  скоростей приемником согласовани  скоростей основана на том, что каждый согласующий символ в цифровом сигнале передаетс  в согласующем интервале через вполне определенное количество согласующих интервалов после передачи предьщуще- го согласующего символа. Количество согласующих интервалов, передаваемых между двум  соседними согласующими символами, в одной и той же системе может быть различным, но точно определено структурой цикла системы и ограниченной (допустимой) нестабильностью тактовых частот объедин емого и группового сигналов. Поэтому с помощью простого счетчика 7, подсчитывающего количество согласующих интервалов после каждого согласующего символа, можно формировать интервалы ожидани  по влени  в согласующих интервалах цифрового сигнала согласующих символов.
Формирование интервалов ожидани  производитс  счетчиком 7 с помощью второго элемента ИЛИ 8, к входам которого подклю1чены выходы счетчика 7, на которых поочередно в течение интервала ожидани  имеетс  потенциал отпирающий второй элемент ИЛИ 8 и разрешающий тем самым прохождение импульса с второго выхода декодера 1 через ВТОРОЙ элемент И 3 и далее через первый элемент ИЛИ 4 на выход приемника команд согласовани  скоростей дл  удалени  из соответствующего интервала цифрового сигнала согласунйцего символа. При этом длительность наличи  разрешающего потенциала на каждом из выходов счетчика 7 должна равн тьс  периоду повторени  согласующих интервалов. Импульсами с выхода второго элемента И 3 (при приеме неискаженных команд согласоэани  скоростей) блок 6 устанавливаетс  в такое состо ние,при котором потенциал на его выходе,подключенном к дополнительному входу второго элемента ИЛИ 8,не оказывает вли ни  на работу второго элемента ИЛИ 8.
Если декодер 1 не обнаружит ни в одном из согласующих интервалов, попадаюпщх в интервал ожидани , согласующего символа, то счетчик 7,подсчитав максимально допустимое дл  соответствующей системы количество согласующих интервалов (определенное расчетным путем), перейдет в состо ние , при котором а его первом выходе по вл етс  потенциал, разрешающий прохождению импульса с первого выхода декодера 1 через первый элемент И 2 и далее через первый элемейт ИЛИ 4 на выход приемника команд согласовани  скоростей дл  принудительного вывода одного лишнего символа из цифрового сигнала.
Дн  обеспечени  требуемого начала отсчета на установочньм вход счетчика 7 через элемент задержки 5 поступают импульсы с выхода первого элемента ИЛИ 4.
При этом после принудительного вывода из цифрового сигнала лишнего символа, если истинный согласующий символ бьш передан раньше, чем принудительно выведенный и соответственно установка счетчика 7 в исходное (нулевое) состо ние была произведена позже, чем это требовалось, то следующий согласующий символ может по витьс  раньше, чем счетчик 7 совместно с вторым элементом ИЛИ 8 сформируют интервал ожидани . Дл  того, чтобы обнаружить в этом случае согласующий символ, используетс  блок 6 который импульсом с выхода первого элемента И 2 устанавливаетс  в такое состо ние, при котором потенциал на его выходе отпирает второй элемент ИЛИ 8 независимо от сигналов с выходов счетчика 7 и разрешает прохождение импульса с второго выхода декодера 1 через второй элемент И 3 независимо от интервала ожидани , формируемого счетчиком 7, обеспечива  тем самым поиск следующего согласующего символа до тех пор, пока он не по витс  в цифровом сигнале, после чего импульсом с выхода второго элемента И 3 и блок 6 переводитс  в противоположное состо ние , при котором поиск прекращаетс .
Благодар  наличию такого поиска, при котором интервал ожидани  может быть неограниченным, а практически заканчиваетс  после приема искомой
команды согласовани  скорос ей,врем  установлени  в режим синхронизма в приемнике команд сргласовани  скоростей равно нулю, так как сразу же после первой прин той команды о наличии согласующего символа счетчик 7 устанавливаетс  в нулевое состо ние, поиск прекращаетс  и восстанавливаетс  нормальный режим работы предлагаемого устройства.
Другое отличие предлагаемого приемника команд согласовани  скоростей состоит в том, что блок 6 содержит триггер 11, первый элемент задержки 9, второй элемент задержки 10.Первый элемент задержки 9 обеспечивает включение поиска именно в тот момент после которого ожидаетс  (в соответствии с проведенным расчетом) прием последующей истинной команды о наличии согласующего символа после искаженной . При этом ложные команды о наличии согласующего символа, которые могут по витьс  до включени  поиска, предлагаемым устройством не анализи- руютс  и поэтому к ошибкам не привод т . Величина задержки, вносима 
первым элементом задержки 9, определ етс  расчетным путем и зависит от структуры цикла системы и допустимой нестабильности тактовых частот объедин емого и группового сигналов. Задержка, вносима  вторьы элементом задержки 10, и задержка, вносима  элементом задержки 5, предназначены дл  обеспечени  работоспособности предлагаемого устройства путем предотвращени  преждевременного сброса счетчика 7 в нулевое состо ние . Величина задержки, вносима  элементами задержки 5 и lOj может быть равна, например, длительности согласующего интервала.
Предложенный приемник команд согласовани  скоростей обеспечивает значительное повышение помехоустойчивости систем разделени  асинхронных цифровых сигналов с односторонним согласованием без увеличени  длины Кодовых комбинаций команд согласо зани  скоростей, а также обладает отсутствием времени установлени  в режим синхронизма.

Claims (2)

1. ПРИЕМНИК КОМАНД СОГЛАСОВАНИЯ СКОРОСТЕЙ, содержащий последовательно соединенные декодер, первый элемент И и первый элемент ИЛИ, а также второй элемент И, причем второй выход декодера соединен с первым входом рторого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, отличающийся тем, что, с целью упрощения устройства, уменьшения времени установления его в режим синхро- низма, введены элемент задержки, счетчик импульсов, второй элемент ИЛИ и блок управления поиском, причем установочный вход счетчика импульсов через элемент задержки соединён с выходом первого элемента ИЛИ, первый информационный выход счетчика импульсов подключен к первому входу второго элемента ИЛИ и к второму входу первого элемента И, другие ин формационные выходы счетчика импуль сов подключены к соответствующим входам второго элемента ИЛИ, дополнительный вход которого соединен с выходом блока управления поиском, первый вход которого соединен с выходом первого элемента И, второй вход блока управления поиском соеди нен с выходом второго элемента И, второй вход которого соединен с выходом второго элемента ИЛИ, второй вход декодера соединен с вторым вхо дом счетчика импульсов.
1099395-
2. Приемник по п.1, отличаю-, щи й с я тем, что блок управления поиском содержит триггер, первый и второй элементы задержки, причем входы первого и второго элементов задержки являются соответственно первым и вторым входами блока управления поиском, выход первого элемента задержки соединен с первым установленным входом триггера, а выход второго элемента задержки соединен с вторым установочным входом триггера, выход которого является выходом блока управления поиском.
SU833542257A 1983-01-13 1983-01-13 Приемник команд согласовани скоростей SU1099395A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833542257A SU1099395A1 (ru) 1983-01-13 1983-01-13 Приемник команд согласовани скоростей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833542257A SU1099395A1 (ru) 1983-01-13 1983-01-13 Приемник команд согласовани скоростей

Publications (1)

Publication Number Publication Date
SU1099395A1 true SU1099395A1 (ru) 1984-06-23

Family

ID=21046195

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833542257A SU1099395A1 (ru) 1983-01-13 1983-01-13 Приемник команд согласовани скоростей

Country Status (1)

Country Link
SU (1) SU1099395A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Левин Л.С., Плоткин М.А. Основы построени цифровых систем передачи. М., Св зь, -1975, с. 97. 2. Патент US 3.136.861. кл. 179-15, 1964. *

Similar Documents

Publication Publication Date Title
SU1099395A1 (ru) Приемник команд согласовани скоростей
AU639731B2 (en) A flywheel circuit
CA1079368A (en) Tone detection synchronizer
US3507998A (en) Resynchronizing circuit
SU1734226A1 (ru) Устройство синхронизации М-последовательности
SU1411953A1 (ru) Селектор импульсов по длительности
SU1325719A1 (ru) Система передачи дискретной информации
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1188903A1 (ru) Устройство обнаружени факсимильных фазовых импульсов
SU1356251A1 (ru) Устройство выделени циклового синхросигнала
SU1522146A1 (ru) Устройство прив зи к сигналам точного времени
SU1058081A1 (ru) Устройство синхронизации последовательности импульсов
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU1056468A1 (ru) Кольцевой счетчик
SU1707751A1 (ru) Устройство дл выделени и вычитани импульсов из последовательности импульсов
US4296493A (en) Method of and arrangement for regenerating start-stop signals
SU1689959A1 (ru) Устройство дл подключени абонента к общему каналу локальной сети передачи данных
SU1034162A1 (ru) Устройство дл формировани серий импульсов
SU1226638A1 (ru) Селектор импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU1213434A1 (ru) Цифровой фазовращатель
SU1464165A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи