KR950002343A - Digital Voice Storage Device in Voice Information Service System - Google Patents

Digital Voice Storage Device in Voice Information Service System Download PDF

Info

Publication number
KR950002343A
KR950002343A KR1019930010472A KR930010472A KR950002343A KR 950002343 A KR950002343 A KR 950002343A KR 1019930010472 A KR1019930010472 A KR 1019930010472A KR 930010472 A KR930010472 A KR 930010472A KR 950002343 A KR950002343 A KR 950002343A
Authority
KR
South Korea
Prior art keywords
data
voice
clock
output
voice data
Prior art date
Application number
KR1019930010472A
Other languages
Korean (ko)
Other versions
KR960009922B1 (en
Inventor
홍진표
정석종
Original Assignee
정장호
금성정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 금성정보통신 주식회사 filed Critical 정장호
Priority to KR1019930010472A priority Critical patent/KR960009922B1/en
Publication of KR950002343A publication Critical patent/KR950002343A/en
Application granted granted Critical
Publication of KR960009922B1 publication Critical patent/KR960009922B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/42Systems providing special services or facilities to subscribers
    • H04M3/487Arrangements for providing information services, e.g. recorded voice services or time announcements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/36Memories
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2203/00Aspects of automatic or semi-automatic exchanges
    • H04M2203/30Aspects of automatic or semi-automatic exchanges related to audio recordings in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Telephone Function (AREA)
  • Telephonic Communication Services (AREA)

Abstract

본 발명은 음성정보 서비스 시스템에서의 디지탈 음성 저장장치에 관한 것으로, 종래의 비휘발성 메모리 소자 대신에 DRAM과 같은 휘발성 메모리 소자를 사용하여 저장된 데이타를 수정 가능하며 즉각적인 서비스제공이 가능하도록 하는 음성정보 서비스 시스템에서의 디지탈 음성 저장장치를 제공하여 종래 디지탈 음성 저장 장치에서 서비스해야 할 안내문구등을 녹음 및 편집하여 직접 ROM과 같은 비휘발성 메모리 소자에 저장하고 사용하였기 때문에 문구의 일부 변경이나 또는 추가 삽입시에는 상기와 같은 메모리 소자에 저장하는 작업을 재 수행하여야 하는 불편함을 해소하는 효과가 있다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital voice storage device in a voice information service system. Instead of a conventional nonvolatile memory device, a voice information service can be used to modify stored data and provide an immediate service using a volatile memory device such as DRAM. It provides digital voice storage in the system, and records and edits the texts to be serviced by the conventional digital voice storage, and directly stores and uses them in a nonvolatile memory device such as a ROM. This has the effect of eliminating the inconvenience of having to perform the operation of storing in the memory device as described above.

Description

음성정보 서비스 시스템에서의 디지탈 음성 저장장치Digital Voice Storage Device in Voice Information Service System

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제2도는 본 발명에 따른 음성정보 서비스 시스템에서의 디지탈 음성 저장장치의 블럭 구성도.2 is a block diagram of a digital voice storage device in a voice information service system according to the present invention.

Claims (4)

망동기의 마스터 클럭 버퍼 보드로 부터 제1클럭신호와 메모리 억세스신호를 각각 2포트씩 인가받는 클럭수신부와; 자체시험용으로 상기 제1클럭신호와 동일한 클럭신호를 발생시키는 클럭발생수단과; 상기 클럭수신부에서 출력되는 클럭신호와 상기 클럭발생수단에서 출력되는 클럭신호를 인가받아 어느 하나를 선택하여 출력하는 선택회로부와; 상기 선택회로부에서 출력되는 클럭신호를 카운터로 2분주하여 제1출력단으로 출력하고, 필요한 클럭을 생성하여 제2출력단으로 출력하는 클럭 분주 및 생성회로와; 상기 보코딩 데이타 제어 보드내의 마이크로 프로세서에서 소정시간 주기적으로 인가되는 보코딩 데이타를 제2클럭신호에 의하여 래칭 동작하는 제1래치와; 상기 보코딩 데이타 제어 보드내의 마이크로 프로세서로 부터 제어신호를 인가받아 상기 제어신호에 따라 안내음성데이타 및 상기 안내음성데이타의 저장위치를 설정하기 위한 어드레스 데이타를 발생시키는 안내 데이타 발생부와; 음성 안내서비스시 상기 제1래치에서 출력되는 데이타를 상위 어드레스 데이타로 인가받고 상기 클럭 분주 및 생성회로의 제1출력단에서 출력되는 분주클럭 데이타를 하위 어드레스 데이타로 인가받아 음성데이타를 출력하고 음성안내메시지 수정 또는 재작성시 상기 안내 데이타 발생부에서 출력되는 음성데이타 및 해당 어드레스 데이타를 인가받아 음성데이타를 저장하는 음성데이타 메모리부; 및 상기 음성데이타 메모리부에서 출력되는 음성데이타와 상기 클럭 분주 및 생성회로의 제2출력단에서 출력되는 데이타를 인가받아 상기 음성데이타를 병/직렬로 변환하여 4개의 서브하이웨이로 출력하는 병/직렬 변환 및 SHW선택회로를 포함하는 것을 특징으로 하는 음성정보 서비스 시스템에서의 디지탈 음성 저장장치.A clock receiver receiving two ports of the first clock signal and the memory access signal from the master clock buffer board of the network synchronizer; Clock generation means for generating a same clock signal as said first clock signal for self test; A selection circuit unit which receives a clock signal output from the clock receiver and a clock signal output from the clock generation unit and selects one of the clock signals; A clock dividing and generating circuit for dividing the clock signal output from the selection circuit unit into a counter and outputting it to a first output terminal, generating a required clock, and outputting it to a second output terminal; A first latch for latching the vocoding data, which is periodically applied by the microprocessor in the vocoding data control board, by a second clock signal; A guide data generator for receiving a control signal from a microprocessor in the vocoding data control board and generating guide voice data and address data for setting a storage location of the guide voice data according to the control signal; In the voice announcement service, the data output from the first latch is applied as upper address data, and the divided clock data output from the first output terminal of the clock division and generation circuit is applied as lower address data to output voice data and then voice guidance message. A voice data memory unit for receiving voice data output from the guide data generator and corresponding address data upon modification or rewriting to store voice data; And parallel / serial conversion for receiving the voice data output from the voice data memory unit and the data output from the second output terminal of the clock division and generation circuit, converting the voice data into parallel / serial and outputting the same to four subhighways. And a SHW selection circuit. 제1항에 있어서, 상기 음성데이타 메모리부는 휘발성 메모리소자를 사용하는 것을 특징으로 하는 음성정보 서비스 시스템에서의 디지탈 음성 저장장치.The digital voice storage device of claim 1, wherein the voice data memory unit uses a volatile memory device. 제1항에 있어서, 상기 안내 데이타 발생부는 안내서비스에 필요한 음성데이타를 녹음 편집하는 음성 녹음편집 및 전송장치와; 상기 보코딩 데이타 제어 보드내의 마이크로 프로세서로 부터 제어신호를 인가받아 상기 제어신호에 따라 상기 음성녹음편집 및 전송장치에서 인가되는 음성데이타를 상기 음성데이타 메모리부에 저장가능한 형태로 변환하는 데이타 변환부와; 상기 데이타 변환부에서 출력되는 어드레스 데이타를 상기 음성데이타 메모리부의 어드레스 입력단에 인가하기 위하여 래칭 동작하는 제2래치; 및 상기 데이타 변환부에서 출력되는 음성 데이타를 상기 음성데이타 메모리부의 데이타 입력단에 인가하기 위하여 래칭 동작하는 제3래치로 이루어지는 것을 특징으로 하는 음성정보 서비스 시스템에서의 디지탈 음성 저장장치.The apparatus of claim 1, wherein the guide data generating unit comprises: a voice recording editing and transmission apparatus for recording and editing voice data required for a guide service; A data converter which receives a control signal from a microprocessor in the vocoding data control board and converts voice data applied by the voice recording and editing apparatus into a form that can be stored in the voice data memory unit according to the control signal; ; A second latch for latching to apply address data output from the data conversion unit to an address input terminal of the voice data memory unit; And a third latch that latches to apply the voice data output from the data converter to a data input terminal of the voice data memory unit. 제1항에 있어서, 상기 데이타 변환부는 상기 보코딩 데이타 제어 보드내의 마이크로 프로세서로 부터 제어신호를 인가받아 상기 제어신호에 따라 상기 음성녹음편집 및 전송장치에서 인가되는 직렬 형태의 데이타를 인가받는 차분수신기와; 상기 차분수신기에서 출력되는 데이타를 인가받아 상기 제2래치에 어드레스 데이타를 인가하고 상기 제3래치에 음성데이타를 인가하기 위하여 데이타를 병렬형태로 변환하는 직/병렬 변환회로; 및 상기 차분수신기에서 데이타를 수신하였다는 신호를 상기 음성녹음편집 및 전송장치에 전달하기 위한 차분장치로 이루어지는 것을 특징으로 하는 음성정보 서비스 시스템에서의 디지탈 음성 저장장치.The differential receiver according to claim 1, wherein the data converter receives a control signal from a microprocessor in the vocoding data control board and receives serial data applied from the voice recording and editing apparatus according to the control signal. Wow; A serial / parallel conversion circuit which receives data output from the differential receiver and converts the data into a parallel form in order to apply address data to the second latch and to apply voice data to the third latch; And a differential device for transmitting a signal indicating that data has been received by the differential receiver to the voice recording and editing apparatus. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930010472A 1993-06-09 1993-06-09 Voice response service system KR960009922B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930010472A KR960009922B1 (en) 1993-06-09 1993-06-09 Voice response service system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930010472A KR960009922B1 (en) 1993-06-09 1993-06-09 Voice response service system

Publications (2)

Publication Number Publication Date
KR950002343A true KR950002343A (en) 1995-01-04
KR960009922B1 KR960009922B1 (en) 1996-07-24

Family

ID=19357135

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930010472A KR960009922B1 (en) 1993-06-09 1993-06-09 Voice response service system

Country Status (1)

Country Link
KR (1) KR960009922B1 (en)

Also Published As

Publication number Publication date
KR960009922B1 (en) 1996-07-24

Similar Documents

Publication Publication Date Title
KR870009566A (en) Information transmitter and method
KR910001621A (en) Group Language Learning Device
KR960005597A (en) Selectable video song accompaniment
KR950002343A (en) Digital Voice Storage Device in Voice Information Service System
KR890016462A (en) Control data generator
KR930011547A (en) DTMF Signal Generator Using Memory
KR960019298A (en) Signal conversion device of semiconductor device
JP2850817B2 (en) Signal speed conversion circuit for data highway
KR960020296A (en) Recording guide of electronic changer
KR930015411A (en) Information distribution device
KR970007397A (en) Adaptive ST. Generator and Limit Signal Generation Method
KR950023088A (en) Voice guidance and frequency generator in PCM channel and its control method
JPS6212708B2 (en)
KR880009477A (en) Direct control method of time switch with automatic gain control
JPH0548556A (en) Data insertion circuit
KR970049622A (en) Mass memory data transmission device and method
KR920014301A (en) Tone Generator Using Microcontroller
KR920022114A (en) Data Bus Selector for Ed-Drop Transmission Equipment
JPH0477337B2 (en)
JPS60240257A (en) Response message reproducing device for automatic answering telephone set
KR950022354A (en) Read / write address generator
KR970049609A (en) Dual Stack Control and Data Transfer Method Using Single Memory
KR980004746A (en) Transmission data interface device and method of memory
KR920020491A (en) Readout Circuit of Semiconductor Memory
KR970076496A (en) Bit error distribution display of digital recording / reproducing system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990227

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee