KR20080024386A - Apparatus for driving display panel - Google Patents

Apparatus for driving display panel Download PDF

Info

Publication number
KR20080024386A
KR20080024386A KR1020060088680A KR20060088680A KR20080024386A KR 20080024386 A KR20080024386 A KR 20080024386A KR 1020060088680 A KR1020060088680 A KR 1020060088680A KR 20060088680 A KR20060088680 A KR 20060088680A KR 20080024386 A KR20080024386 A KR 20080024386A
Authority
KR
South Korea
Prior art keywords
electrode lines
circuit
display panel
address
discharge
Prior art date
Application number
KR1020060088680A
Other languages
Korean (ko)
Inventor
우정민
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060088680A priority Critical patent/KR20080024386A/en
Publication of KR20080024386A publication Critical patent/KR20080024386A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

An apparatus for driving a display panel is provided to reduce interference between sustain and scan drivers by implementing an insulating part between the sustain and scan drivers. An apparatus for driving a display panel includes first and second circuits(630,610) and an insulating part(640). The first and second circuits control source voltages(Vs,Vscl) to apply first and second levels power, respectively. The insulating part, which is formed between the first and second circuits, separate electrically the first and second circuits. One end of the first circuit is connected to electrode lines, which are used for supplying a source voltage for driving the display panel.

Description

디스플레이 패널의 구동장치{Apparatus for driving display panel}Apparatus for driving display panel

도 1은 본 발명에 따른 디스플레이 패널의 구동장치가 적용되는 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다. 1 is a perspective view showing an internal structure of a three-electrode surface discharge plasma display panel to which a driving device of a display panel according to the present invention is applied.

도 2는 본 발명에 따른 바람직한 실시예로서, 플라즈마 디스플레이 패널의 구동장치를 간략히 도시한 블록도이다. 2 is a block diagram schematically showing a driving apparatus of a plasma display panel as a preferred embodiment of the present invention.

도 3은 도 2의 각 구동부에서 출력하는 구동신호의 일 실시예를 보여주는 타이밍도이다.3 is a timing diagram illustrating an embodiment of a drive signal output from each driver of FIG. 2.

도 4는 본 발명에 따른 바람직한 다른 실시예로서, 도 2의 플라즈마 디스플레이 패널의 구동장치에서 Y 구동부를 도시한 회로도이다. 4 is a circuit diagram illustrating a Y driver in the driving apparatus of the plasma display panel of FIG. 2 according to another exemplary embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

22: 논리 제어부, 23: 어드레스 구동부,22: logic controller, 23: address driver,

24: X 구동부, 25: Y 구동부.24: X driver, 25: Y driver.

본 발명은 디스플레이 패널의 구동장치에 관한 것으로서, 보다 상세하게는 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위한 복수의 서브-필 드들이 존재하고, 상기 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하여 디스플레이 패널을 구동하는 디스플레이 패널의 구동장치에 관한 것이다. The present invention relates to a driving device of a display panel, and more particularly, there are a plurality of sub-fields for time division gray scale display for each frame as a display period, and each of the sub-fields has a reset period, an address period, and The present invention relates to a driving device of a display panel in which sustain discharge cycles exist to drive a display panel.

평판 디스플레이 장치로서 대형 패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel, PDP)이 주목받고 있다. 플라즈마 디스플레이 패널은 방전현상을 이용하여 화상을 표현하는 디스플레이 장치인데, 일반적으로 플라즈마 디스플레이 패널은 구동 전압의 형태에 따라서 직류형과 교류형으로 나눌 수 있으며, 직류형의 경우 방전시간의 지연시간이 긴 단점으로 인하여 교류형 플라즈마 디스플레이 패널의 개발이 많이 이루어지고 있다. As flat panel display devices, plasma display panels (PDPs), which are easy to manufacture large panels, have attracted attention. A plasma display panel is a display device that displays an image by using a discharge phenomenon. In general, a plasma display panel can be classified into a direct current type and an alternating current type according to the type of driving voltage. Due to the disadvantages, the development of the AC plasma display panel has been made a lot.

교류형 플라즈마 디스플레이 패널로는 3전극을 구비하고 교류 전압에 의하여 구동되는 3전극 교류 면방전 방식의 플라즈마 디스플레이 패널이 대표적이다. 일반적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널은 다층의 판으로 이루어져 있으며, 종래의 화면표시장치인 음극선관(CRT)에 비하여 두께가 얇고 가벼우면서도 넓은 화면을 제공할 수 있기에 공간적으로 유리하다. An AC plasma display panel includes a three-electrode AC surface discharge type plasma display panel having three electrodes and driven by an AC voltage. A typical three-electrode surface discharge type plasma display panel is composed of a multi-layered plate, which is spatially advantageous because it can provide a thinner, lighter, and wider screen than a conventional cathode ray tube (CRT).

통상의 플라즈마 디스플레이 패널의 일 예로서, 3-전극 면방전 방식의 플라즈마 디스플레이 패널과 그 구동장치, 및 구동방법이 본 출원인의 미국 특허 제6,744,218호(명칭: Method of driving a plasma display panel in which the width of display sustain pulse varies)에 개시되어 있다. 상기 미국특허에 개시된 플라즈마 디스플레이 패널과 그 구동장치, 및 구동방법에 관한 사항은 본 명세서에 포함되는 것으로 하고, 그 자세한 설명은 생략한다. As an example of a conventional plasma display panel, a three-electrode surface discharge plasma display panel, a driving apparatus thereof, and a driving method thereof are disclosed in US Patent No. 6,744,218 (name: Method of driving a plasma display panel in which the). width of display sustain pulse varies). Matters related to the plasma display panel, the driving apparatus, and the driving method disclosed in the above-mentioned US patent are included in the present specification, and a detailed description thereof will be omitted.

플라즈마 디스플레이 패널은 유지 전극과 어드레스 전극이 교차되는 영역에 형성되는 다수개의 디스플레이 셀들을 구비하며, 하나의 디스플레이 셀은 세 개(적색, 녹색, 청색)의 방전셀들로 구성되며, 상기 방전셀들의 방전 상태를 조절함에 따라 화상의 계조를 표현한다. The plasma display panel includes a plurality of display cells formed in an area where the sustain electrode and the address electrode cross each other, and one display cell includes three discharge cells (red, green, and blue). The gray level of the image is expressed by adjusting the discharge state.

플라즈마 디스플레이 패널의 계조를 표현하기 위하여 플라즈마 디스플레이 패널에 인가되는 하나의 프레임을 발광 횟수가 다른 8개의 서브필드들로 구성하여 256 계조를 표현할 수가 있다. 즉, 256 계조로 화상을 표시하고자하는 경우에 1/60초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들로 나누어진다. 상기 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하여 플라즈마 디스플레이 패널이 구동된다. In order to express the gray scale of the plasma display panel, one frame applied to the plasma display panel may be configured with eight subfields having different emission counts to express 256 gray scales. That is, in the case where the image is to be displayed with 256 gray levels, the frame period (16.67 ms) corresponding to 1/60 second is divided into eight subfields. There is a reset period, an address period, and a sustain discharge period in each of the sub-fields to drive the plasma display panel.

상기 리셋 주기에는 모든 방전셀들을 초기화한다. 상기 어드레스 주기에는 표시하고자 하는 방전셀들을 선택한다. 상기 유지방전 주기에는 전체 방전셀들 중에서 상기 어드레스 주기에 선택된 방전셀들에서 표시방전을 일으킨다. All discharge cells are initialized in the reset period. The discharge cells to be displayed are selected in the address period. In the sustain discharge period, display discharge occurs in discharge cells selected in the address period among all the discharge cells.

상기 어드레스 주기에는 스캔 구동부를 통하여 모든 Y 전극 라인들에 순차적으로 스캔 펄스가 인가되고, 각각의 Y 전극 라인들에 대하여 표시방전을 일으키고자 선택되는 방전셀을 형성하는 어드레스 전극에 스캔 펄스에 동기되는 데이터 펄스가 인가된다. 또한, 상기 유지구동 주기 모든 X 전극과 Y 전극에 유지 구동부를 통하여 유지펄스가 교호하게 인가되어, 어드레스 주기에 선택된 방전셀에서만 유지방전을 일으킨다. 이와 같은 방법에 의하여 각각의 서브필드에서 전체 방전셀들 중에서 표시하고자 하는 방전셀에서만 표시방전을 일으켜 화상을 표시한다. In the address period, scan pulses are sequentially applied to all of the Y electrode lines through the scan driver, and are synchronized with the scan pulses to the address electrodes forming discharge cells selected to cause display discharge for each of the Y electrode lines. A data pulse is applied. In addition, sustain pulses are alternately applied to all of the X and Y electrodes in the sustain drive cycle through the sustain drive section, causing sustain discharge only in the discharge cells selected in the address cycle. In this manner, an image is displayed by causing display discharge only in the discharge cells to be displayed among all the discharge cells in each subfield.

이처럼 스캔 구동부와 유지 구동부를 통하여 각각의 전극에 전압을 인가한다. 이때, 종래의 플라즈마 디스플레이 패널의 구동방법에서는 스캔 구동부와 유지 구동부가 직접 연결된다. 따라서, 하나의 구동부에서 발생된 노이즈 또는 과도 전류가 다른 구동부에도 영향을 주게되는 문제점이 있다. In this way, a voltage is applied to each electrode through the scan driver and the sustain driver. At this time, in the conventional plasma display panel driving method, the scan driver and the sustain driver are directly connected. Accordingly, there is a problem in that noise or transient current generated in one driving unit affects the other driving unit.

본 발명의 목적은, 유지 구동부와 스캔 구동부 사이에 절연부를 삽입하여, 유지 구동부와 스캔 구동부를 전기적으로 분리시킴으로써, 상호간의 노이즈 또는 부품 파손 등이 분리될 수 있도록 하는 디스플레이 패널의 구동장치를 제공하는 것이다. SUMMARY OF THE INVENTION An object of the present invention is to provide an apparatus for driving a display panel by inserting an insulating portion between a holding driver and a scan driver to electrically isolate the holding driver and the scan driver so that noise or component breakage can be separated from each other. will be.

본 발명은, 2 이상의 전원들로부터 복수개의 전극 라인들에 전원을 인가하여 디스플레이 패널을 구동하는 것으로, 제1레벨의 전원의 인가를 제어하는 제1 회로부; 제2레벨의 전원의 인가를 제어하는 제2 회로부; 및 상기 제1 회로부와 상기 제2 회로부 사이에 개재되어 상기 제1 회로부와 상기 제2 회로부를 전기적으로 분리시키는 절연부를 구비하는 디스플레이 패널의 구동장치를 제공한다.The present invention provides a method of driving a display panel by applying power to a plurality of electrode lines from two or more power sources, and including: a first circuit unit controlling the application of a first level of power; A second circuit unit for controlling the application of a power supply of a second level; And an insulating part interposed between the first circuit part and the second circuit part to electrically separate the first circuit part and the second circuit part.

상기 제1 회로부의 일단이 상기 전극 라인들에 연결되는 것이 바람직하다. One end of the first circuit portion is preferably connected to the electrode lines.

상기 제2 회로부가 상기 제1 회로부의 타단에 상기 절연부를 통하여 연결되는 것이 바람직하다. Preferably, the second circuit portion is connected to the other end of the first circuit portion through the insulating portion.

X 전극라인 및 Y 전극라인과 어드레스 전극라인이 교차되는 영역에 방전셀이 형성되고, 상기 전극 라인들이, X 전극라인과 Y 전극라인 및 어드레스 전극라인들 중에서 적어도 하나 이상인 것이 바람직하다. It is preferable that a discharge cell is formed in an area where the X electrode line, the Y electrode line and the address electrode line intersect, and the electrode lines are at least one of the X electrode line, the Y electrode line, and the address electrode line.

상기 절연부가 변압기를 포함하여 이루어지는 것이 바람직하다. It is preferable that the said insulation part comprises a transformer.

상기 변압기의 1차측 코일이 상기 제2 회로부와 연결되고, 상기 변압기의 2차측 코일이 상기 제1 회로부와 연결되는 것이 바람직하다. Preferably, the primary coil of the transformer is connected to the second circuit portion, and the secondary coil of the transformer is connected to the first circuit portion.

상기 1차측 코일과 상기 2차측 코일의 권선비가 1:1인 것이 바람직하다. Preferably, the winding ratio of the primary coil and the secondary coil is 1: 1.

디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위한 복수의 서브-필드들이 존재하고, 상기 각각의 서브-필드가, 상기 모든 방전셀들을 초기화하는 리셋 주기, 상기 모든 방전셀들 중에서 표시하고자 하는 방전셀들을 선택하는 어드레스 주기, 및 상기 선택된 방전셀들에서 유지방전을 일으키는 유지방전 주기를 포함하고, 상기 어드레스 주기에 상기 제1 회로부에 의하여 상기 Y 전극 라인들에 스캔 펄스가 인가되는 것이 바람직하다. There are a plurality of sub-fields for time division gray scale display for each frame as a display period, and each of the sub-fields selects a reset cycle for initializing all the discharge cells and discharge cells to be displayed among all the discharge cells. And a sustain discharge cycle causing sustain discharge in the selected discharge cells, wherein a scan pulse is applied to the Y electrode lines by the first circuit unit in the address cycle.

상기 유지방전 주기에 상기 Y 전극 라인들과 상기 X 전극 라인들에 유지펄스가 교호하여 인가되고, 상기 유지펄스가 상기 제2회로부에 의하여 상기 Y 전극 라인들에 인가되는 것이 바람직하다. Preferably, a sustain pulse is alternately applied to the Y electrode lines and the X electrode lines in the sustain discharge period, and the sustain pulse is applied to the Y electrode lines by the second circuit unit.

본 발명에 따르면, 유지 구동부와 스캔 구동부 사이에 절연부를 삽입하여, 유지 구동부와 스캔 구동부를 전기적으로 분리시킴으로써, 상호간의 노이즈 또는 부품 파손 등이 분리될 수 있도록 할 수 있다. According to the present invention, an insulating portion is inserted between the holding drive portion and the scan driving portion to electrically isolate the holding drive portion and the scan driving portion, so that noise or component breakage can be separated from each other.

이하, 첨부된 도면을 참조하여 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다. 1 is an internal perspective view showing the structure of a three-electrode surface discharge plasma display panel.

도면을 참조하면, 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1∼ABm), 유전층(11, 15), Y 전극 라인들(Y1∼Yn), X 전극 라인들(X1∼Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다. Referring to the drawings, between the front and rear glass substrates 10 and 13 of the surface discharge plasma display panel 1, the address electrode lines A R1 to A Bm , the dielectric layers 11 and 15, and the Y electrode line (Y 1 to Y n ), X electrode lines (X 1 to X n ), fluorescent layer 16, partition wall 17, and magnesium monoxide (MgO) layer 12 as a protective layer are provided.

어드레스 전극 라인들(AR1∼ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 아래쪽 유전층(15)은 어드레스 전극 라인들(AR1∼ABm)의 앞쪽에서 전면(全面) 도포된다. 아래쪽 유전층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1∼ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전셀(14)의 방전 영역을 구획하고 각 방전셀(14) 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 뒤쪽 글라스 기판(13)위에 형성되는 아래쪽 유전층(15)과 격벽(17)들 사이에 형성되는 공간의 내면에 형성된다. The address electrode lines A R1 to A Bm are formed in a predetermined pattern on the front side of the rear glass substrate 13. The lower dielectric layer 15 is applied to the entire surface in front of the address electrode lines A R1 to A Bm . In front of the lower dielectric layer 15, barrier ribs 17 are formed in a direction parallel to the address electrode lines A R1 to A Bm . The partition walls 17 function to partition the discharge area of each discharge cell 14 and to prevent optical cross talk between the discharge cells 14. The fluorescent layer 16 is formed on the inner surface of the space formed between the lower dielectric layer 15 and the partition walls 17 formed on the rear glass substrate 13.

X 전극 라인들(X1∼Xn)과 Y 전극 라인들(Y1∼Yn)은 어드레스 전극 라인들(AR1 ∼ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전셀(14)을 설정한다. 각 X 전극 라인(X1∼Xn)과 각 Y 전극 라인(Y1 ∼Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인과 전도도를 높이기 위한 금속 전극 라인이 결합되어 형성된다. The X electrode lines X 1 to X n and the Y electrode lines Y 1 to Y n have a constant pattern on the rear side of the front glass substrate 10 to be orthogonal to the address electrode lines A R1 to A Bm . Is formed. Each intersection sets a corresponding discharge cell 14. Each X electrode line (X 1 to X n ) and each Y electrode line (Y 1 to Y n ) are combined with a transparent electrode line made of a transparent conductive material such as indium tin oxide (ITO) and a metal electrode line for increasing conductivity. Is formed.

여기서, X 전극 라인들(X1∼Xn)은 각각의 방전셀(14)에서 유지 전극이 되고, Y 전극 라인들(Y1∼Yn)은 각각의 방전셀(14)에서 주사 전극이 되고, 어드레스 전극 라인들(AR1 ∼ABm) 각각의 방전셀(14)에서 어드레스 전극이 된다. Here, the X electrode lines X 1 to X n become sustain electrodes in the respective discharge cells 14, and the Y electrode lines Y 1 to Y n correspond to scan electrodes in the respective discharge cells 14. And become an address electrode in the discharge cell 14 of each of the address electrode lines A R1 to A Bm .

도 2는 본 발명에 다른 바람직한 실시예로서, 플라즈마 디스플레이 패널의 구동장치를 간략히 도시한 블록도이다. 2 is a block diagram schematically showing a driving apparatus of a plasma display panel according to another exemplary embodiment of the present invention.

도면을 참조하면, 플라즈마 표시 패널(1)의 구동 장치(20)는 영상 처리부(21), 논리 제어부(22), 어드레스 구동부(23), X 구동부(24), 및 Y 구동부(25)를 포함한다. 영상 처리부(21)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호들을 발생시킨다. 내부 영상 신호는 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호 등이 될 수 있다. 논리 제어부(22)는 영상 처리부(21)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다. Referring to the drawing, the driving device 20 of the plasma display panel 1 includes an image processor 21, a logic controller 22, an address driver 23, an X driver 24, and a Y driver 25. do. The image processor 21 converts an external analog image signal into a digital signal to generate internal image signals. The internal video signal may be 8 bits of red (R), green (G), and blue (B) image data, a clock signal, a vertical and horizontal synchronization signal, and the like. The logic controller 22 generates driving control signals S A , S Y , and S X according to an internal image signal from the image processor 21.

이때, 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25) 등의 구동부에서 상기 구동 제어 신호들(SA, SY, SX)로부터 입력받아 각각의 구동 신호들을 발생시키고, 발생된 구동 신호를 각각의 전극 라인들에 인가한다. In this case, the driving unit such as the address driver 23, the X driver 24, and the Y driver 25 receives input from the driving control signals S A , S Y , and S X , and generates respective driving signals. The applied driving signal to each of the electrode lines.

즉, 어드레스 구동부(23)는, 논리 제어부(22)로부터 입력되는 어드레스 신호(SA)에 따른 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(24)는 논리 제어부(22)로부터 입력되는 X 구동 제어 신호(SX)를 처리하여, X 전 극 라인들에 인가한다. Y 구동부(25)는 논리 제어부(22)로부터 입력되는 Y 구동 제어 신호(SY)를 처리하여, Y 전극 라인들에 인가한다. That is, the address driver 23 applies the display data signal corresponding to the address signal S A input from the logic controller 22 to the address electrode lines. The X driver 24 processes the X driving control signal S X input from the logic controller 22 and applies the X driving control signal S X to the X electrode lines. The Y driver 25 processes the Y driving control signal S Y input from the logic controller 22 and applies it to the Y electrode lines.

도 3은 도 2의 각 구동부에서 출력하는 구동신호의 일 실시예를 보여주는 타이밍도이다. 3 is a timing diagram illustrating an embodiment of a drive signal output from each driver of FIG. 2.

도면을 참조하면, 일단 플라즈마 디스플레이 패널(1)의 단위 프레임은 시분할 계조 디스플레이 구동을 위한 계조 가중치에 따른 복수개의 서브필드로 나뉜다. 각 서브필드(SF)는 리셋 기간(PR), 어드레스 기간(PA) 및 유지 기간(PS)으로 나뉜다. Referring to the drawings, the unit frame of the plasma display panel 1 is divided into a plurality of subfields according to gray scale weights for time division gray scale display driving. Each subfield SF is divided into a reset period PR, an address period PA, and a sustain period PS.

먼저 리셋 기간(PR)에는 Y 전극들(Y1~Yn)에 상승펄스와 하강펄스로 이루어진 리셋펄스가 인가되고, X 전극들(X1~Xn)에는 하강펄스 인가시부터 제2 전압(바이어스전압)이 인가되어 리셋 방전이 수행된다. 리셋 방전에 의해 전체 방전셀을 초기화된다. 상승펄스는 유지방전전압(Vs)에서 상승전압(Vset)만큼 상승하여 최종적으로 상승최고전압(Vset+Vs)에 도달하고, 하강펄스는 유지방전전압(Vs)에서 하강하여 최종적으로 하강최저전압(Vnf)에 도달한다. First, in the reset period PR, a reset pulse consisting of a rising pulse and a falling pulse is applied to the Y electrodes Y 1 to Y n , and a second voltage is applied to the X electrodes X 1 to X n when the falling pulse is applied. (Bias voltage) is applied to perform reset discharge. All discharge cells are initialized by reset discharge. The rising pulse rises from the sustain discharge voltage (Vs) by the rising voltage (V set ) and finally reaches the rising maximum voltage (V set + Vs), and the falling pulse falls from the sustain discharge voltage (Vs) and finally falls The voltage V nf is reached.

어드레스 기간(PA)에는 Y 전극들(Y1, ...,Yn)에 주사펄스가 순차적으로 인가되고, A 전극들(A1, ...,Am)에는 상기 주사펄스에 맞춰 표시 데이터 신호가 인가되어 어드레스 방전이 수행된다. 어드레스 방전에 의해 유지 기간(PS)에서 발생하는 유지방전이 수행될 방전셀이 선택된다. 주사펄스는 스캔하이전압(Vsch)을 가지다가 순차적으로 스캔하이전압(Vsch)보다 전압이 작은 스캔로우전압(Vscl)을 가지며, 표시 데이터 신호는 주사펄스의 스캔로우전압(Vscl) 인가시에 맞춰 정극성의 어드레스전압(Va)을 갖는다.In the address period PA, scanning pulses are sequentially applied to the Y electrodes Y 1 ,..., And Y n , and A electrodes A 1 ,..., A m are displayed in accordance with the scanning pulses. The data signal is applied to perform address discharge. The discharge cells to be subjected to the sustain discharge occurring in the sustain period PS by the address discharge are selected. The scan pulse has a scan high voltage (Vsch) and sequentially has a scan low voltage (Vscl) whose voltage is lower than the scan high voltage (Vsch), and the display data signal is adapted to the scan low voltage (Vscl) of the scan pulse. It has a positive address voltage Va.

유지 기간(PS)에서는 X 전극들(X1~Xn)과 Y 전극들(Y1~Yn)에 유지펄스가 교대로 인가되어 유지방전이 수행된다. 유지방전에 의해 각 서브필드마다 할당된 계조 가중치에 따라 휘도가 표현된다. 각각의 방전셀들에서는 상기 계조 가중치에 따른 개수의 유지 펄스에 의하여 상기 선택된 방전셀들에서 유지방전을 일으킨다. In the sustain period PS, sustain pulses are alternately applied to the X electrodes X 1 to X n and the Y electrodes Y 1 to Y n to perform sustain discharge. Luminance is expressed according to the gray scale weight allocated to each subfield by the sustain discharge. In each of the discharge cells, sustain discharge is caused in the selected discharge cells by the number of sustain pulses according to the gray scale weight.

한편, 도 3에서 도시된 바와 다른 구동신호가 도 2의 각 구동부에서 출력되는 것이 가능하며 도 3에 도시된 것에 한정되지 않는다. On the other hand, it is possible that the drive signal different from that shown in FIG. 3 can be output from each driving unit of FIG.

도 4는 본 발명에 따른 바람직한 다른 실시예로서, 도 2의 플라즈마 디스플레이 패널의 구동장치에서 Y 구동부를 도시한 회로도이다. 4 is a circuit diagram illustrating a Y driver in the driving apparatus of the plasma display panel of FIG. 2 according to another exemplary embodiment of the present invention.

본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 제1레벨의 전원(Vs)의 인가를 제어하는 제1 회로부(630); 제2레벨의 전원(Vscl)의 인가를 제어하는 제2 회로부(610); 및 제1 회로부(630)와 제2 회로부(610) 사이에 개재되어 제1 회로부(630)와 제2 회로부(610)를 전기적으로 분리시키는 절연부(640)를 구비한다. 이때, 제1 회로부(630)는 그 일단이 Y 전극 라인들(도 1의 Y1~Yn)에 연결되고, 제2 회로부(610)가 제1 회로부(630)의 타단에 절연부(640)를 통하여 연결된다. 따라서, 제2 회로부(610)가 제1 회로부(630)을 통하여 Y 전극 라인들(도 1의 Y1~Yn)에 연결된다. In accordance with another aspect of the present invention, a driving apparatus of a plasma display panel includes: a first circuit unit 630 for controlling the application of a first level power source Vs; A second circuit unit 610 for controlling the application of the second level power source Vscl; And an insulating part 640 interposed between the first circuit part 630 and the second circuit part 610 to electrically separate the first circuit part 630 and the second circuit part 610. At this time, one end of the first circuit unit 630 is connected to the Y electrode lines (Y 1 to Y n of FIG. 1), and the second circuit unit 610 is insulated from the other end of the first circuit unit 630. Through). Therefore, the second circuit unit 610 is connected to the Y electrode lines (Y 1 to Y n in FIG. 1 ) through the first circuit unit 630.

즉, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 본 실시예에 도시된 바와 같이 Y 구동부(600)를 포함하여 이루어질 수 있다. 다만, 본 발명은 이에 한정되지 아니하고, X 구동부(500), 및 어드레스 구동부들 중에서 적어도 하나 이상이 될 수 있다. That is, the driving apparatus of the plasma display panel according to the present invention may include the Y driver 600 as shown in the present embodiment. However, the present invention is not limited thereto and may be at least one of the X driver 500 and the address driver.

도면을 참조하면, Y 구동부(600)는, 절연부(640), 유지펄스 인가부(610), 제1 스위칭부(605), 제2 스위칭부(617), 제3 전압 인가부(607), 제4 전압 인가부(609), 주사 스위칭부(601), 제5 전압 인가부(603), 제6 전압 인가부(615), 및 에너지 회수부(620)를 구비한다. Referring to the drawings, the Y driver 600 includes an insulating part 640, a sustain pulse applying part 610, a first switching part 605, a second switching part 617, and a third voltage applying part 607. And a fourth voltage applying unit 609, a scan switching unit 601, a fifth voltage applying unit 603, a sixth voltage applying unit 615, and an energy recovery unit 620.

본 발명의 제1 회로부(630)는 Y 전극 라인들에 도 3의 주사 펄스가 인가되도록 제어되는 스캔 구동부를 포함하는 것으로, 도 4에서는 주사 스위칭부(601), 제5 전압 인가부(603), 및 제6 전압 인가부(615)를 포함한다. 제2 회로부는 Y 전극 라인들에 도 3의 유지펄스가 인가되도록 젱어되는 유지펄스 인가부(610)가 될 수 있다. The first circuit unit 630 of the present invention includes a scan driver controlled to apply the scan pulse of FIG. 3 to the Y electrode lines. In FIG. 4, the scan switching unit 601 and the fifth voltage applying unit 603 are provided. And a sixth voltage applying unit 615. The second circuit unit may be a sustain pulse applying unit 610 which is pulled to apply the sustain pulse of FIG. 3 to the Y electrode lines.

상기 유지펄스 인가부(610)는 제1 전압 인가부(611)와 접지 전압 인가부(612)를 포함한다. 상기 제1 전압 인가부(611)는 Y 전극들(Cp의 제2 단)에 구동신호를 출력하기 위하여, 제1 전압(Vs)을 제1 노드(N1)에 출력한다. 상기 접지 전압 인가부(612)는 접지 전압(Vg)을 제1 노드(N1)에 출력한다.The sustain pulse applying unit 610 includes a first voltage applying unit 611 and a ground voltage applying unit 612. The first voltage applying unit 611 outputs a first voltage Vs to the first node N1 in order to output a driving signal to the Y electrodes Cp. The ground voltage applying unit 612 outputs a ground voltage Vg to the first node N1.

상기 제1 스위칭부(605)는 일단이 제1 노드(N1)에 접속되고 타단은 제2 노드(N2)에 접속된 제7 스위칭 소자(S7)를 포함한다. 상기 제2 스위칭부(617)는 일단이 제2 노드(N2)에 접속되고 타단은 제3 노드(N3)에 접속된 제15 스위칭 소자(S15) 를 포함한다. The first switching unit 605 includes a seventh switching element S7 having one end connected to the first node N1 and the other end connected to the second node N2. The second switching unit 617 includes a fifteenth switching element S15 having one end connected to the second node N2 and the other end connected to the third node N3.

상기 제3 전압 인가부(607)는 제1 노드(N1)와 제2 노드(N2) 사이에 접속되고 제1 전압(Vs)을 제3 전압(Vset)만큼 서서히 상승시켜 제2 노드(N2)에 출력한다. 상기 제4 전압 인가부(609)는 제3 노드(N3)에 접속되고 제1 전압(Vs)을 제4 전압(Vnf)까지 서서히 하강시켜 제3 노드(N3)에 출력한다. The third voltage applying unit 607 is connected between the first node N1 and the second node N2, and gradually raises the first voltage Vs by the third voltage Vset to allow the second node N2 to be used. Output to The fourth voltage applying unit 609 is connected to the third node N3 and gradually lowers the first voltage Vs to the fourth voltage Vnf and outputs the same to the third node N3.

상기 주사 스위칭부(601)는 서로 직렬 접속된 제1 주사 스위칭 소자(SC1) 및 제2 주사 스위칭 소자(SC2)를 구비한다. 이때, 제1 주사 스위칭 소자(SC1)와 제2 주사 스위칭 소자(SC2)의 사이에 형성된 제4 노드(N4)가 패널의 Y 전극들(Cp의 제2 단)에 접속된다. 주사 스위칭부(601)는 Y 전극 라인들에 대한 전원의 인가를 제어할 수 있는 스캔 IC로 이루어질 수 있다. 이때, 모든 Y 전극 라인들이 복수개의 블록으로 나뉘고, 각각의 블록에 대하여 하나의 스캔 IC가 연결될 수 있도록, 주사 스위칭부(601)가 복수개의 스캔 IC로 이루어질 수 있다. The scan switching unit 601 includes a first scan switching element SC1 and a second scan switching element SC2 connected in series with each other. At this time, the fourth node N4 formed between the first scan switching element SC1 and the second scan switching element SC2 is connected to the Y electrodes (the second end of the Cp) of the panel. The scan switching unit 601 may be configured as a scan IC that can control the application of power to the Y electrode lines. In this case, the scan switching unit 601 may include a plurality of scan ICs so that all the Y electrode lines are divided into a plurality of blocks, and one scan IC may be connected to each block.

상기 제5 전압 인가부(603)는 제5 전압원(Vsch)을 구비하고 제1 주사 스위칭 소자(SC1)에 접속되어 제1 주사 스위칭 소자(SC1)로 제5 전압(Vsch)을 출력한다. 상기 제6 전압 인가부(615)는 제3 노드(N3) 및 제2 주사 스위칭 소자(SC2)에 접속되어 제6 전압(Vscl)을 출력한다. The fifth voltage applying unit 603 includes a fifth voltage source Vsch and is connected to the first scan switching device SC1 to output the fifth voltage Vsch to the first scan switching device SC1. The sixth voltage applying unit 615 is connected to the third node N3 and the second scan switching device SC2 and outputs a sixth voltage Vscl.

상기 에너지 회수부(620)는 패널(Cp) 내에 전하를 축적하거나 패널(Cp) 내의 전하를 저장한다. The energy recovery unit 620 accumulates charges in the panel Cp or stores charges in the panel Cp.

제1 전압 인가부(611)는 일단이 제1 전압원(Vs)에 접속되고, 타단이 제1 노드(N1)에 접속된 제8 스위칭 소자(S8)를 구비한다. 접지 전압 인가부(612)는 일단 이 접지에 접속되고, 타단이 제1 노드(N1)에 접속된 제9 스위칭 소자(S9)를 구비한다. 유지펄스 인가부(610)는 유지펄스를 발생하기 위하여 제8 스위칭 소자(S8)와 제9 스위칭 소자(S9)를 교대로 턴 온 시킨다. The first voltage applying unit 611 includes an eighth switching element S8 having one end connected to the first voltage source Vs and the other end connected to the first node N1. The ground voltage applying unit 612 has a ninth switching element S9 connected to the ground once and connected to the first node N1 at the other end thereof. The sustain pulse applying unit 610 alternately turns on the eighth switching element S8 and the ninth switching element S9 to generate a sustain pulse.

제3 전압 인가부(607)는 제4 커패시터(C4)와 제10 스위칭 소자(S10)를 구비한다. 상기 제4 커패시터(C4)는 일단이 제1 노드(N1)에 접속되고 타단은 제3 전압원(Vset)에 접속된다. 상기 제10 스위칭 소자(S10)는 제3 전압원(Vset)과 제2 노드(N3) 사이에 접속된다. The third voltage applying unit 607 includes a fourth capacitor C4 and a tenth switching element S10. One end of the fourth capacitor C4 is connected to the first node N1 and the other end thereof is connected to the third voltage source Vset. The tenth switching element S10 is connected between the third voltage source Vset and the second node N3.

제4 전압 인가부(609)는 일단이 제3 노드(N3)에 접속되고, 타단이 제4 전압원(Vnf)에 접속된 제11 스위칭 소자(S11)를 구비한다. 제1 전압 인가부(611)의 제8 스위칭 소자(S8), 제1 스위칭부(605)의 제7 스위칭 소자(S7), 제2 스위칭부(617)의 제15 스위칭 소자(S15) 및 제4 전압 인가부(609)의 제11 스위칭 소자(S11)가 턴 온 됨으로써, 제1 전압(Vs)에서 제4 전압(Vnf)까지 서서히 하강한 전압이 제3 노드(N3)에 출력된다. The fourth voltage applying unit 609 includes an eleventh switching element S11 having one end connected to the third node N3 and the other end connected to the fourth voltage source Vnf. The eighth switching element S8 of the first voltage applying unit 611, the seventh switching element S7 of the first switching unit 605, the fifteenth switching element S15 of the second switching unit 617, and the fifth When the eleventh switching element S11 of the four voltage applying unit 609 is turned on, a voltage gradually lowered from the first voltage Vs to the fourth voltage Vnf is output to the third node N3.

제6 전압 인가부(615)는 제3 노드(N3)와 제6 전압원(Vscl) 사이에 접속된 제12 스위칭 소자(S12)를 구비한다. 제12 스위칭 소자(S12)가 턴 온 되어 제3 노드(N2)에 제6 전압(Vscl)을 출력한다. The sixth voltage applying unit 615 includes a twelfth switching element S12 connected between the third node N3 and the sixth voltage source Vscl. The twelfth switching element S12 is turned on and outputs a sixth voltage Vscl to the third node N2.

주사 스위칭부(601)의 제1 주사 스위칭 소자(SC1)가 턴 온 되고 제2 주사 스위칭 소자(SC2)가 턴 오프 되면, 제5 전압(Vsch)이 제4 노드(N4)를 거쳐 Y 전극들(Cp의 제2 단)에 출력된다. 반면에 주사 스위칭부(601)의 제1 주사 스위칭 소자(SC1)가 턴 오프 되고 제2 주사 스위칭 소자(SC2)가 턴 온 되면, 제3 노드(N3)에 출력된 각 전압, 즉 제1 전압(Vs), 접지 전압(Vg), 제4 전압(Vnf), 제6 전압(Vscl)이 제4 노드(N4)를 거쳐 Y 전극들(Cp의 제2단)에 출력된다. When the first scan switching device SC1 of the scan switching unit 601 is turned on and the second scan switching device SC2 is turned off, the fifth voltage Vsch passes through the fourth node N4 to Y electrodes. It is output to (the second stage of Cp). On the other hand, when the first scan switching device SC1 of the scan switching unit 601 is turned off and the second scan switching device SC2 is turned on, each voltage output to the third node N3, that is, the first voltage is turned on. Vs, the ground voltage Vg, the fourth voltage Vnf, and the sixth voltage Vscl are output to the Y electrodes Cp through the fourth node N4.

에너지 회수부(620)는 에너지 저장부(621), 에너지 회수 스위칭부(622), 및 인덕터(L2)를 구비한다. 상기 에너지 저장부(621)는 패널(Cp) 내의 전하를 저장한다. 상기 에너지 회수 스위칭부(622)는 에너지 저장부(621)에 접속되고 에너지 저장부(621)에 저장된 전하를 패널(Cp) 내에 축적하거나 패널(Cp) 내의 전하를 에너지 저장부(621)에 저장하는 것을 제어한다. 상기 인덕터(L2)는 일단이 에너지 회수 스위칭부(622)에 접속되고 타단이 제1 노드(N1)에 접속된다. The energy recovery unit 620 includes an energy storage unit 621, an energy recovery switching unit 622, and an inductor L2. The energy storage unit 621 stores the charge in the panel Cp. The energy recovery switching unit 622 is connected to the energy storage unit 621 and accumulates the charge stored in the energy storage unit 621 in the panel Cp or stores the charge in the panel Cp in the energy storage unit 621. Control what you do One end of the inductor L2 is connected to the energy recovery switching unit 622 and the other end thereof is connected to the first node N1.

에너지 저장부(621)는 패널 내의 전하를 저장하도록 커패시터(C5)를 구비할 수 있다. 에너지 회수 스위칭부(622)는 일단이 에너지 저장부(621)에 접속되고 타단이 인덕터(L2)에 접속된 제13 스위칭 소자(S13)와 제14 스위칭 소자(S14)를 구비한다. 또한, 제13 스위칭 소자(S13)와 제14 스위칭 소자(S14) 사이에 방향이 다른 두개의 제3 및 제4 다이오드(D3,D4)가 접속될 수 있다. The energy storage unit 621 may include a capacitor C5 to store the charge in the panel. The energy recovery switching unit 622 includes a thirteenth switching element S13 and a fourteenth switching element S14 having one end connected to the energy storage unit 621 and the other end connected to the inductor L2. In addition, two third and fourth diodes D3 and D4 having different directions may be connected between the thirteenth switching element S13 and the fourteenth switching element S14.

상기 절연부(640)는 제1 회로부(630)와 제2 회로부(610)를 전기적으로 분리시켜, 제1 회로부(630) 또는 제2 회로부(610)에서 발생한 노이즈 또는 과전류 등의 이상 동작이 제2 회로부(610) 또는 제1 회로부(630)에 전달되지 않도록 한다. 따라서, 구동 회로의 일부 회로 영역에서 발생한 이상 동작으로 인한 부품 파손 등이 해당 영역에 국한되어, 다른 회로 영역을 보호할 수 있다. The insulating part 640 electrically separates the first circuit part 630 and the second circuit part 610, thereby preventing abnormal operation such as noise or overcurrent generated in the first circuit part 630 or the second circuit part 610. The second circuit unit 610 or the first circuit unit 630 may not be transmitted. Therefore, component breakage or the like due to abnormal operation occurring in some circuit areas of the driving circuit is limited to the corresponding area, so that other circuit areas can be protected.

이를 위하여, 절연부(640)는 도 4에 도시된 바와 같이 변압기(T0)를 포함하여 이루어지는 것이 바람직하다. 이때, 변압기(T0)는 1차측 코일(L01)이 제2 회로 부(630)와 연결되고, 2차측 코일(L02)이 제1 회로부(630)와 연결될 수 있다. 변압기(T0)에 의하여 제2 회로부(610)와 제1 회로부(630)가 연결되도록 하여, 전기적으로는 분리되면서도 상호간에 전력이 전달되도록 할 수 있다. To this end, the insulating unit 640 preferably includes a transformer TO as shown in FIG. 4. In this case, in the transformer T0, the primary coil L01 may be connected to the second circuit unit 630, and the secondary coil L02 may be connected to the first circuit unit 630. The second circuit unit 610 and the first circuit unit 630 may be connected by the transformer T0 to allow electric power to be transferred to each other while being electrically separated.

또한, 1차측 코일(L01)과 2차측 코일(L02)의 권선비가 1:1이 되도록 하여, 전류 또는 전압의 변화 없이 제2 회로부(610)로부터 제1 회로부(630)로 전류 또는 전압이 전달될 수 있도록 할 수 있다. In addition, the winding ratio between the primary coil L01 and the secondary coil L02 is 1: 1 so that current or voltage is transmitted from the second circuit portion 610 to the first circuit portion 630 without changing the current or voltage. It can be done.

본 발명에 따른 디스플레이 패널의 구동장치에 의하면, 유지 구동부와 스캔 구동부 사이에 절연부를 삽입하여, 유지 구동부와 스캔 구동부를 전기적으로 분리시킴으로써, 상호간의 노이즈 또는 부품 파손 등이 분리될 수 있도록 할 수 있다. According to the driving apparatus of the display panel according to the present invention, by inserting an insulating portion between the holding driving unit and the scan driving unit, and electrically separating the holding driving unit and the scan driving unit, it is possible to separate noise or component breakage between each other. .

본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the accompanying drawings, it is merely an example, and those skilled in the art may realize various modifications and equivalent other embodiments therefrom. I can understand. Accordingly, the true scope of protection of the invention should be defined only by the appended claims.

Claims (10)

2 이상의 전원들로부터 복수개의 전극 라인들에 전원을 인가하여 디스플레이 패널을 구동하는 것으로, To drive the display panel by applying power to the plurality of electrode lines from two or more power sources, 제1레벨의 전원의 인가를 제어하는 제1 회로부; A first circuit unit for controlling the application of power of a first level; 제2레벨의 전원의 인가를 제어하는 제2 회로부; 및 A second circuit unit for controlling the application of a power supply of a second level; And 상기 제1 회로부와 상기 제2 회로부 사이에 개재되어 상기 제1 회로부와 상기 제2 회로부를 전기적으로 분리시키는 절연부를 구비하는 디스플레이 패널의 구동장치. And an insulating part interposed between the first circuit part and the second circuit part to electrically separate the first circuit part and the second circuit part. 제1항에 있어서, The method of claim 1, 상기 제1 회로부의 일단이 상기 전극 라인들에 연결되는 디스플레이 패널의 구동장치. One end of the first circuit unit is connected to the electrode lines driving device of the display panel. 제2항에 있어서, The method of claim 2, 상기 제2 회로부가 상기 제1 회로부의 타단에 상기 절연부를 통하여 연결되는 디스플레이 패널의 구동장치. And a second circuit portion connected to the other end of the first circuit portion through the insulation portion. 제1항에 있어서, The method of claim 1, X 전극라인 및 Y 전극라인과 어드레스 전극라인이 교차되는 영역에 방전셀이 형성되고, 상기 전극 라인들이, X 전극라인과 Y 전극라인 및 어드레스 전극라인들 중에서 적어도 하나 이상인 디스플레이 패널의 구동장치. A discharge cell is formed in a region where the X electrode line, the Y electrode line and the address electrode line intersect, and the electrode lines are at least one of the X electrode line, the Y electrode line, and the address electrode line. 제4항에 있어서, The method of claim 4, wherein 표시하고자 하는 영상신호에 따라 X 구동제어신호, Y 구동제어신호, 및 A 구동제어신호를 포함하는 구동제어신호를 발생시키는 논리 제어부, 상기 X 구동제어신호를 처리하여 상기 X 전극라인들에 인가하는 X 구동부, 상기 Y 구동제어신호를 처리하여 상기 Y 전극라인들에 인가하는 Y 구동부, 및 상기 A 구동제어신호를 처리하여 상기 어드레스 전극라인들에 인가하는 어드레스 구동부를 구비하는 디스플레이 패널의 구동장치. A logic controller for generating a drive control signal including an X drive control signal, a Y drive control signal, and an A drive control signal according to an image signal to be displayed, and processing and applying the X drive control signal to the X electrode lines; And an X driver for processing the Y drive control signal and applying it to the Y electrode lines, and an address driver for processing the A drive control signal and applying it to the address electrode lines. 제1항 내지 제5항 중 어느 한 항에 있어서, The method according to any one of claims 1 to 5, 상기 절연부가 변압기를 포함하여 이루어지는 디스플레이 패널의 구동장치. Driving device of a display panel wherein the insulating portion comprises a transformer. 제6항에 있어서, The method of claim 6, 상기 변압기의 1차측 코일이 상기 제2 회로부와 연결되고, 상기 변압기의 2차측 코일이 상기 제1 회로부와 연결되는 디스플레이 패널의 구동장치. And a primary coil of the transformer is connected to the second circuit portion, and a secondary coil of the transformer is connected to the first circuit portion. 제7항에 있어서, The method of claim 7, wherein 상기 1차측 코일과 상기 2차측 코일의 권선비가 1:1인 디스플레이 패널의 구 동장치. And a winding ratio of the primary coil and the secondary coil to 1: 1. 제4항에 있어서, The method of claim 4, wherein 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위한 복수의 서브-필드들이 존재하고, 상기 각각의 서브-필드가, 상기 모든 방전셀들을 초기화하는 리셋 주기, 상기 모든 방전셀들 중에서 표시하고자 하는 방전셀들을 선택하는 어드레스 주기, 및 상기 선택된 방전셀들에서 유지방전을 일으키는 유지방전 주기를 포함하고, There are a plurality of sub-fields for time division gray scale display for each frame as a display period, and each of the sub-fields selects a reset cycle for initializing all the discharge cells and discharge cells to be displayed among all the discharge cells. An address period, and a sustain discharge period causing sustain discharge in the selected discharge cells, 상기 어드레스 주기에 상기 제1 회로부에 의하여 상기 Y 전극 라인들에 스캔 펄스가 인가되는 디스플레이 패널의 구동장치. And a scan pulse is applied to the Y electrode lines by the first circuit unit in the address period. 제9항에 있어서, The method of claim 9, 상기 유지방전 주기에 상기 Y 전극 라인들과 상기 X 전극 라인들에 유지펄스가 교호하여 인가되고, In the sustain discharge period, a sustain pulse is alternately applied to the Y electrode lines and the X electrode lines, 상기 유지펄스가 상기 제2회로부에 의하여 상기 Y 전극 라인들에 인가되는 디스플레이 패널의 구동장치. And the sustain pulse is applied to the Y electrode lines by the second circuit unit.
KR1020060088680A 2006-09-13 2006-09-13 Apparatus for driving display panel KR20080024386A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060088680A KR20080024386A (en) 2006-09-13 2006-09-13 Apparatus for driving display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060088680A KR20080024386A (en) 2006-09-13 2006-09-13 Apparatus for driving display panel

Publications (1)

Publication Number Publication Date
KR20080024386A true KR20080024386A (en) 2008-03-18

Family

ID=39412709

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060088680A KR20080024386A (en) 2006-09-13 2006-09-13 Apparatus for driving display panel

Country Status (1)

Country Link
KR (1) KR20080024386A (en)

Similar Documents

Publication Publication Date Title
KR20070080859A (en) Driving method of plasma display device
KR100659128B1 (en) Apparatus of driving plasma display panel and method thereof
JP2005122148A (en) Panel drive method, panel driving device and display panel
KR100822215B1 (en) Apparatus of driving plasma display panel
KR100787446B1 (en) Apparatus for driving plasma display panel and method thereof
KR20090043304A (en) Plasma display apparatus
US20080252564A1 (en) Plasma display panel and method of driving the same
US20120081418A1 (en) Driving method for plasma display panel, and plasma display device
KR100746569B1 (en) Method for driving plasma display panel
KR20080024386A (en) Apparatus for driving display panel
KR100741077B1 (en) Apparatus for driving display panel
KR100708744B1 (en) Apparatus for driving plasma display panel
KR100813835B1 (en) Apparatus for driving plasma display panel and method thereof
KR100708746B1 (en) Apparatus for driving plasma display panel
KR100759575B1 (en) Energy recovery circuit of display panel and driving apparatus therewith
KR20080024387A (en) Apparatus for driving plasma display panel and method thereof
KR100581877B1 (en) Driving method of plasma display panel
KR100603307B1 (en) Discharge display apparatus having improved operation sequence
KR100838071B1 (en) Apparatus of driving plasma display panel and method thereof
KR100659111B1 (en) Apparatus for driving display panel
KR100741108B1 (en) Apparatus for driving plasma display panel
KR100768204B1 (en) Apparatus for driving display panel
KR100683672B1 (en) Driving method of plasma display panel
KR20070041901A (en) Apparatus of driving plasma display panel
KR20070097198A (en) Apparatus for driving plasma display panel and method thereof

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination