KR101451752B1 - Electric field driving device and electronic apparatus - Google Patents

Electric field driving device and electronic apparatus Download PDF

Info

Publication number
KR101451752B1
KR101451752B1 KR1020080019954A KR20080019954A KR101451752B1 KR 101451752 B1 KR101451752 B1 KR 101451752B1 KR 1020080019954 A KR1020080019954 A KR 1020080019954A KR 20080019954 A KR20080019954 A KR 20080019954A KR 101451752 B1 KR101451752 B1 KR 101451752B1
Authority
KR
South Korea
Prior art keywords
pixel
sub
pixels
slit
slits
Prior art date
Application number
KR1020080019954A
Other languages
Korean (ko)
Other versions
KR20080084609A (en
Inventor
쥰이치 와카바야시
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR20080084609A publication Critical patent/KR20080084609A/en
Application granted granted Critical
Publication of KR101451752B1 publication Critical patent/KR101451752B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(과제) 슬릿의 단부의 수를 저감시켜 도메인의 발생을 억제할 수 있는 전계 구동형 장치 및 전자 기기를 제공하는 것이다.An object of the present invention is to provide an electric field driving device and an electronic apparatus which can reduce the number of end portions of a slit and suppress the generation of domains.

(해결 수단) 전계 구동 장치로서의 액정 장치는, 화소 영역에 있어서, 서로 다른 색에 대응하는 2 이상의 직사각형의 서브 화소(4)를 갖고 있다. 당해 액정 장치는, 대향하여 배치된 한 쌍의 기판과, 당해 기판 간에 배치된 액정과, 한쪽의 기판의, 액정에 대향하는 면에 서브 화소(4)마다 형성된 화소 전극과, 화소 전극 상에 절연층을 사이에 끼워서 적층되고, 서브 화소(4)의 변의 하나에 평행한 슬릿(27)을 복수 갖는 공통 전극(26)을 구비하고 있다. 슬릿(27)의 적어도 일부는, 복수개분의 서브 화소(4)의 폭과 대략 같은 길이를 갖고, 동일한 색에 대응하는 각각의 서브 화소(4)에는, 슬릿(27)의 단부(28)가 동일수 포함되어 있다.A liquid crystal device as an electric field driving device has two or more rectangular sub-pixels (4) corresponding to different colors in a pixel region. The liquid crystal device includes a pair of substrates arranged opposite to each other, a liquid crystal arranged between the substrates, a pixel electrode formed on each of the sub-pixels (4) on a surface of the one substrate facing the liquid crystal, And a common electrode 26 having a plurality of slits 27 parallel to one of the sides of the sub-pixel 4, which are stacked with the layers interposed therebetween. At least a part of the slit 27 has a length substantially equal to the width of the plurality of sub pixels 4 and the end 28 of the slit 27 is provided in each sub pixel 4 corresponding to the same color The same number is included.

전계 구동, 슬릿 단부, 공통 전극 Electric field driving, slit end, common electrode

Description

전계 구동형 장치 및 전자 기기{ELECTRIC FIELD DRIVING DEVICE AND ELECTRONIC APPARATUS}ELECTRIC FIELD DRIVING DEVICE AND ELECTRONIC APPARATUS BACKGROUND OF THE INVENTION Field of the Invention [0001]

본 발명은, 전계 구동형 장치 및 전자 기기에 관한 것이다.Field of the Invention [0002] The present invention relates to an electric field driving device and an electronic device.

전계 구동형 장치의 하나로, 전계에 의해 액정을 구동함으로써 투과광을 변조하는 액정 장치가 있다. 이 액정 장치의 한 형태로서, 액정을, 기판에 평행한 횡전계(橫電界)에 의해 구동하는 FFS(Fringe Field Switching) 모드의 액정 장치가 알려져 있다(특허 문헌 1 참조). 이 액정 장치는, 한쪽의 기판 중 액정에 대향하는 면에, 화소 전극과, 당해 화소 전극 상에 절연층을 사이에 끼워서 적층된 공통 전극을 갖고 있고, 이 중 공통 전극에는 다수의 슬릿(slit)이 형성되어 있다. 이러한 구성에 있어서, 화소 전극과 공통 전극과의 사이에 구동 전압을 인가하면, 공통 전극의 상면으로부터 나와서, 슬릿을 지나, 화소 전극의 상면에 이르는 전기력선을 갖는 전계가 생긴다. 이때, 액정 분자는, 상기 전계 중, 공통 전극의 상방에 생기는 기판에 평행한 성분(횡전계)에 의해 구동되어, 배향 방향이 변화한다. FFS 모드의 액정 장치는, 이렇게 하여 액정 분자를 구동하여, 그 편광 변환 기능을 이용하여 입사광을 변조하는 장치이다.One of the field-driven devices is a liquid crystal device that modulates transmitted light by driving liquid crystal by an electric field. As one form of this liquid crystal device, there is known a liquid crystal device of a FFS (Fringe Field Switching) mode in which a liquid crystal is driven by a transverse electric field parallel to the substrate (see Patent Document 1). This liquid crystal device has a pixel electrode and a common electrode laminated on the pixel electrode with an insulating layer sandwiched therebetween on one surface of the substrate facing the liquid crystal, and a plurality of slits are formed in the common electrode, Respectively. In this structure, when a drive voltage is applied between the pixel electrode and the common electrode, an electric field is generated that comes out of the upper surface of the common electrode and has an electric force line extending from the slit to the upper surface of the pixel electrode. At this time, the liquid crystal molecules are driven by a component (transverse electric field) parallel to the substrate which is formed above the common electrode in the electric field, and the alignment direction changes. The liquid crystal device in the FFS mode is an apparatus for driving liquid crystal molecules in this way and modulating incident light using the polarization conversion function.

FFS 모드의 액정 장치의 화소 영역은, 예를 들면 적, 녹, 청의 어느 하나의 표시에 기여하는 서브 화소의 집합에 의해 구성된다. 그리고, 상기 공통 전극에 형성되는 슬릿의 길이는, 서브 화소의 폭보다 작게 설정되고, 슬릿은, 각 서브 화소마다 형성되는 것이 일반적이다.The pixel region of the liquid crystal device in the FFS mode is constituted by a set of sub-pixels contributing to display of any one of red, green and blue. The length of the slit formed in the common electrode is set to be smaller than the width of the sub-pixel, and the slit is generally formed for each sub-pixel.

[특허 문헌 1] 일본공개특허공보 2002-296611호[Patent Document 1] JP-A-2002-296611

그러나, 상기의 구성에 있어서는, 각 서브 화소에 슬릿의 단부(슬릿의 길이 방향의 단(端))가 다수 포함되게 된다. 이러한 슬릿의 단부의 근방에서는, 전계가 흐트러지는 결과, 액정의 배향 상태가 흐트러져, 도메인이 생기는 등 하여 표시 품위(display quality)의 저하로 이어진다는 과제가 있다. 또한, 동일한 색에 대응하는 복수의 서브 화소의 사이에서 슬릿의 단부의 수가 다르면, 전계의 흐트러짐(disturbance) 방식이 서브 화소마다 다른 것에 기인하여 표시 품위에 불균일이 생긴다는 과제가 있다.However, in the above arrangement, the end portions of the slits (end portions in the longitudinal direction of the slit) are included in each sub-pixel. In the vicinity of the end of such a slit, there is a problem that the electric field is disturbed and the alignment state of the liquid crystal is disturbed, resulting in a domain, leading to deterioration of display quality. Further, if the number of end portions of the slit is different among a plurality of sub-pixels corresponding to the same color, there is a problem that unevenness occurs in the display quality due to the disturbance method of the electric field being different for each sub-pixel.

본 발명은, 상기 과제의 적어도 일부를 해결하기 위해 이루어진 것이며, 이하의 형태 또는 적용예로서 실현하는 것이 가능하다.The present invention has been made in order to solve at least part of the above problems, and can be realized as the following form or application example.

[적용예 1] 서로 다른 색에 대응하는 2 이상의 서브 화소로 구성되는 화소가, 기판 상의 화소 영역에 있어서 매트릭스 형상으로 복수 배치된 전계 구동형 장치로서, 상기 기판 상에, 상기 서브 화소마다 형성된 화소 전극과, 상기 기판 상의 상기 화소 전극 상에, 적어도 일부가 평면에서 볼 때 상기 화소 전극에 겹치도록 형성된 공통 전극과, 상기 기판 상의, 상기 화소 전극과 상기 공통 전극과의 사이에 형성된 절연층과, 상기 화소 전극과 상기 공통 전극과의 사이의 전위차에 기인하여 생긴 전계에 의해 구동되는 물질을 구비하고, 상기 공통 전극은, 평면에서 볼 때 적어도 일부가 상기 화소 전극에 겹치는 복수의 슬릿을 갖고, 상기 슬릿의 적어 도 일부는, 각각 복수개분(分)의 상기 서브 화소에 대하여 연속하여 형성되어 있고, 동일한 상기 색에 대응하는 각각의 상기 서브 화소에는, 상기 복수의 슬릿의 단부가 동일수 포함되어 있는 전계 구동형 장치.[Application Example 1] An electric field-driven device in which a plurality of pixels composed of two or more sub-pixels corresponding to different colors are arranged in a matrix form in a pixel region on a substrate, A common electrode formed on the pixel electrode on the substrate so as to overlap at least a part of the pixel electrode in a plan view; an insulation layer formed on the substrate between the pixel electrode and the common electrode; And a material driven by an electric field generated by a potential difference between the pixel electrode and the common electrode, wherein the common electrode has a plurality of slits at least a part of which overlaps with the pixel electrode when viewed from a plane, At least a part of the slit is formed continuously with respect to the sub-pixels of a plurality of minutes, Pixels include the same number of end portions of the plurality of slits.

이러한 구성에 의하면, 슬릿이 복수개분의 서브 화소에 걸쳐 연속하게 되기 때문에, 각 서브 화소 내에 독립한 슬릿이 형성되어 있는 구성과 비교하여, 전계를 흐트러뜨리는 슬릿의 단부의 수를 저감시킬 수 있다. 이에 따라, 전계 구동형 장치의 표시 품위를 향상시킬 수 있다. 또한, 동일한 색에 대응하는 각 서브 화소에 포함되는 슬릿의 단부의 수가 같아짐으로써, 동색의 서브 화소의 사이에서 슬릿의 단부에 기인하는 전계의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함(non-uniformity)이나 거칠거리는 느낌(roughness) 등에 의한 표시 품위의 저하를 방지할 수 있다. 또한, 본 명세서에 있어서, 슬릿의 단부란, 슬릿의 길이 방향의 단(端)을 의미한다. 따라서, 공통 전극을, 서브 화소의 변의 하나를 따라 연재하는(슬릿의 길이 방향을 따라 연재(extend)하는) 띠 형상부와, 서로 이웃하는 띠 형상부를 접속하는 접속부로 이루어지는 전극으로 본 경우에는, 상기 접속부의 근방이, 슬릿의 단부에 상당한다.According to this configuration, since the slits are continuous over a plurality of sub-pixels, the number of end portions of the slit that disturbs the electric field can be reduced as compared with a configuration in which independent slits are formed in each sub-pixel. Thus, the display quality of the electric field drive device can be improved. In addition, since the number of the ends of the slits included in each sub-pixel corresponding to the same color is equal, there is no difference in the manner of disturbance of the electric field due to the end of the slit among the sub-pixels of the same color, it is possible to prevent deterioration of display quality due to ununiformity or roughness. Further, in this specification, the end of the slit means the end in the longitudinal direction of the slit. Therefore, in the case of an electrode comprising a strip-shaped portion extending along one of the sides of the sub-pixel (extending along the longitudinal direction of the slit) and a connecting portion connecting the neighboring strip-shaped portions, The vicinity of the connecting portion corresponds to the end of the slit.

[적용예 2] 상기 전계 구동형 장치로서, 상기 화소 영역은, 상기 슬릿의 길이 방향을 따라 늘어선 m개의 화소로 이루어지는 화소 블록을 반복의 최소 단위로 하여 구성되고, 상기 공통 전극은, 각각의 상기 서브 화소에 있어서 m×n개의 상기 슬릿을 갖고, 상기 슬릿은, 상기 화소 블록의 폭과 대략 같은 길이를 가짐과 함께, 상기 슬릿의 단부는, 인접하는 상기 화소의 경계에 맞춰서 배치되어 있는 전계 구 동형 장치. 단, m은 2 이상의 자연수이며, n은, 1개의 상기 서브 화소에 포함되는 상기 슬릿의 단부의 최대수이다.[Application example 2] In the electric field-driven device, the pixel area is constituted by a pixel block composed of m pixels arranged along the longitudinal direction of the slit as a minimum unit of repetition, Wherein the slit has a length substantially equal to the width of the pixel block and the end portion of the slit has an electric field sphere arranged in alignment with the boundary of the adjacent pixel, Isotropic device. Here, m is a natural number of 2 or more, and n is the maximum number of ends of the slit included in one sub-pixel.

이러한 구성에 의하면, 동일한 색에 대응하는 각 서브 화소에, 같은 수(최대 n개)의 슬릿의 단부가 배치된다. 환언하면, 각 화소의 양단에 배치된 서브 화소에, 모두 n개의 슬릿의 단부가 배치된다. 따라서, 각 화소에는, 동일하게 2n개의 슬릿의 단부가 포함되게 된다. 이에 따라, 동색의 서브 화소의 사이에서 슬릿의 단부에 기인하는 전계의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to this configuration, the same number (at most n) of slit ends are arranged in each sub-pixel corresponding to the same color. In other words, the ends of all n slits are arranged in the sub-pixels arranged at both ends of each pixel. Therefore, the end portions of 2n slits are equally included in each pixel. Accordingly, since there is no difference in the disturbance scheme of the electric field caused by the end of the slit among the sub-pixels of the same color, deterioration of the display quality due to unevenness or roughness can be prevented.

[적용예 3] 상기 전계 구동형 장치로서, 각각의 상기 서브 화소에 있어서의 상기 슬릿의 단부의 배치 위치는, 상기 슬릿의 길이 방향에 수직인 방향에 대해서 대칭인 전계 구동형 장치.[Application Example 3] In the electric field-driven device, the arrangement position of the end of the slit in each sub-pixel is symmetrical with respect to the direction perpendicular to the longitudinal direction of the slit.

이러한 구성에 의하면, 전계의 흐트러짐이 서브 화소 내의 위 또는 아래에 치우치는 일이 없이, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다. 상기에 있어서, 위 또는 아래는, 슬릿의 길이 방향에 수직인 방향을 가리킨다.According to such a configuration, the disturbance of the electric field is not shifted upward or downward in the sub-pixel, and deterioration of display quality due to unevenness or roughness can be prevented. In the above, the upper side or the lower side indicates a direction perpendicular to the longitudinal direction of the slit.

[적용예 4] 상기 전계 구동형 장치로서, 상기 슬릿의 단부는, 인접하는 상기 화소의 경계에 맞춰서 배치되고, 각각의 상기 화소에는, 당해 화소에 형성된 서로 이웃하는 2개의 상기 슬릿의 단부가 적어도 포함되고, 당해 단부는, 당해 화소 중 서로에 대향하는 변(side)에 각각 위치하는 전계 구동형 장치.[Application example 4] In the electric field-driven device, the ends of the slits are arranged in alignment with the boundaries of the adjacent pixels, and each of the pixels has at least two ends of the slits adjacent to each other formed in the pixel, And the end portions are respectively located at sides opposite to each other of the pixels.

이렇게 하면, 서로 이웃하는 슬릿의 단부의 위치가, 1화소분씩 어긋나는 구 성으로 할 수 있다. 이에 따라, 인접하는 화소간에서, 전계의 흐트러짐의 발생 위치가 급격하게 변화하는 일이 없이, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.In this way, the positions of the ends of the slits adjacent to each other can be shifted by one pixel. Accordingly, it is possible to prevent deterioration of the display quality due to unevenness, roughness, and the like without suddenly changing the occurrence position of disturbance of the electric field between adjacent pixels.

[적용예 5] 상기 전계 구동형 장치로서, 상기 슬릿의 단부는, 인접하는 상기 서브 화소의 경계에 맞춰서 배치되어 있고, 상기 슬릿의 적어도 일부는, 상기 서브 화소의 4개분의 폭 이상의 길이를 갖는 전계 구동형 장치.[Application Example 5] In the electric field-driven device, the end portion of the slit is disposed in alignment with the boundary of the adjacent sub-pixels, and at least a part of the slit has a length equal to or longer than the width of four sub- Electric field driven device.

이러한 구성에 의하면, 슬릿이 적어도 4개분의 서브 화소에 걸쳐 연속하게 된다. 따라서, 이들 4개의 서브 화소의 양단을 제외한 2개의 서브 화소에 있어서는, 슬릿이, 당해 서브 화소의 일단으로부터 이것에 대향하는 타단까지 횡단하는 형상이 된다.According to this configuration, the slits are continuous over at least four sub-pixels. Therefore, in the two sub-pixels excluding both ends of the four sub-pixels, the slit has a shape traversing from one end of the sub-pixel to the other end opposite thereto.

이 때문에, 전계를 흐트러뜨리는 슬릿의 단부의 수가 저감된다. 또한, 슬릿의 단부가 서브 화소의 경계에 맞춰서 배치됨으로써, 서브 화소의 중심부 근방에 있어서 전계의 흐트러짐이 일어나지 않도록 할 수 있다. 이들에 따라, 투과율의 향상이나 표시 품위의 향상을 실현할 수 있다.Therefore, the number of the end portions of the slit disturbing the electric field is reduced. Further, since the ends of the slits are arranged in alignment with the boundaries of the sub-pixels, it is possible to prevent the electric field from being disturbed in the vicinity of the center of the sub-pixels. According to these, it is possible to realize improvement of transmittance and improvement of display quality.

[적용예 6] 상기 전계 구동형 장치로서, 상기 화소는, 서로 다른 색에 대응하는, 상기 슬릿의 길이 방향을 따라 늘어선 적어도 4개의 서브 화소로 구성되는 전계 구동형 장치.[Application Example 6] In the electric field-driven device, the pixel is composed of at least four sub-pixels aligned in the longitudinal direction of the slit corresponding to different colors.

이러한 구성에 의하면, 4색 이상에 대응하는 서브 화소로 이루어지는 화소를 갖는 전계 구동형 장치에 있어서, 슬릿의 단부의 수를 저감시킴으로써, 투과율의 향상이나 표시 품위의 향상을 실현할 수 있다.According to this configuration, in the field-driven device having the pixels composed of the sub-pixels corresponding to four or more colors, the transmissivity can be improved and the display quality can be improved by reducing the number of the end portions of the slit.

[적용예 7] 상기 전계 구동형 장치로서, 상기 슬릿은, 상기 화소의 폭과 대략 같은 길이를 갖고, 상기 슬릿의 단부는, 인접하는 상기 화소의 경계에 맞춰서 배치되어 있는 전계 구동형 장치.[Application Example 7] In the electric field-driven device, the slit has a length substantially equal to the width of the pixel, and the end of the slit is disposed in alignment with the boundary of the adjacent pixel.

이렇게 하면, 슬릿은, 각 화소에 포함되는 모든 서브 화소를 횡단하여 연속하는 한편, 인접하는 화소로는 연속하지 않는 구성이 된다. 이 때문에, 각 화소는, 4개의 변을 공통 전극의 부재에 의해 둘러싸여, 화소 내에 독립한 슬릿을 갖는 구성이 된다. 따라서, 공통 전극을 포함하는 화소 영역 내의 레이아웃은, 화소를 반복의 최소 단위로 하여 구성되게 된다. 이에 따라, 화소 내에 포함되는 슬릿의 단부의 수를 저감시켜 투과율의 향상이나 표시 품위의 향상을 도모하면서, 화소 영역의 설계를 용이하게 할 수 있다.In this way, the slit is continuous across all the sub-pixels included in each pixel, but is not continuous with adjacent pixels. Therefore, each pixel has a configuration in which the four sides are surrounded by the members of the common electrode, and the slits are independent in the pixel. Therefore, the layout in the pixel region including the common electrode is configured with the pixel as the minimum unit of repetition. Thus, the number of the end portions of the slit included in the pixel can be reduced to facilitate the design of the pixel region while improving the transmittance and the display quality.

[적용예 8] 기판 상의 화소 영역에 있어서 서브 화소가 매트릭스 형상으로 복수 배치된 전계 구동형 장치로서, 상기 서브 화소마다 형성된 화소 전극과, 상기 화소 전극 상에 절연층을 사이에 끼워서 적층된 공통 전극과, 상기 화소 전극과 상기 공통 전극과의 사이의 전위차에 기인하여 생긴 전계에 의해 구동되는 물질을 구비하고, 상기 공통 전극은 복수의 슬릿을 갖고, 상기 복수의 슬릿은, 서로 평행한 2개의 슬릿을 적어도 갖고 있고, 상기 2개의 슬릿은, 상기 화소 영역 내에 있어서 연속하고 있는 전계 구동형 장치.[Application Example 8] An electric field-driven device in which a plurality of sub-pixels are arranged in a matrix in a pixel region on a substrate, comprising: a pixel electrode formed for each of the sub-pixels; and a common electrode And a material driven by an electric field caused by a potential difference between the pixel electrode and the common electrode, wherein the common electrode has a plurality of slits, and the plurality of slits are formed by two slits And the two slits are continuous in the pixel region.

이러한 구성에 의하면, 전계를 흐트러뜨리는 슬릿의 단부(슬릿의 길이 방향의 단)가 화소 영역 내에 존재하지 않기 때문에, 화소 영역 내에 있어서의 전계의 흐트러짐을 억제할 수 있다. 또한, 각 서브 화소에 슬릿의 단부가 포함되지 않음 으로써, 각 서브 화소의 유효 표시 면적이 같아짐과 함께, 인접 서브 화소간의 표시에 기여하지 않는 영역(화소간 영역)의 폭도 같아지기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다. 또한, 다른 색에 대응하는 서브 화소를 갖는 경우이어도, 동일한 색에 대응하는 서브 화소의 사이에서, 슬릿의 단부에 기인하는 전계의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다. 이와 같이, 상기 구성에 의하면, 전계의 흐트러짐에 의한 화질 저하가 일어나기 어렵고, 투과율이 높은 전계 구동형 장치가 얻어진다.According to this structure, since the end of the slit (the end in the longitudinal direction of the slit) disturbing the electric field is not present in the pixel region, the disturbance of the electric field in the pixel region can be suppressed. In addition, since the end portions of the slits are not included in each sub-pixel, the effective display area of each sub-pixel becomes the same, and the width of an area (inter-pixel area) not contributing to display between adjacent sub-pixels becomes equal, It is possible to prevent deterioration of the display quality due to a lack of feeling or roughness. Even in the case of sub-pixels corresponding to different colors, there is no difference in the method of disturbance of the electric field due to the end of the slit between the sub-pixels corresponding to the same color, It is possible to prevent deterioration of display quality. As described above, according to the above configuration, it is possible to obtain an electric field driven device having a high transmittance, which is less likely to deteriorate image quality due to disturbance of an electric field.

[적용예 9] 상기 전계 구동형 장치로서, 상기 화소 영역의 외부에, 상기 화소 영역에 인접하여 배치된 더미(dummy) 화소를 추가로 갖고, 상기 슬릿의 적어도 일부는, 상기 화소 영역의 내부로부터 상기 더미 화소에 걸쳐 연속하고 있는 전계 구동형 장치.[Application 9] The field-driven device further includes a dummy pixel disposed adjacent to the pixel region outside the pixel region, wherein at least a part of the slit extends from the inside of the pixel region Wherein the dummy pixel is continuous over the dummy pixel.

이러한 구성에 의하면, 화소 영역의 가장 외측에 배치된 서브 화소와, 화소 영역 내의 그 외의 서브 화소와의 사이에서, 전계의 흐트러짐 방식을 동일하게 할 수 있다.According to such a configuration, the disturbance of the electric field can be made equal between the sub-pixel located at the outermost side of the pixel region and the other sub-pixels within the pixel region.

[적용예 10] 상기 전계 구동형 장치로서, 상기 물질은 액정이고, 전압 무(無)인가 시의 상기 액정의 배향 방향과, 상기 슬릿의 길이 방향이 이루는 각이 1도 이상 10도 이하인 전계 구동형 장치.[Application Example 10] The field-driven device is an electric field-driven device, wherein the substance is a liquid crystal, and an angle formed by the alignment direction of the liquid crystal when applying no voltage and the longitudinal direction of the slit is 1 degree or more and 10 degrees or less Type device.

이러한 구성에 의하면, 화소 전극과 공통 전극과의 사이에 구동 전압을 인가했을 때의, 액정 분자의 회전 방향을 일관되게 할 수 있다. 이에 따라, 상기 회전 방향의 불균일에 기인하는 도메인의 발생을 억제할 수 있다.According to this structure, the direction of rotation of the liquid crystal molecules when the driving voltage is applied between the pixel electrode and the common electrode can be made coherent. This makes it possible to suppress the occurrence of domains due to nonuniformity of the rotational direction.

[적용예 11] 상기 전계 구동형 장치로서, 상기 공통 전극은, 상기 화소 영역의 외부에 있어서, 공통 전위를 공급하는 배선에 전기적으로 접속되어 있는 전계 구동형 장치.[Application Example 11] In the electric field-driven device, the common electrode is electrically connected to a wiring for supplying a common electric potential outside the pixel region.

이러한 구성에 의하면, 화소 영역 내의 유효 표시 면적을 저감시키는 일이 없이 공통 전극에 공통 전위를 공급할 수 있다.According to such a configuration, the common potential can be supplied to the common electrode without reducing the effective display area in the pixel region.

[적용예 12] 상기 전계 구동형 장치로서, 상기 화소 영역 내에 있어서 상기 슬릿의 길이 방향과 평행하게 배치된 주사선을 추가로 갖는 전계 구동형 장치.[Application Example 12] The electric field-driven device further has a scanning line disposed in parallel with the longitudinal direction of the slit in the pixel region.

이러한 구성에 의하면, 화소 영역 내의 유효 표시 면적을 저감시키는 일이 없이 주사선을 배치할 수 있다.According to such a configuration, the scanning lines can be arranged without reducing the effective display area in the pixel region.

[적용예 13] 서로 다른 색에 대응하는 2 이상의 서브 화소로 구성되는 화소가, 기판 상의 화소 영역에 있어서 매트릭스 형상으로 복수 배치된 전계 구동형 장치로서, 상기 기판 상에, 상기 서브 화소마다 형성된 화소 전극과, 상기 기판 상 중 상기 화소 전극 상에, 적어도 일부가 평면에서 볼 때 상기 화소 전극에 겹치도록 형성된 공통 전극과, 상기 기판 상의, 상기 화소 전극과 상기 공통 전극과의 사이에 형성된 절연층과, 상기 화소 전극과 상기 공통 전극과의 사이의 전위차에 기인하여 생긴 전계에 의해 구동되는 물질을 구비하고, 상기 공통 전극은, 띠 형상부와, 서로 이웃하는 상기 띠 형상부를 접속하는 접속부와, 상기 띠 형상부 및 상기 접속부에 둘러싸인, 평면에서 볼 때 적어도 일부가 상기 화소 전극에 겹치는 복수의 슬릿을 갖고, 동일한 상기 색에 대응하는 각각의 상기 서브 화소에는, 상기 접 속부가 동일수 포함되어 있고, 각각의 상기 화소에 포함되는 상기 접속부의 수는, 상기 화소에 포함되는 상기 띠 형상부의 수를 p, 상기 화소에 포함되는 상기 서브 화소의 수를 q로 하면, (p-1)×(q+1)보다 적은 전계 구동형 장치.[Application Example 13] An electric field-driven device in which a plurality of pixels composed of two or more sub-pixels corresponding to different colors are arranged in a matrix form in a pixel region on a substrate, A common electrode formed on the pixel electrode on the substrate so as to overlap at least a part of the pixel electrode in a plan view and an insulating layer formed between the pixel electrode and the common electrode on the substrate, And a material driven by an electric field caused by a potential difference between the pixel electrode and the common electrode, wherein the common electrode includes: a connecting portion connecting the strip-shaped portion and the adjacent strip-shaped portion; A strip-shaped portion and a plurality of slits surrounded by the connection portion, at least a part of which overlaps the pixel electrode in a plan view, And the number of the connection portions included in each of the pixels is set so that the number of the belt-like portions included in the pixel is p and the number of the connection portions included in the pixel (P-1) x (q + 1), where q denotes the number of the sub-pixels to be driven.

이러한 구성에 의하면, 각 화소에 포함되는 접속부의 수가 (p-1)×(q+1)보다 적은 것에 기인하여, 슬릿의 적어도 일부가 복수개분의 서브 화소에 걸쳐 연속하게 되기 때문에, 각 서브 화소 내에 독립한 슬릿이 형성되어 있는 구성과 비교하여, 전계를 흐트러뜨리는 슬릿의 단부의 수를 저감시킬 수 있다. 이에 따라, 전계 구동형 장치의 표시 품위를 향상시킬 수 있다. 또한, 동일한 색에 대응하는 각 서브 화소에 포함되는 슬릿의 단부의 수가 같아짐으로써, 동색의 서브 화소의 사이에서 슬릿의 단부에 기인하는 전계의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to such a configuration, at least a part of the slit is continuous over a plurality of sub-pixels due to the fact that the number of connection portions included in each pixel is smaller than (p-1) x (q + 1) The number of the end portions of the slit that disturbs the electric field can be reduced as compared with the configuration in which independent slits are formed in the slit. Thus, the display quality of the electric field drive device can be improved. In addition, since the number of the ends of the slits included in each sub-pixel corresponding to the same color is equal, there is no difference in the disturbance scheme of the electric field caused by the ends of the slits among the sub-pixels of the same color, It is possible to prevent deterioration of display quality due to a feeling of distance or the like.

[적용예 14] 상기 전계 구동형 장치를 표시부에 구비하는 전자 기기.[Application Example 14] An electronic device comprising the electric field-driven device in a display portion.

이러한 구성에 의하면, 투과율이 높고, 고품위인 표시가 가능한 전자 기기가 얻어진다.According to such a configuration, an electronic device having high transmittance and capable of high-quality display can be obtained.

(발명을 실시하기 위한 최량의 형태)Best Mode for Carrying Out the Invention [

이하, 도면을 참조하여, 전계 구동형 장치 및 전자 기기의 실시 형태에 대하여 설명한다. 또한, 이하에 나타내는 각 도에 있어서는, 각 구성 요소를 도면 상에서 인식될 수 있는 정도의 크기로 하기 위해, 각 구성 요소의 수치나 비율을 실제의 것과는 적절히 다르게 하고 있다.DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, embodiments of an electric field driving device and an electronic device will be described with reference to the drawings. In the following drawings, the numerical values and the ratios of the respective components are appropriately made different from the actual ones in order to make each component as large as can be recognized in the drawings.

(제1 실시 형태)(First Embodiment)

도1 은, 전계 구동형 장치로서의 액정 장치(1)의 모식도이며, (a) 는 사시도, (b) 는 (a) 중의 A-A선에 있어서의 단면도이다. 액정 장치(1)는, 틀 형상의 시일재(seal material; 52)를 개재해 대향하여 접합된 소자 기판(10a) 및 대향 기판(20a)을 갖고 있다. 소자 기판(10a)에는, 한쪽의 기판으로서의 유리 기판(10)이 포함되어 있고, 대향 기판(20a)에는, 유리 기판(20)이 포함되어 있다. 소자 기판(10a), 대향 기판(20a), 시일재(52)에 의해 둘러싸인 공간에는, 액정(50)이 봉입(seal)되어 있다. 소자 기판(10a)은 대향 기판(20a)보다 크고, 일부가 대향 기판(20a)에 대하여 튀어나온 상태로 접합되어 있다. 이 튀어나온 부위에는, 액정(50)을 구동하기 위한 드라이버IC(51)가 실장되어 있다. 액정(50)은, 「화소 전극과 공통 전극과의 사이의 전위차에 기인하여 생긴 전계에 의해 구동되는 물질」 에 대응한다.1 is a schematic diagram of a liquid crystal device 1 as an electric field driven device, wherein (a) is a perspective view and (b) is a cross-sectional view taken along the line A-A in (a). The liquid crystal device 1 has an element substrate 10a and an opposing substrate 20a which are bonded to each other with a frame-shaped seal material 52 interposed therebetween. The element substrate 10a includes a glass substrate 10 as one substrate and the glass substrate 20 is included in the opposing substrate 20a. The liquid crystal 50 is sealed in a space surrounded by the element substrate 10a, the counter substrate 20a and the sealing member 52. [ The element substrate 10a is larger than the counter substrate 20a and partially joined to the counter substrate 20a in a protruding state. A driver IC 51 for driving the liquid crystal 50 is mounted on the protruding portion. The liquid crystal 50 corresponds to " a material driven by an electric field caused by a potential difference between the pixel electrode and the common electrode ".

액정(50)이 봉입된 영역에는, 표시에 기여하는 서브 화소(4)(도2)가 매트릭스 형상으로 다수 배치되어 있다. 이하에서는, 서브 화소(4)의 집합으로 이루어지는 영역을 화소 영역(5)이라고도 부른다.In the region where the liquid crystal 50 is sealed, a large number of sub-pixels 4 (Fig. 2) contributing to display are arranged in a matrix. Hereinafter, a region composed of a set of sub-pixels 4 is also referred to as a pixel region 5.

도2 는, 화소 영역(5)의 확대 평면도이다. 화소 영역(5)에는, 직사각형의 서브 화소(4)가 다수 배치되어 있다. 서브 화소(4)는, 적, 녹, 청 중 어느 하나의 색의 표시에 기여한다. 이하에서는, 적, 녹, 청의 표시를 행하는 서브 화소를 특히 서브 화소(4R, 4G, 4B)라고도 부른다. 도1(b) 에 있어서, 대향 기판(20a)을 구성하는 유리 기판(20)의 액정(50)측 표면에는, 인접하는 서브 화소(4)의 사이에 형 성된 차광층(13)과, 도시하지 않는 컬러 필터가 형성되어 있다. 컬러 필터는, 입사한 빛의 특정의 파장 성분을 흡수함으로써 투과광을 착색할 수 있는 수지이다. 서브 화소(4R, 4G, 4B)에는, 각각 적, 녹, 청에 대응하는 컬러 필터가 배치된다. 이하에서는 서브 화소(4R, 4G, 4B) 중 어느 하나를 가리키는 경우이어도, 대응하는 색을 구별하지 않는 경우에는, 단순히 「서브 화소(sub-pixel; 4)」라고도 부른다.Fig. 2 is an enlarged plan view of the pixel region 5. Fig. In the pixel region 5, a plurality of rectangular sub-pixels 4 are arranged. The sub-pixel 4 contributes to display of any one of red, green, and blue. Hereinafter, sub-pixels for displaying red, green, and blue are also referred to as sub-pixels 4R, 4G, and 4B in particular. 1B, on the surface of the glass substrate 20 constituting the counter substrate 20a on the liquid crystal 50 side, a light-shielding layer 13 formed between adjacent sub-pixels 4, A color filter is formed. The color filter is a resin capable of coloring transmitted light by absorbing a specific wavelength component of incident light. In the sub-pixels 4R, 4G and 4B, color filters corresponding to red, green and blue are arranged, respectively. Hereinafter, even when referring to any one of the sub-pixels 4R, 4G, and 4B, when the corresponding color is not distinguished, it is also simply referred to as "sub-pixel (4)".

서브 화소(4)는, 매트릭스 형상으로 배치되어 있다. 이하에서는, 서브 화소(4)의 매트릭스를 규정하는 방향, 즉 서브 화소(4)가 서로 이웃하도록 배열되어 있는 2개의 직교하는 방향을, 행 방향 및 열 방향이라고 부른다. 어떤 열에 배치되는 서브 화소(4)의 색은 모두 동일하다. 환언하면, 서브 화소(4)는, 대응하는 색이 스트라이프(stripe) 형상으로 늘어서도록 배치되어 있다. 또한, 행 방향으로 늘어선 서로 이웃하는 3개의 서브 화소(4R, 4G, 4B)의 집합에 의해 화소(3)가 구성된다. 화소(3)는, 표시의 최소 단위(픽셀)가 된다. 액정 장치(1)는, 각 화소(3)에 있어서, 서브 화소(4R, 4G, 4B)의 휘도 밸런스를 조절함으로써, 여러 종류의 색의 표시를 행할 수 있다.The sub-pixels 4 are arranged in a matrix. Hereinafter, the directions defining the matrix of the sub-pixels 4, that is, the two orthogonal directions in which the sub-pixels 4 are arranged so as to be adjacent to each other, are referred to as a row direction and a column direction. The colors of the sub-pixels 4 arranged in any column are all the same. In other words, the sub-pixels 4 are arranged so that the corresponding colors lie in a stripe shape. The pixel 3 is constituted by a set of three adjacent sub-pixels 4R, 4G and 4B arranged in the row direction. The pixel 3 becomes the minimum unit (pixel) of display. The liquid crystal device 1 can display various kinds of colors by adjusting the luminance balance of the sub-pixels 4R, 4G, and 4B in each pixel 3. [

도3 은, 화소 영역(5)을 구성하는 복수의 서브 화소(4)에 있어서의 각종 소자, 배선 등의 등가회로도이다. 화소 영역(5)에 있어서는, 복수개의 게이트 전극선(12)과 복수개의 신호선(14)이 교차하도록 배선되고, 게이트 전극선(12)과 신호선(14)으로 구획된 영역에 화소 전극(16)이 매트릭스 형상으로 배치되어 있다. 그리고, 게이트 전극선(12)과 신호선(14)이 교차하는 위치의 근방에는, 서브 화소(4)마다 TFT(Thin Film Transistor)(30)가 배치되어 있다. 또한, TFT(30)의 드레인 영역에는, 화소 전극(16)이 전기적으로 접속되어 있다. 게이트 전극선(12)은, 주사선에 대응한다.3 is an equivalent circuit diagram of various elements, wirings, and the like in the plurality of sub-pixels 4 constituting the pixel region 5. Fig. In the pixel region 5, a plurality of gate electrode lines 12 and a plurality of signal lines 14 are arranged so as to intersect each other, and pixel electrodes 16 are formed in a region partitioned by gate electrode lines 12 and signal lines 14, Respectively. A TFT (Thin Film Transistor) 30 is disposed for each sub-pixel 4 in the vicinity of the position where the gate electrode line 12 and the signal line 14 cross each other. In addition, the pixel electrode 16 is electrically connected to the drain region of the TFT 30. The gate electrode line 12 corresponds to the scanning line.

TFT(30)는, 게이트 전극선(12)으로부터 공급되는 주사 신호(G1, G2, …, Gm)에 포함되는 ON 신호에 의해 ON이 되고, 이때 신호선(14)에 공급된 화상 신호(S1, S2, …, Sn)를 화소 전극(16)에 공급한다. 그리고, 화소 전극(16)과, 공통 전극(26)(도4, 도5)과의 사이의 전압에 따른 전계가 액정(50)에 걸리면, 액정(50)의 배향 상태가 변화한다. 액정 장치(1)는, 액정(50)의 배향 상태에 따른 편광 변환 기능과, 액정 장치(1)의 외부에 배치된 도시하지 않는 편광판의 편광 선택 기능에 의해 투과광을 변조함으로써 표시를 행하는 장치이다.The TFT 30 is turned on by the ON signal included in the scanning signals G1, G2, ..., Gm supplied from the gate electrode line 12 and the image signals S1, S2 , ..., Sn) is supplied to the pixel electrode 16. When an electric field corresponding to the voltage between the pixel electrode 16 and the common electrode 26 (Figs. 4 and 5) is applied to the liquid crystal 50, the alignment state of the liquid crystal 50 changes. The liquid crystal device 1 is a device for performing display by modulating transmitted light by a polarization converting function according to the orientation state of the liquid crystal 50 and a polarization selecting function of a polarizing plate (not shown) disposed outside the liquid crystal device 1 .

TFT(30)의 드레인 영역에는, 화소 전극(16)과 병렬로 축적 용량(70)이 전기적으로 접속되어 있다. 축적 용량(70)은, 정전위로 된 용량선(72)에 전기적으로 접속되어 있다. 이 축적 용량(70)에 의해, 화소 전극(16)의 전압은, 소스 전압이 인가된 시간보다도 예를 들면 3자릿수나 긴 시간에 걸쳐 유지된다. 이와 같이 전압 유지 특성이 개선되면, 표시의 콘트라스트비(比)가 향상한다. 이상의 각종 소자, 배선 등은, 주로 소자 기판(10a)에 형성되어 있다.In the drain region of the TFT 30, the storage capacitor 70 is electrically connected to the pixel electrode 16 in parallel. The storage capacitor 70 is electrically connected to the capacitor line 72 whose potential has been raised. By the storage capacitor 70, the voltage of the pixel electrode 16 is maintained for a time such as three digits or longer than the time when the source voltage is applied. When the voltage holding characteristic is improved in this way, the contrast ratio of the display is improved. The various elements, wirings and the like as described above are mainly formed in the element substrate 10a.

다음으로, 서브 화소(4)의 구성 요소를, 도4 및 도5 를 이용하여 상술한다. 도4 는, 소자 기판(10a) 중, 1개의 서브 화소(4)에 대응하는 부분을 추출하여 나타내는 평면도이다. 또한, 도5 는, 도4 중의 B-B선의 위치에 있어서의 단면도이다. 이하의 설명에 있어서 「상층」 또는 「하층」 이란, 도5 에 있어서 상대적으로 위 또는 아래에 형성된 층을 가리킨다.Next, the constituent elements of the sub-pixel 4 will be described in detail with reference to Figs. 4 and 5. Fig. Fig. 4 is a plan view showing a portion of the element substrate 10a corresponding to one sub-pixel 4 extracted. Fig. 5 is a cross-sectional view taken along the line B-B in Fig. 4. Fig. In the following description, "upper layer" or "lower layer" refers to a layer formed relatively above or below in FIG.

도4 에 나타내는 바와 같이, 각 서브 화소(4)에는, 게이트 전극선(12)과 신호선(14)이 교차하도록 배치되어 있고, 이 교차에 대응하여 TFT(30)가 형성되어 있다. 또한, TFT(30)에는, 대략 장방형의 화소 전극(16)이 전기적으로 접속되어 있다.As shown in Fig. 4, in each sub-pixel 4, the gate electrode line 12 and the signal line 14 are arranged so as to intersect with each other, and the TFT 30 is formed in correspondence with this intersection. Further, a substantially rectangular pixel electrode 16 is electrically connected to the TFT 30.

도5 에 나타내는 바와 같이, 유리 기판(10) 상에는, 반도체층(31)이 적층되어 있다. 반도체층(31)은, 예를 들면 폴리 실리콘층으로부터 구성할 수 있고, 게이트 전극선(12)으로부터의 전계에 의해 채널이 형성되는 채널 영역과, 이것을 사이에 끼우는 소스 영역 및 드레인 영역을 갖고 구성된다. 또한, 리크 전류(leakage current)를 더욱 저감시키기 위해, 반도체층(31)은, 소스 영역 및 드레인 영역의 일부에 저농도 영역을 형성한 LDD(Lightly Doped Drain) 구조로 하는 것이 바람직하다. 반도체층(31)과 유리 기판(10)과의 사이에는, 추가로 하지(base) 절연막 등이 형성되어 있어도 좋다.As shown in Fig. 5, on the glass substrate 10, a semiconductor layer 31 is laminated. The semiconductor layer 31 is composed of, for example, a polysilicon layer, and has a channel region in which a channel is formed by an electric field from the gate electrode line 12, and a source region and a drain region sandwiching the channel region therebetween . In order to further reduce the leakage current, the semiconductor layer 31 preferably has a lightly doped drain (LDD) structure in which a low concentration region is formed in a part of the source region and the drain region. Between the semiconductor layer 31 and the glass substrate 10, a base insulating film or the like may be further formed.

반도체층(31)의 상층에는, 산화 실리콘 등으로 이루어지는 게이트 절연막(42)을 사이에 끼우고, 티탄, 크롬, 텅스텐, 탄탈, 몰리브덴 등의 고융점 금속 또는 이들을 포함하는 합금 등으로 이루어지는 게이트 전극선(12)이 적층되어 있다. 게이트 전극선(12)은, 후술하는 공통 전극(26)의 슬릿(27)의 길이 방향과 평행하게 배치된다. 상기의 반도체층(31), 게이트 절연막(42), 게이트 전극선(12)으로부터, TFT(30)가 구성된다. 본 실시 형태의 반도체층(31)은, 유리 기판(10)의 법선 방향에서 볼 때 U자형을 이루고 있고, 게이트 전극선(12)은, 반도체층(31)의 U자를 가로지르는 방향으로 형성되어 있다. 따라서, TFT(30)는, 게이트 전극 선(12)과 반도체층(31)이 다른 2개소에서 대향하는 더블 게이트 구조를 갖고 있다.The upper layer of the semiconductor layer 31 is covered with a gate electrode line 42 made of a high melting point metal such as titanium, chromium, tungsten, tantalum, molybdenum, or the like or the like 12 are stacked. The gate electrode line 12 is arranged in parallel with the longitudinal direction of the slit 27 of the common electrode 26, which will be described later. The TFT 30 is composed of the semiconductor layer 31, the gate insulating film 42, and the gate electrode line 12 described above. The semiconductor layer 31 of this embodiment has a U shape when viewed from the normal direction of the glass substrate 10 and the gate electrode line 12 is formed in a direction crossing the U-shape of the semiconductor layer 31 . Therefore, the TFT 30 has a double gate structure in which the gate electrode line 12 and the semiconductor layer 31 are opposed to each other at two places.

게이트 전극선(12)의 상층에는, 산화 실리콘 등으로 이루어지는 층간 절연막(43)을 사이에 끼워서 신호선(14)이 적층되어 있다. 신호선(14)은, 알루미늄, 크롬, 텅스텐 등의 금속 또는 이들을 포함하는 합금 등으로 구성되어, 차광성을 갖는다. 신호선(14)은, 도4 에 나타내는 바와 같이 게이트 전극선(12)과 직교하도록 배치되고, 반도체층(31)의 U자의 한쪽의 선단에 있어서 반도체층(31)과 전기적으로 접속되어 있다. 보다 상세하게는, 신호선(14)은, 게이트 절연막(42) 및 층간 절연막(43)을 관통하여 형성된 콘택트홀(21)을 통하여, 반도체층(31)의 소스 영역과 전기적으로 접속되어 있다.In the upper layer of the gate electrode line 12, a signal line 14 is laminated with an interlayer insulating film 43 made of silicon oxide or the like sandwiched therebetween. The signal line 14 is composed of a metal such as aluminum, chromium, tungsten, or an alloy containing them, and has a light shielding property. The signal line 14 is arranged so as to be orthogonal to the gate electrode line 12 and is electrically connected to the semiconductor layer 31 at one end of the U-shape of the semiconductor layer 31 as shown in Fig. More specifically, the signal line 14 is electrically connected to the source region of the semiconductor layer 31 through the contact hole 21 formed through the gate insulating film 42 and the interlayer insulating film 43.

신호선(14)과 동일층에는, 신호선(14)과 동일한 재료로 이루어지는 중계 전극(15)이 형성되어 있다. 중계 전극(15)은, 반도체층(31)의 U자의 다른 한쪽의 선단에 있어서, 게이트 절연막(42) 및 층간 절연막(434)을 관통하여 형성된 콘택트홀(22)을 통하여 반도체층(31)의 드레인 영역과 전기적으로 접속되어 있다.On the same layer as the signal line 14, a relay electrode 15 made of the same material as the signal line 14 is formed. The relay electrode 15 is electrically connected to the semiconductor layer 31 through the contact hole 22 formed through the gate insulating film 42 and the interlayer insulating film 434 at the other end of the U- Drain region.

신호선(14) 및 중계 전극(15)의 상층에는, 산화 실리콘 등으로 이루어지는 층간 절연막(44)을 사이에 끼워서, 투광성을 갖는 ITO(Indium Tin Oxide)로 이루어지는 화소 전극(16)이 적층되어 있다. 화소 전극(16)은, 층간 절연막(44)에 형성된 콘택트홀(23)을 통하여 중계 전극(15)에 전기적으로 접속되어 있다. 따라서, 화소 전극(16)은, 중계 전극(15)을 통하여 반도체층(31)의 드레인 영역에 전기적으로 접속되어 있다.A pixel electrode 16 made of ITO (Indium Tin Oxide) having transparency is laminated on the upper portion of the signal line 14 and the relay electrode 15 with an interlayer insulating film 44 made of silicon oxide or the like sandwiched therebetween. The pixel electrode 16 is electrically connected to the relay electrode 15 through the contact hole 23 formed in the interlayer insulating film 44. Therefore, the pixel electrode 16 is electrically connected to the drain region of the semiconductor layer 31 through the relay electrode 15.

화소 전극(16)의 상층에는, 산화 실리콘 등으로 이루어지는 절연층으로서의 층간 절연막(45)을 사이에 끼워서 ITO로 이루어지는 투광성을 갖는 공통 전극(26)이 형성되어 있다. 공통 전극(26)은, 도4 에 있어서 도트(dot)가 배치된 띠 형상의 영역에 배치되어 있다. 즉, 공통 전극(26)은, 화소 전극(16) 상에, 적어도 일부가 평면에서 볼 때 화소 전극(16)에 겹치도록 형성되어 있다. 또한, 층간 절연막(45)은, 화소 전극(16)과 공통 전극(26)과의 사이에 형성되어 있다. 공통 전극(26)에는, 평면에서 볼 때 화소 전극(16)에 겹치는 부분에 있어서, 서브 화소(4)의 단변(短邊)에 평행한 슬릿(27)이 다수 형성되어 있다. 환언하면, 슬릿(27)은, 매트릭스 형상으로 복수 배치된 서브 화소(4)의 가로의 배열 방향(행 방향 또는 단변의 연재 방향)에 평행하게 배치되어 있다. 각 슬릿(27)은 서로 평행이고, 일정한 간격을 두고 배치되어 있다. 도4 에서는, 서브 화소(4)에 배치된 모든 슬릿(27)이 서로 평행하게 되어 있지만, 서로 평행한 슬릿(27)이 적어도 2개 포함되어 있으면 좋고, 이들의 슬릿(27)에 대하여 서로 평행하지 않는 슬릿이 추가로 형성되어 있어도 좋다. 여기서, 화소 전극(16), 공통 전극(26) 및 이것에 끼워진 층간 절연막(45)은, 도3 에 있어서의 축적 용량(70)의 역할을 한다. 또한, 층간 절연막(45)은, 절연층에 대응한다.In the upper layer of the pixel electrode 16, a common electrode 26 having transparency made of ITO is formed interposing an interlayer insulating film 45 as an insulating layer made of silicon oxide or the like therebetween. The common electrode 26 is arranged in a strip-shaped area in which dots are arranged in Fig. That is, at least a part of the common electrode 26 is formed on the pixel electrode 16 so as to overlap the pixel electrode 16 when seen in plan view. The interlayer insulating film 45 is formed between the pixel electrode 16 and the common electrode 26. A plurality of slits 27 parallel to the short side of the sub-pixel 4 are formed in the common electrode 26 at a portion overlapping the pixel electrode 16 in plan view. In other words, the slits 27 are arranged in parallel to the horizontal arrangement direction (the row direction or the extending direction of the short sides) of the plurality of sub-pixels 4 arranged in a matrix. The slits 27 are parallel to each other and are arranged at a constant interval. 4, all of the slits 27 arranged in the sub-pixel 4 are parallel to each other, but it is sufficient that at least two slits 27 parallel to each other are included, and these slits 27 are parallel to each other A slit may be additionally formed. Here, the pixel electrode 16, the common electrode 26, and the interlayer insulating film 45 sandwiched therebetween serve as the storage capacitor 70 in FIG. The interlayer insulating film 45 corresponds to the insulating layer.

공통 전극(26) 상에는, 폴리 이미드로 이루어지는 배향막(18)이 적층되어 있다. 배향막(18)은, 액정(50)(도1(b))에 접하는 부재이며, 배향막(18)을 러빙(rubbing)함으로써, 구동 전압 무인가 시에, 액정(50)을 당해 러빙의 방향을 따라 배향시킬 수 있다. 이 러빙 방향(즉, 전압 무인가 시의 액정(50)의 배향 방향)과, 슬릿(27)의 길이 방향이 이루는 각은, 1도 이상 10도 이하인 것이 바람직하다. 이렇게 하면, 후술하는 바와 같이 화소 전극(16)과 공통 전극(26)과의 사이에 구동 전압을 인가했을 때의, 액정 분자(50a)(도6)의 회전 방향을 일관되게 할 수 있다. 이에 따라, 상기 회전 방향의 불균일에 기인하는 도메인의 발생을 억제할 수 있다.On the common electrode 26, an orientation film 18 made of polyimide is laminated. The alignment film 18 is a member in contact with the liquid crystal 50 (Fig. 1 (b)). By rubbing the alignment film 18, the liquid crystal 50 is moved along the rubbing direction . The angle formed by this rubbing direction (that is, the alignment direction of the liquid crystal 50 when no voltage is applied) and the longitudinal direction of the slit 27 is preferably 1 degree or more and 10 degrees or less. This makes it possible to make the direction of rotation of the liquid crystal molecules 50a (FIG. 6) constant when a driving voltage is applied between the pixel electrode 16 and the common electrode 26 as described later. This makes it possible to suppress the occurrence of domains due to nonuniformity of the rotational direction.

도6 은, 이상과 같은 구성에 있어서, 공통 전극(26)과 화소 전극(16)과의 사이에 구동 전압을 인가한 경우에 생기는 전계의 모습을 나타내는 모식도(schematic view)이다. 구동 전압이 인가되고, 공통 전극(26)과 화소 전극(16)과의 사이에 전위차가 생기면, 공통 전극(26)의 상면으로부터 나와 슬릿(27)을 지나 화소 전극(16)의 상면에 이르는 전기력선을 갖는 전계가 생긴다. 이때 공통 전극(26)의 상부, 즉 액정(50)의 층에 있어서는 유리 기판(10)과 평행한 전계가 생긴다. 액정(50)에 포함되는 액정 분자(50a)는, 이 횡전계를 따라 유리 기판(10)에 평행한 면 내에서 배향 방향을 바꾼다. 그 결과, 소자 기판(10a), 대향 기판(20a)의 외측에 배치된 편광판(도시 안함)의 투과축과의 상대 각도가 변화하고, 그 상대 각도에 따른 편광 변환 기능에 기초하여 투과광이 변조된다.6 is a schematic view showing an electric field generated when a drive voltage is applied between the common electrode 26 and the pixel electrode 16 in the above configuration. When a driving voltage is applied and a potential difference is generated between the common electrode 26 and the pixel electrode 16, an electric field is generated between the common electrode 26 and the pixel electrode 16 through the slit 27, Lt; / RTI > At this time, in the upper part of the common electrode 26, that is, the layer of the liquid crystal 50, an electric field parallel to the glass substrate 10 is generated. The liquid crystal molecules 50a included in the liquid crystal 50 change the alignment direction in the plane parallel to the glass substrate 10 along the transverse electric field. As a result, the relative angle between the element substrate 10a and the transmission axis of a polarizing plate (not shown) disposed outside the counter substrate 20a changes, and the transmitted light is modulated based on the polarization conversion function in accordance with the relative angle .

이러한 액정 모드는, FFS 모드라고 불린다. FFS 모드는, 상기와 같이 항상 액정 분자가 유리 기판(10)에 대략 평행하게 유지되기 때문에, 시각에 의한 리타데이션(retardation)의 변화가 적고, 광시야각인 표시를 행할 수 있다.This liquid crystal mode is called an FFS mode. In the FFS mode, since the liquid crystal molecules are always kept substantially parallel to the glass substrate 10 as described above, it is possible to perform display with a wide viewing angle with less change in retardation due to visual observation.

또한, 공통 전극(26)에 형성된 슬릿(27)에 단부(슬릿(27)의 길이 방향의 단)가 있는 경우는, 그 근방의 전계는, 그 외의 영역의 전계와 방향이 다르게 된다. 이 전계의 흐트러짐은, 액정(50)의 배향 상태에 흐트러짐을 생기게 한다. 그 결과, 액정(50)에 도메인이 생기는 등 하여, 액정 장치(1)의 표시 품위의 저하의 원 인이 되지만, 본 실시 형태에서는, 이런 문제를 회피할 수 있다.In the case where the slit 27 formed in the common electrode 26 has an end portion (an end in the longitudinal direction of the slit 27), the electric field in the vicinity thereof is different from the electric field in the other region. This disturbance of the electric field causes disturbance in the alignment state of the liquid crystal 50. As a result, the display quality of the liquid crystal device 1 is reduced due to the occurrence of a domain in the liquid crystal 50, for example. In the present embodiment, however, such a problem can be avoided.

도7 은, 화소 영역(5)의 전체에 있어서의 공통 전극(26)의 형상을 나타내는 평면도이다. 공통 전극(26)에 형성된 슬릿(27)은, 화소 영역(5)의 내부에 있어서 연속하고 있다. 즉, 슬릿(27)은, 화소 영역(5)의 일단(一端)으로부터, 이것에 대향하는 타단까지, 연속하도록 형성되어 있다. 또한, 화소 영역(5)의 외부에는, 화소 영역(5)에 인접하는 더미 화소(6)가 배치되어 있고, 슬릿(27)은, 화소 영역(5)의 내부로부터 더미 화소(6)에 걸쳐, 연속하여 형성되어 있다. 이 때문에, 슬릿(27)의 단부(28)는, 더미 화소(6)에 있어서만 존재하고, 화소 영역(5)의 내부에는 존재하지 않는다.7 is a plan view showing the shape of the common electrode 26 in the entire pixel region 5. As shown in Fig. The slits 27 formed in the common electrode 26 are continuous in the pixel region 5. That is, the slits 27 are formed so as to be continuous from one end of the pixel region 5 to the other end opposite thereto. A dummy pixel 6 adjacent to the pixel region 5 is arranged outside the pixel region 5. The slit 27 extends from the inside of the pixel region 5 to the dummy pixel 6 Are continuously formed. The end 28 of the slit 27 exists only in the dummy pixel 6 and does not exist in the pixel region 5. [

이러한 구성에 의하면, 화소 영역(5) 내에 있어서, 액정(50)의 배향 상태를 흐트러뜨리는 슬릿(27)의 단부(28)가 존재하지 않기 때문에, 화소 영역(5) 내에 있어서의 액정(50)의 도메인의 발생을 억제할 수 있음과 함께, 투과율을 향상시킬 수 있다. 또한, 각 서브 화소(4)에 슬릿(27)의 단부(28)가 포함되지 않음으로써, 각 서브 화소(4)의 유효 표시 면적이 같아짐과 함께, 인접 서브 화소(4)의 사이의 표시에 기여하지 않는 영역(화소간 영역)의 폭도 같아지기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다. 또한, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서, 슬릿(27)의 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.The liquid crystal 50 in the pixel region 5 does not exist because the end 28 of the slit 27 that disturbs the alignment state of the liquid crystal 50 does not exist in the pixel region 5, It is possible to suppress the generation of the domain of the light-emitting layer and improve the transmittance. In addition, since the end 28 of the slit 27 is not included in each sub-pixel 4, the effective display area of each sub-pixel 4 becomes the same, and the display between adjacent sub-pixels 4 (The inter-pixel area) which is not contributed to the display area is equalized, it is possible to prevent deterioration of the display quality due to unevenness, roughness, and the like. In addition, since there is no difference in the state of disturbance of the alignment state of the liquid crystal 50 due to the end portion 28 of the slit 27 between the sub-pixels 4 corresponding to the same color, It is possible to prevent deterioration of display quality due to a feeling of distance or the like.

또한, 공통 전극(26)은, 화소 영역(5)의 외부에 형성된 콘택트홀(24)을 통하 고, 공통 전위를 공급하는 배선에 전기적으로 접속되어 있다. 이와 같이 하면, 화소 영역(5)의 유효 표시 면적을 저감시키는 일이 없이 공통 전극(26)에 공통 전위를 공급할 수 있다.The common electrode 26 is electrically connected to the wiring for supplying the common electric potential through the contact hole 24 formed outside the pixel region 5. In this way, the common potential can be supplied to the common electrode 26 without reducing the effective display area of the pixel region 5.

(제2 실시 형태)(Second Embodiment)

계속해서, 제2 실시 형태에 대해서 설명한다. 본 실시 형태에 따른 액정 장치(1)는, 제1 실시 형태로부터, 공통 전극(26), 슬릿(27)의 배치 및 화소(3)의 구성에 변경을 가한 것이며, 그 외의 점은 제1 실시 형태와 공통이다. 이하의 설명에 이용하는 각 도에 있어서는, 제1 실시 형태와 동일한 요소에는 동일한 부호를 붙이기로 하고, 그 설명은 생략한다.Next, the second embodiment will be described. The liquid crystal device 1 according to the present embodiment differs from the first embodiment in the arrangement of the common electrode 26 and the slit 27 and the configuration of the pixel 3, It is common with forms. In the drawings used in the following description, the same elements as those in the first embodiment are denoted by the same reference numerals, and a description thereof will be omitted.

도8 은, 본 실시 형태에 따른 액정 장치(1)의 화소 영역(5) 중, 인접하는 2개의 화소(3)에 대응하는 부분을 추출하여 나타내는 평면도이다. 본 실시 형태의 화소(3)는, 슬릿(27)의 길이 방향을 따라 늘어선 4색의 서브 화소(4)로 구성된다. 보다 상세하게는, 화소(3)는, 적, 녹, 청, 시안의 표시에 기여하는 서브 화소(4R, 4G, 4B, 4C)로 이루어진다. 따라서, 대향 기판(20a)에는, 서브 화소(4R, 4G, 4B, 4C)에 대응하는 부위에 각각 적, 녹, 청, 시안의 컬러 필터(도시 안함)가 형성되어 있다.Fig. 8 is a plan view showing a portion of the pixel region 5 of the liquid crystal device 1 according to the present embodiment, which portion corresponds to two neighboring pixels 3. The pixel 3 of the present embodiment is composed of four color sub-pixels 4 arranged along the longitudinal direction of the slit 27. [ More specifically, the pixel 3 is composed of sub-pixels 4R, 4G, 4B, and 4C contributing to display of red, green, blue, and cyan. Therefore, red, blue, and cyan color filters (not shown) are formed on the counter substrate 20a at positions corresponding to the sub-pixels 4R, 4G, 4B, and 4C, respectively.

공통 전극(26)의 슬릿(27)은, 각 서브 화소(4)에 9개씩 형성되어 있고, 각 슬릿(27)은, 4개분의 서브 화소(4)의 폭과 대략 같은 길이를 갖고 있다. 환언하면, 각 슬릿(27)은, 화소(3)의 폭과 대략 같은 길이를 갖고 있다. 또한, 슬릿(27)의 단부(28)는, 인접하는 화소(3)의 경계에 맞춰서 배치되어 있다. 이상으로부터, 슬릿(27)의 단부(28)는, 서브 화소(4R)와 서브 화소(4C)의 일변에 9개소씩 존재하고, 서브 화소(4G, 4B)에는 존재하지 않게 된다. 이러한 구성에 의하면, 각 서브 화소(4)마다 독립한 슬릿(27)이 형성되어 있는 구성과 비교하여, 액정(50)의 배향 상태를 흐트러뜨리는 슬릿(27)의 단부(28)의 수를 저감시킬 수 있다. 이에 따라, 도메인의 발생 면적을 저감시킬 수 있고, 나아가서는 액정 장치(1)의 투과율을 향상시킬 수 있다.Nine slits 27 of the common electrode 26 are formed in each of the sub pixels 4 and each of the slits 27 has a length substantially equal to the width of the four sub pixels 4. [ In other words, each of the slits 27 has a length substantially equal to the width of the pixel 3. The end portions 28 of the slits 27 are arranged in alignment with the boundaries of the adjacent pixels 3. As described above, the end portions 28 of the slits 27 are present at nine sides on one side of the sub-pixel 4R and the sub-pixel 4C, and are not present in the sub-pixels 4G and 4B. This configuration reduces the number of the end portions 28 of the slit 27 disturbing the alignment state of the liquid crystal 50 as compared with the configuration in which the slits 27 are formed independently for each sub- . As a result, the area of domain generation can be reduced, and the transmittance of the liquid crystal device 1 can be improved.

또한, 서브 화소(4R, 4G, 4B, 4C)에 포함되는 슬릿(27)의 단부(28)의 수는, 각각 9, 0, 0, 9이며, 이 특징은 모든 화소(3)에 있어서 공통이다. 따라서, 동일한 색에 대응하는 서브 화소(4)에 포함되는 단부(28)의 수가 같아진다. 이러한 구성에 의하면, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.The number of the end portions 28 of the slits 27 included in the sub-pixels 4R, 4G, 4B and 4C is 9, 0, 0 and 9, to be. Therefore, the number of the end portions 28 included in the sub-pixel 4 corresponding to the same color becomes equal. According to such a configuration, since there is no difference in the disturbing manner of the alignment state of the liquid crystal 50 caused by the end portion 28 between the sub pixels 4 corresponding to the same color, the unevenness, It is possible to prevent deterioration of the display quality caused by the display.

그런데, 공통 전극(26)은, 서브 화소(4)의 단변에 평행한(슬릿(27)의 길이 방향에 평행한, 즉 매트릭스 형상으로 복수 배치된 서브 화소(4)의 가로의 배열 방향(행 방향 또는 단변의 연재 방향)에 평행한) 띠 형상부(26a)와, 서로 이웃하는 띠 형상부(26a)를 접속하는 접속부(26b)로 이루어지는 전극으로 볼 수도 있다. 이 시점에 서면, 슬릿(27)은, 띠 형상부(26a)와 접속부(26b)에 의해 둘러싸인 개구부이며, 슬릿(27)의 단부(28)는, 접속부(26b)의 근방에 상당한다. 또한, 슬릿(27)의 단부(28)를 인접하는 화소(3)의 경계에 맞춰서 배치하는 것은, 접속부(26b)를 인접하는 화소(3)의 경계에 배치하는 것에 상당한다. 도8 에 있어서는, 접속부(26b) 는, 인접하는 화소(3)의 경계에만 형성되어 있고, 그리고 화소(3)의 좌우의 변에 있어서 연속적으로 배치되어 있다. 즉, 슬릿(27)은, 각 화소(3)에 포함되는 모든 서브 화소(4)를 횡단하여 연속하는 한편, 인접하는 화소(3)로는 연속하지 않는다. 이 때문에, 각 화소(3)는, 4개의 변을 공통 전극(26)의 부재(띠 형상부(26a) 또는 접속부(26b))에 의해 둘러싸이고, 화소(3) 내에 독립한 슬릿(27)을 갖는 구성이 된다. 따라서, 공통 전극(26)을 포함하는 화소 영역(5) 내의 레이아웃은, 화소(3)를 반복의 최소 단위로 하여 구성되게 된다. 이에 따라, 화소(3) 내에 포함되는 슬릿(27)의 단부(28)의 수를 저감시켜 투과율의 향상이나 표시 품위의 향상을 도모하면서, 화소 영역(5)의 설계를 용이하게 할 수 있다.The common electrode 26 is arranged in the horizontal arrangement direction of the sub pixels 4 parallel to the short side of the sub pixel 4 (parallel to the longitudinal direction of the slit 27, that is, Shaped portion 26a which is parallel to the longitudinal direction (or the extending direction of the short side)) and a connecting portion 26b that connects the adjacent band-shaped portions 26a. At this point of time, the slit 27 is an opening surrounded by the strip-shaped portion 26a and the connection portion 26b, and the end portion 28 of the slit 27 corresponds to the vicinity of the connection portion 26b. The arrangement of the end portions 28 of the slits 27 in alignment with the boundaries of the adjacent pixels 3 corresponds to disposing the connection portions 26b at the boundaries of the adjacent pixels 3. 8, the connecting portions 26b are formed only at the boundaries of the adjacent pixels 3, and are arranged continuously on the left and right sides of the pixel 3. [ That is, the slits 27 are continuous across all the sub-pixels 4 included in each pixel 3, but are not continuous with the adjacent pixels 3. Each of the pixels 3 is surrounded by four members of the common electrode 26 (the strip-shaped portion 26a or the connection portion 26b) . Therefore, the layout in the pixel region 5 including the common electrode 26 is configured with the pixel 3 as the minimum unit of repetition. This makes it possible to reduce the number of the end portions 28 of the slit 27 included in the pixel 3 and to facilitate the design of the pixel region 5 while improving the transmittance and the display quality.

또한, 상기에 있어서는, 횡일렬로 늘어선 서브 화소(4R, 4G, 4B, 4C)에 의해 화소(3)가 구성되어 있지만, 4색의 서브 화소(4)의 배치는 이것에 한정되지 않고, 예를 들면 서브 화소(4R, 4G, 4B, 4C)를 2행 2열의 매트릭스 형상으로 배열해도 좋다. 이 경우는, 어느 화소열에는 서브 화소(4R, 4G)가 반복 배열되고, 그 상하의 화소열에는 서브 화소(4B, 4C)가 반복 배열되게 된다. 이때에는, 슬릿(27)의 길이를 2개분의 서브 화소(4)의 폭과 같은 길이로 할 수 있다. 이와 같이 하면, 각 서브 화소(4)에는 슬릿(27)의 단부(28)가 모두 9개 포함되게 된다. 이에 따라, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.Although the pixel 3 is composed of the sub-pixels 4R, 4G, 4B and 4C arranged in a row in the above, the arrangement of the four sub-pixels 4 is not limited to this, The sub pixels 4R, 4G, 4B and 4C may be arranged in a matrix of two rows and two columns. In this case, the sub-pixels 4R and 4G are repeatedly arranged in a certain pixel column, and the sub-pixels 4B and 4C are repeatedly arranged in the upper and lower pixel columns. At this time, the length of the slit 27 can be made equal to the width of the two sub-pixels 4. In this manner, the end portions 28 of the slits 27 are included in each sub-pixel 4 in total. Accordingly, the disturbance of the alignment state of the liquid crystal 50 due to the end portion 28 between the sub-pixels 4 corresponding to the same color is not different from each other. Therefore, the display due to unevenness, It is possible to prevent deterioration of quality.

또한, 상기는, 적, 녹, 청, 시안의 4색의 표시를 행하는 구성이지만, 이것 이외의 조합의 4색이어도 좋고, 5색 이상의 표시를 행하는 구성이어도 좋다. 4색의 조합의 그 외의 예로서는, 적, 황녹, 청, 에메랄드 그린의 4색으로 할 수 있다. 이 외에도, 파장에 따라 색상이 변화하는 가시광 영역(380∼780nm) 중, 청색계의 색상의 표시, 적색계의 색상의 표시와, 청에서 황까지의 색상 중에서 선택된 2종의 색상의 표시로 이루어지도록 선택할 수 있다. 여기서 「계」라는 말을 사용하고 있지만, 예를 들면 청색계이면 순수한 청의 색상에 한정되는 것이 아니고, 청자나 청녹 등을 포함하는 것이다. 적색계의 색상이면, 적에 한정되는 것이 아니고 주황을 포함한다. 각 화소(3)가 5색 이상의(즉 5개 이상) 서브 화소(4)로 이루어지는 경우에는, 슬릿(27)의 길이는, 서브 화소(4)의 5개분의 폭과 대략 같은 길이로 하면 좋다.In addition, the above is a configuration in which four colors of red, green, blue, and cyan are displayed. However, four colors other than these colors may be used. Other examples of the combination of four colors can be four colors of red, yellow, blue, and emerald green. In addition, among the visible light region (380 to 780 nm) in which the color changes according to the wavelength, display of the color of the blue system, display of the color of the red system, and display of two colors selected from blue to yellow You can choose. Although the term "system" is used here, for example, if it is a blue system, it is not limited to the pure blue color but includes celadon and blue-green. If the color is red, it is not limited to enemies but includes orange. In the case where each pixel 3 is composed of five or more colors (that is, five or more) of sub pixels 4, the length of the slit 27 should be substantially the same as the width of the five sub pixels 4 .

(제3 실시 형태)(Third Embodiment)

계속해서, 제3 실시 형태에 대해서 설명한다. 본 실시 형태도, 제1 실시 형태로부터, 공통 전극(26), 슬릿(27)의 배치 및 화소(3)의 구성에 변경을 가한 것이며, 그 외의 점은 제1 실시 형태와 공통이다.Next, the third embodiment will be described. This embodiment differs from the first embodiment in that the arrangement of the common electrode 26, the slit 27, and the configuration of the pixel 3 are modified, and the other points are common to those of the first embodiment.

도9 는, 본 실시 형태에 따른 액정 장치(1)의 화소 영역(5)의 일부를 추출하여 나타내는 평면도이다. 이 도에 있어서의 화소(3)는, 슬릿(27)의 길이 방향을 따라 늘어선 2색의 서브 화소(4)로 구성되어 있다. 보다 상세하게는, 화소(3)는, 적, 녹의 표시에 기여하는 서브 화소(4R, 4G)로 이루어진다.Fig. 9 is a plan view showing a part of the pixel region 5 of the liquid crystal device 1 according to the present embodiment. The pixel 3 in this figure is composed of two color sub-pixels 4 arranged along the longitudinal direction of the slit 27. More specifically, the pixel 3 is composed of sub-pixels 4R and 4G contributing to the display of red and green.

본 실시 형태에서는, 슬릿(27)의 길이 방향을 따라 늘어선 2개의 화소(3)의 집합을, 화소 블록(2)이라고 부른다. 공통 전극(26), 슬릿(27)의 패턴을 포함한, 화소 영역(5)의 레이아웃은, 화소 블록(2)을 반복의 최소 단위로 하여 구성되어 있다.In the present embodiment, a set of two pixels 3 arranged along the longitudinal direction of the slit 27 is referred to as a pixel block 2. The layout of the pixel region 5 including the pattern of the common electrode 26 and the slit 27 is configured with the pixel block 2 as the minimum unit of repetition.

각 서브 화소(4)에는, 공통 전극(26)의 띠 형상부(26a)가 9개 형성되어 있다. 따라서, 각 서브 화소(4)에는, 띠 형상부(26a)에 끼워진 슬릿(27)이 8개 형성되어 있다. 각 슬릿(27)은, 화소 블록(2)의 폭과 대략 같은 길이를 갖는다. 화소 블록(2)은, 4개의 서브 화소(4)로 이루어지기 때문에, 각 슬릿(27)의 길이는, 서브 화소(4)의 4개분의 폭과 대략 같아진다. 또한, 슬릿(27)의 단부(28)는, 인접하는 화소(3)의 경계에 맞춰 배치되어 있다. 그리고, 도9 에 있어서 상하 방향으로 서로 이웃하는 슬릿(27)은, 단부(28)의 위치가 행 방향으로 1개의 화소(3)의 폭만큼 어긋나도록 배치되어 있다. 환언하면, 각각의 화소(3)에는, 당해 화소(3)에 형성되고 그리고 상하로 서로 이웃하는 2개의 슬릿(27)의 단부(28)가 적어도 포함되어 있고, 당해 단부(28)는, 당해 화소(3) 중 좌우의 변에 각각 위치하도록 되어 있다.In each sub-pixel 4, nine band-shaped portions 26a of the common electrode 26 are formed. Therefore, each sub-pixel 4 is formed with eight slits 27 that are sandwiched between the strip-shaped portions 26a. Each of the slits 27 has a length approximately equal to the width of the pixel block 2. Since the pixel block 2 is composed of four sub pixels 4, the length of each slit 27 is approximately equal to the width of four of the sub pixels 4. The end portions 28 of the slits 27 are aligned with the boundaries of the adjacent pixels 3. 9, the slits 27 adjacent to each other in the vertical direction are arranged so that the positions of the end portions 28 are shifted by the width of one pixel 3 in the row direction. In other words, each pixel 3 includes at least an end portion 28 of two slits 27 formed in the pixel 3 and vertically adjacent to each other, Are located on the left and right sides of the pixel 3, respectively.

이상과 같이 슬릿(27)을 배치하면, 각 서브 화소(4R, 4G)에는, 슬릿(27)의 단부(28)가 각각 4개씩 포함되게 된다. 여기서, 각 화소 블록(2)에 포함되는 화소(3)의 수(m(=2))와, 각 서브 화소(4)에 포함되는 슬릿(27)의 단부(28)의 최대수(n(=4))와의 곱은, 각 서브 화소(4)에 형성되어 있는 슬릿(27)의 수(=8)와 같다. 역으로, 각 서브 화소(4)에 형성되는 슬릿(27)의 수를 m×n개로 함으로써(즉, 각 서브 화소(4)에 형성되는 띠 형상부(26a)의 수를 m×n+1개로 함으로써), 상기와 같은 배치를 실현할 수 있다.When the slits 27 are arranged as described above, four end portions 28 of the slits 27 are included in each of the sub-pixels 4R and 4G. Here, the number m (= 2) of the pixels 3 included in each pixel block 2 and the maximum number n (n) of the end portions 28 of the slits 27 included in each sub- = 4) is equal to the number (= 8) of slits 27 formed in each sub-pixel 4. [ Conversely, by making the number of slits 27 formed in each sub-pixel 4 m × n (that is, letting the number of the band-shaped portions 26a formed in each sub-pixel 4 be m × n + 1 The above arrangement can be realized.

여기서, 공통 전극(26)을 구성하는 띠 형상부(26a) 및 접속부(26b)의 배치에 대해서 상술한다. 상기와 같이, 각 화소(3)에는, 행 방향을 따라 연재하는 띠 형상부(26a)가 9개 배치되어 있다. 또한, 각 화소(3)에는, 행 방향으로 서로 이웃하는 한쪽의 화소(3)와의 경계 영역에 4개의 접속부(26b)가 배치되어 있고, 행 방향으로 서로 이웃하는 다른 한쪽의 화소(3)와의 경계 영역에도 4개의 접속부(26b)가 배치되어 있다. 화소(3)에 포함되는 1개의 슬릿(27)에 주목하면, 상기 경계 영역 중 한쪽 측에만 접속부(26b)가 배치되어 있다. 또한, 접속부(26b)는, 열 방향에 대해서 가장 가까운 다른 접속부(26b)와의 사이에 적어도 1개의 슬릿(27)을 끼우고 있다. 도9 에서는, 접속부(26b)는, 1개 걸러의 슬릿(27)에 대응하여 형성되어 있다. 또한, 행 방향으로 1화소분 떨어진 위치에 있는 2개의 접속부(26b)는, 열 방향으로 슬릿(27)의 배치 피치분만큼 어긋나 배치되어 있다. 이상으로부터, 각 화소(3)에는 8개의 접속부(26b)가 포함된다. 각 화소(3)에 포함되는 접속부(26b)의 수는, 화소(3)에 포함되는 띠 형상부(26b)의 수를 p(=9), 화소(3)에 포함되는 서브 화소(4)의 수를 q(=2)라고 하면, (p-1)×(q+1)(=24)보다 적게 되어 있다.Here, the arrangement of the strip-shaped portion 26a and the connection portion 26b constituting the common electrode 26 will be described in detail. As described above, each pixel 3 is provided with nine band-shaped portions 26a extending in the row direction. Each of the pixels 3 is provided with four connecting portions 26b in the boundary region with one of the pixels 3 adjacent to each other in the row direction and is connected to one of the pixels 3 adjacent to each other in the row direction And four connection portions 26b are also arranged in the boundary region. When attention is paid to one slit 27 included in the pixel 3, the connection portion 26b is disposed only on one side of the boundary region. At least one slit 27 is sandwiched between the connecting portion 26b and another connecting portion 26b closest to the column direction. In Fig. 9, the connecting portions 26b are formed in correspondence with the slits 27 in every other one. In addition, the two connection portions 26b located at positions apart by one pixel in the row direction are arranged shifted by an arrangement pitch of the slits 27 in the column direction. As described above, each pixel 3 includes eight connection portions 26b. The number of the connection portions 26b included in each pixel 3 is set such that the number of the band-shaped portions 26b included in the pixel 3 is p (= 9) (Q + 1) (= 24), when the number of the pixels is q (= 2).

이러한 배치에 의하면, 각 화소(3)에 포함되는 접속부(26b)의 수(단부(28)의 수)를 저감시킴으로써, 화소(3)에 있어서의 전계의 흐트러짐을 억제하여 표시 품위를 향상시킬 수 있다. 또한 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수가 같아진다. 따라서, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 슬릿(27)의 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to this arrangement, by reducing the number of the connection portions 26b (the number of the end portions 28) included in each pixel 3, the disturbance of the electric field in the pixel 3 can be suppressed and the display quality can be improved have. In addition, the number of the end portions 28 included in each sub-pixel 4 corresponding to the same color becomes the same. Therefore, there is no difference in the state of disturbance of the alignment state of the liquid crystal 50 caused by the end portion 28 of the slit 27 between the sub-pixels 4 corresponding to the same color, so that unevenness or roughness It is possible to prevent deterioration of display quality due to a feeling or the like.

또한, 상하 방향으로 서로 이웃하는 슬릿(27)의 단부(28)의 위치가, 행 방향으로 1화소분씩 어긋나게 되는 구성으로 되어 있기 때문에, 인접하는 화소(3)의 사이에서, 액정(50)의 도메인의 발생 위치가 급격하게 변화하는 일이 없어, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.Since the positions of the end portions 28 of the slits 27 adjacent to each other in the vertical direction are shifted by one pixel in the row direction, The generation position of the domain does not change abruptly, and deterioration of the display quality due to unevenness or roughness can be prevented.

또한, 상기는 각 화소(3)가 2색의 서브 화소(4R, 4G)로 이루어지는 구성이지만, 이를 대신해, 예를 들면 도10 에 나타내는 바와 같이, 각 화소(3)가 3색의 서브 화소(4R, 4G, 4B)로 이루어지는 구성으로 해도 좋다. 이 경우는, 슬릿(27)의 단부(28)는, 서브 화소(4R)와 서브 화소(4B)의 일변에 4개소씩 존재하고, 서브 화소(4G)에는 존재하지 않게 된다. 즉, 서브 화소(4R, 4G, 4B)에 포함되는 슬릿(27)의 단부(28)의 수는, 각각 4, 0, 4이며, 이 특징은 모든 화소(3)에 있어서 공통이다. 따라서, 동일한 색에 대응하는 서브 화소(4)에 포함되는 단부(28)의 수가 같아진다.10, each pixel 3 is composed of three color sub-pixels 4R and 4G, as shown in Fig. 10, for example. In this case, 4R, 4G, and 4B. In this case, the end portion 28 of the slit 27 exists at four sides on one side of the sub-pixel 4R and the sub-pixel 4B, and does not exist in the sub-pixel 4G. That is, the number of the end portions 28 of the slits 27 included in the sub-pixels 4R, 4G, and 4B is 4, 0, and 4, respectively. Therefore, the number of the end portions 28 included in the sub-pixel 4 corresponding to the same color becomes equal.

이 경우에도, 각 화소(3)에는 8개의 접속부(26b)가 포함된다. 각 화소(3)에 포함되는 접속부(26b)의 수는, 화소(3)에 포함되는 띠 형상부(26b)의 수를 p(=9), 화소(3)에 포함되는 서브 화소(4)의 수를 q(=3)라고 하면, (p-1)×(q+1)(=32)보다 적게 되어 있다.Even in this case, each pixel 3 includes eight connecting portions 26b. The number of the connection portions 26b included in each pixel 3 is set such that the number of the band-shaped portions 26b included in the pixel 3 is p (= 9) (Q) is less than (p-1) x (q + 1) (= 32).

이러한 구성에 의하면, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to such a configuration, since there is no difference in the disturbing manner of the alignment state of the liquid crystal 50 caused by the end portion 28 between the sub pixels 4 corresponding to the same color, the unevenness, It is possible to prevent deterioration of the display quality caused by the display.

(제4 실시 형태)(Fourth Embodiment)

계속해서, 제4 실시 형태에 대해서 설명한다. 본 실시 형태는, 제3 실시 형태로부터, 공통 전극(26), 슬릿(27)의 배치 및 화소(3)의 구성에 변경을 가한 것이며, 그 외의 점은 제3 실시 형태와 공통이다.Next, the fourth embodiment will be described. This embodiment differs from the third embodiment in that the arrangement of the common electrode 26, the slit 27 and the configuration of the pixel 3 are modified, and the other points are common to the third embodiment.

도11 은, 본 실시 형태에 따른 액정 장치(1)의 화소 영역(5)의 일부를 추출하여 나타내는 평면도이다. 이 도에 있어서의 화소(3)는, 슬릿(27)의 길이 방향을 따라 늘어선 2색의 서브 화소(4)로 구성되어 있다. 보다 상세하게는, 화소(3)는, 적, 녹의 표시에 기여하는 서브 화소(4R, 4G)로 이루어진다.11 is a plan view showing a part of the pixel region 5 of the liquid crystal device 1 according to the present embodiment. The pixel 3 in this figure is composed of two color sub-pixels 4 arranged along the longitudinal direction of the slit 27. More specifically, the pixel 3 is composed of sub-pixels 4R and 4G contributing to the display of red and green.

본 실시 형태에서는, 슬릿(27)의 길이 방향을 따라 늘어선 4개의 화소(3)의 집합을, 화소 블록(2)이라고 부른다. 공통 전극(26), 슬릿(27)의 패턴을 포함한, 화소 영역(5)의 레이아웃은, 화소 블록(2)을 반복의 최소 단위로 하여 구성되어 있다.In the present embodiment, a set of four pixels 3 arranged along the longitudinal direction of the slit 27 is referred to as a pixel block 2. The layout of the pixel region 5 including the pattern of the common electrode 26 and the slit 27 is configured with the pixel block 2 as the minimum unit of repetition.

각 서브 화소(4)에는, 공통 전극(26)의 띠 형상부(26a)가 9개 형성되어 있다. 따라서, 각 서브 화소(4)에는, 띠 형상부(26a)에 끼워진 슬릿(27)이 8개 형성되어 있다. 각 슬릿(27)은, 화소 블록(2)의 폭과 대략 같은 길이를 갖는다. 화소 블록(2)은, 8개의 서브 화소(4)로 이루어지기 때문에, 각 슬릿(27)의 길이는, 서브 화소(4)의 8개분의 폭과 대략 같아진다. 또한, 슬릿(27)의 단부(28)는, 인접하는 화소(3)의 경계에 맞춰서 배치되어 있다. 그리고, 도11 에 있어서 상하 방향으로 서로 이웃하는 슬릿(27)은, 단부(28)의 위치가 행 방향으로 1개의 화소(3)의 폭만큼 어긋나도록 배치되어 있다. 환언하면, 각각의 화소(3)에는, 당해 화소(3)에 형 성되고 그리고 상하로 서로 이웃하는 2개의 슬릿(27)의 단부(28)가 적어도 포함되어 있고, 당해 단부(28)는, 당해 화소(3) 중 좌우의 변에 각각 위치하도록 되어 있다.In each sub-pixel 4, nine band-shaped portions 26a of the common electrode 26 are formed. Therefore, each sub-pixel 4 is formed with eight slits 27 that are sandwiched between the strip-shaped portions 26a. Each of the slits 27 has a length approximately equal to the width of the pixel block 2. Since the pixel block 2 is composed of eight sub-pixels 4, the length of each slit 27 is approximately equal to the width of eight sub-pixels 4. The end portions 28 of the slits 27 are arranged in alignment with the boundaries of the adjacent pixels 3. 11, the slits 27 adjacent to each other in the vertical direction are arranged so that the positions of the end portions 28 are shifted by the width of one pixel 3 in the row direction. In other words, each pixel 3 includes at least an end 28 of two slits 27 formed in the pixel 3 and vertically adjacent to each other, Are located on the left and right sides of the pixel 3, respectively.

이상과 같이 슬릿(27)을 배치하면, 각 서브 화소(4R, 4G)에는, 슬릿(27)의 단부(28)가 각각 2개씩 포함되게 된다. 여기서, 제3 실시 형태와 동일하게, 각 화소 블록(2)에 포함되는 화소(3)의 수(m(=4))와, 각 서브 화소(4)에 포함되는 슬릿(27)의 단부(28)의 최대수(n(=2))와의 곱은, 각 서브 화소(4)에 형성되어 있는 슬릿(27)의 수(=8)와 같다.When the slits 27 are arranged as described above, two end portions 28 of the slits 27 are included in each of the sub-pixels 4R and 4G. Here, the number m (= 4) of pixels 3 included in each pixel block 2 and the end (the number of pixels) of the slit 27 included in each sub pixel 4 (= 8) of the slits 27 formed in each sub-pixel 4. The number of slits 27 (n = 2)

여기서, 공통 전극(26)을 구성하는 띠 형상부(26a) 및 접속부(26b)의 배치에 대해서 상술한다. 상기와 같이, 각 화소(3)에는, 행 방향을 따라 연재하는 띠 형상부(26a)가 9개 배치되어 있다. 또한, 각 화소(3)에는, 행 방향으로 서로 이웃하는 한쪽의 화소(3)와의 경계 영역에 2개의 접속부(26b)가 배치되어 있고, 행 방향으로 서로 이웃하는 다른 한쪽의 화소(3)와의 경계 영역에도 2개의 접속부(26b)가 배치되어 있다. 화소(3)에 포함되는 1개의 슬릿(27)에 주목하면, 상기 경계 영역 중 많아봐야 한쪽의 측에만 접속부(26b)가 배치되어 있다. 또한, 접속부(26b)는, 열 방향에 대해서 가장 가까운 다른 접속부(26b)와의 사이에 적어도 1개의 슬릿(27)을 끼우고 있다. 도11 에서는, 접속부(26b)는, 열 방향에 대해서 사이에 3개의 슬릿(27)을 끼우도록 하여 배치되어 있다. 또한, 행 방향으로 1화소분 떨어진 위치에 있는 2개의 접속부(26b)는, 열 방향으로 슬릿(27)의 배치 피치분만큼 어긋나 배치되어 있다. 이상으로부터, 각 화소(3)에는 4개의 접속부(26b)가 포함된 다. 각 화소(3)에 포함되는 접속부(26b)의 수는, 화소(3)에 포함되는 띠 형상부(26a)의 수를 p(=9), 화소(3)에 포함되는 서브 화소(4)의 수를 q(=2)라고 하면, (p-1)×(q+1)(=24)보다 적게 되어 있다.Here, the arrangement of the strip-shaped portion 26a and the connection portion 26b constituting the common electrode 26 will be described in detail. As described above, each pixel 3 is provided with nine band-shaped portions 26a extending in the row direction. Each of the pixels 3 is provided with two connection portions 26b in a boundary region with one of the pixels 3 adjacent to each other in the row direction and is connected to the other of the pixels 3 adjacent to each other in the row direction Two connection portions 26b are also arranged in the boundary region. When attention is paid to one slit 27 included in the pixel 3, the connection portion 26b is disposed only on one side of the boundary region which is most visible. At least one slit 27 is sandwiched between the connecting portion 26b and another connecting portion 26b closest to the column direction. In Fig. 11, the connecting portion 26b is arranged so as to sandwich three slits 27 in the column direction. In addition, the two connection portions 26b located at positions apart by one pixel in the row direction are arranged shifted by an arrangement pitch of the slits 27 in the column direction. Thus, each pixel 3 includes four connecting portions 26b. The number of the connection portions 26b included in each pixel 3 is set to be equal to the number of the band-shaped portions 26a included in the pixel 3 by p (= 9) (Q + 1) (= 24), when the number of the pixels is q (= 2).

이러한 배치에 의하면, 각 화소(3)에 포함되는 접속부(26b)의 수(단부(28)의 수)를 저감시킴으로써, 화소(3)에 있어서의 전계의 흐트러짐을 억제하여 표시 품위를 향상시킬 수 있다. 또한 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수가 같아진다. 따라서, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to this arrangement, by reducing the number of the connection portions 26b (the number of the end portions 28) included in each pixel 3, the disturbance of the electric field in the pixel 3 can be suppressed and the display quality can be improved have. In addition, the number of the end portions 28 included in each sub-pixel 4 corresponding to the same color becomes the same. Therefore, there is no difference in the state of disturbance of the alignment state of the liquid crystal 50 due to the end portion 28 between the sub-pixels 4 corresponding to the same color, so that the display quality due to unevenness, Can be prevented.

또한, 상기는 각 화소(3)가 2색의 서브 화소(4R, 4G)로 이루어지는 구성이지만, 이를 대신해, 예를 들면 도12 에 나타내는 바와 같이, 각 화소(3)가 3색의 서브 화소(4R, 4G, 4B)로 이루어지는 구성이어도 좋다. 이 경우는, 슬릿(27)의 단부(28)는, 서브 화소(4R)와 서브 화소(4B)의 일변에 2개소씩 존재하고, 서브 화소(4G)에는 존재하지 않게 된다. 즉, 서브 화소(4R, 4G, 4B)에 포함되는 슬릿(27)의 단부(28)의 수는, 각각 2, 0, 2이며, 이 특징은 모든 화소(3)에 있어서 공통이다. 따라서, 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수가 같아지게 된다.12, each pixel 3 is composed of three sub-pixels 4R, 4G, and three sub-pixels 4R, 4G, 4R, 4G, and 4B. In this case, the end portion 28 of the slit 27 exists at two positions on one side of the sub-pixel 4R and the sub-pixel 4B, and does not exist in the sub-pixel 4G. That is, the number of the end portions 28 of the slits 27 included in the sub-pixels 4R, 4G, and 4B is 2, 0, and 2, respectively. Therefore, the number of the end portions 28 included in each sub-pixel 4 corresponding to the same color becomes the same.

이 경우에도, 각 화소(3)에는 4개의 접속부(26b)가 포함된다. 각 화소(3)에 포함되는 접속부(26b)의 수는, 화소(3)에 포함되는 띠 형상부(26a)의 수를 p(=9), 화소(3)에 포함되는 서브 화소(4)의 수를 q(=3)라고 하면, (p-1)×(q+1)(=32)보다 적게 되어 있다.Also in this case, each pixel 3 includes four connection portions 26b. The number of the connection portions 26b included in each pixel 3 is set to be equal to the number of the band-shaped portions 26a included in the pixel 3 by p (= 9) (Q) is less than (p-1) x (q + 1) (= 32).

이러한 구성에 의하면, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to such a configuration, since there is no difference in the disturbing manner of the alignment state of the liquid crystal 50 caused by the end portion 28 between the sub pixels 4 corresponding to the same color, the unevenness, It is possible to prevent deterioration of the display quality caused by the display.

(제5 실시 형태)(Fifth Embodiment)

계속해서, 제5 실시 형태에 대해서 설명한다. 본 실시 형태는, 제4 실시 형태로부터, 공통 전극(26), 슬릿(27)의 배치 및 화소(3)의 구성에 변경을 가한 것이며, 그 외의 점은 제4 실시 형태와 공통이다.Next, a fifth embodiment will be described. This embodiment differs from the fourth embodiment in that the arrangement of the common electrode 26, the slit 27, and the configuration of the pixel 3 are modified, and the other points are common to the fourth embodiment.

도13 은, 본 실시 형태에 따른 액정 장치(1)의 화소 영역(5)의 일부를 추출하여 나타내는 평면도이다. 이 도에 있어서의 화소(3)는, 슬릿(27)의 길이 방향을 따라 늘어선 2색의 서브 화소(4)로 구성되어 있다. 보다 상세하게는, 화소(3)는, 적, 녹의 표시에 기여하는 서브 화소(4R, 4G)로 이루어진다.13 is a plan view showing a part of the pixel region 5 of the liquid crystal device 1 according to the present embodiment. The pixel 3 in this figure is composed of two color sub-pixels 4 arranged along the longitudinal direction of the slit 27. More specifically, the pixel 3 is composed of sub-pixels 4R and 4G contributing to the display of red and green.

본 실시 형태에서는 슬릿(27)의 길이 방향을 따라 늘어선 6개의 화소(3)의 집합을, 화소 블록(2)이라고 부른다. 공통 전극(26), 슬릿(27)의 패턴을 포함한, 화소 영역(5)의 레이아웃은, 화소 블록(2)을 반복의 최소 단위로 하여 구성되어 있다.In the present embodiment, a set of six pixels 3 arranged along the longitudinal direction of the slit 27 is referred to as a pixel block 2. The layout of the pixel region 5 including the pattern of the common electrode 26 and the slit 27 is configured with the pixel block 2 as the minimum unit of repetition.

각 서브 화소(4)에는, 공통 전극(26)의 띠 형상부(26a)가 9개 형성되어 있다. 따라서 각 서브 화소(4)에는, 띠 형상부(26a)에 끼워진 슬릿(27)이 8개 형성 되어 있다. 슬릿(27)의 단부(28)는, 인접하는 화소(3)의 경계에 맞춰서 배치되어 있다. 그리고, 각각의 서브 화소(4)에 있어서의 슬릿(27)의 단부(28)의 배치 위치는, 도13 의 상하 방향(슬릿(27)의 길이 방향에 수직인 방향)에 대해서 대칭이다.In each sub-pixel 4, nine band-shaped portions 26a of the common electrode 26 are formed. Therefore, each sub-pixel 4 is formed with eight slits 27 that are sandwiched between the strip-shaped portions 26a. The end portions 28 of the slits 27 are arranged in alignment with the boundaries of the adjacent pixels 3. The arrangement position of the end 28 of the slit 27 in each sub pixel 4 is symmetrical with respect to the vertical direction in Fig. 13 (the direction perpendicular to the longitudinal direction of the slit 27).

이와 같이, 단부(28)가 상하 대칭이 되도록 슬릿(27)을 배치하면, 액정(50)의 도메인이 서브 화소(4)의 위 또는 아래에 치우치는 일이 없이, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.If the slit 27 is arranged so that the end portion 28 is symmetrical in the vertical direction, the domain of the liquid crystal 50 is not shifted above or below the sub-pixel 4, It is possible to prevent deterioration of display quality.

또한, 도13 에 있어서 상하 방향으로 서로 이웃하는 슬릿(27)은, 단부(28)의 위치가 행 방향으로 1개의 화소(3)의 폭만큼 어긋나도록 배치되어 있다. 환언하면, 각각의 화소(3)에는, 당해 화소(3)에 형성되고 그리고 상하로 서로 이웃하는 2개의 슬릿(27)의 단부(28)가 적어도 포함되어 있고, 당해 단부(28)는, 당해 화소(3) 중 좌우의 변에 각각 위치하도록 되어 있다.13, the slits 27 adjacent to each other in the vertical direction are arranged so that the positions of the end portions 28 are shifted by the width of one pixel 3 in the row direction. In other words, each pixel 3 includes at least an end portion 28 of two slits 27 formed in the pixel 3 and vertically adjacent to each other, Are located on the left and right sides of the pixel 3, respectively.

이러한 구성에 의하면, 각 화소(3)에 포함되는 접속부(26b)의 수(단부(28)의 수)를 저감시킴으로써, 화소(3)에 있어서의 전계의 흐트러짐을 억제하여 표시 품위를 향상시킬 수 있다. 또한 인접하는 화소(3)의 사이에서, 액정(50)의 도메인의 발생 위치가 급격히 변화하는 일이 없어, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.According to such a configuration, by reducing the number of the connection portions 26b (the number of the end portions 28) included in each pixel 3, the disturbance of the electric field in the pixel 3 can be suppressed and the display quality can be improved have. Further, the occurrence position of the domain of the liquid crystal 50 does not change abruptly between adjacent pixels 3, and deterioration of display quality due to unevenness or roughness can be prevented.

또한, 각 서브 화소(4R, 4G)에는, 슬릿(27)의 단부(28)가 각각 2개씩 포함되어 있고, 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수가 같게 되어 있다. 따라서, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.Each of the sub pixels 4R and 4G includes two end portions 28 of the slit 27. The number of the end portions 28 included in each sub pixel 4 corresponding to the same color is the same . Therefore, there is no difference in the state of disturbance of the alignment state of the liquid crystal 50 due to the end portion 28 between the sub-pixels 4 corresponding to the same color, so that the display quality due to unevenness, Can be prevented.

또한, 상기는 각 화소(3)가 2색의 서브 화소(4R, 4G)로 이루어지는 구성이지만, 이를 대신해, 예를 들면 도14 에 나타내는 바와 같이, 각 화소(3)가 3색의 서브 화소(4R, 4G, 4B)로 이루어지는 구성으로 해도 좋다. 이 경우는, 슬릿(27)의 단부(28)는, 서브 화소(4R)와 서브 화소(4B)의 일변에 2개소씩 존재하고, 서브 화소(4G)에는 존재하지 않게 된다. 즉, 서브 화소(4R, 4G, 4B)에 포함되는 슬릿(27)의 단부(28)의 수는, 각각 2, 0, 2이며, 이 특징은 모든 화소(3)에 있어서 공통이다. 따라서, 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수가 같아진다. 이러한 구성에 의하면, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않는다. 또한, 각 화소(3)가 2색의 서브 화소(4R, 4G)로 이루어지는 경우와 마찬가지로, 슬릿(27)의 단부(28)는 상하 대칭으로 배치되고, 그리고 상하 방향으로 서로 이웃하는 슬릿(27)은, 단부(28)의 위치가 행 방향으로 1화소분씩 어긋나도록 배치되어 있다. 이들에 따라, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.14, each pixel 3 is composed of three sub-pixels 4R and 4G, as shown in Fig. 14, for example. In this case, 4R, 4G, and 4B. In this case, the end portion 28 of the slit 27 exists at two positions on one side of the sub-pixel 4R and the sub-pixel 4B, and does not exist in the sub-pixel 4G. That is, the number of the end portions 28 of the slits 27 included in the sub-pixels 4R, 4G, and 4B is 2, 0, and 2, respectively. Therefore, the number of the end portions 28 included in each sub-pixel 4 corresponding to the same color becomes the same. According to such a configuration, there is no difference in the disturbance scheme of the alignment state of the liquid crystal 50 due to the end portion 28 between the sub pixels 4 corresponding to the same color. The end portions 28 of the slits 27 are arranged in a vertically symmetrical manner and the slits 27 adjacent to each other in the vertical direction are arranged symmetrically in the same manner as in the case where each pixel 3 is composed of the two color sub-pixels 4R, 4G. Are arranged so that the positions of the end portions 28 are shifted by one pixel in the row direction. Accordingly, it is possible to prevent deterioration of display quality due to unevenness, roughness, or the like.

(제6 실시 형태)(Sixth Embodiment)

계속해서, 제6 실시 형태에 대해서 설명한다. 본 실시 형태는, 제1 실시 형태로부터, 공통 전극(26), 슬릿(27)의 배치 및 화소(3)의 구성에 변경을 가한 것이며, 그 외의 점은 제1 실시 형태와 공통이다.Next, the sixth embodiment will be described. This embodiment differs from the first embodiment in that the arrangement of the common electrode 26, the slit 27, and the configuration of the pixel 3 are modified, and the other points are common to the first embodiment.

도15(a) 내지 (d) 는, 본 실시 형태에 따른 액정 장치(1)의 화소 영역(5)의 일부를 추출하여 나타내는 평면도이다. 이 도에 있어서의 화소(3)는, 3색의 서브 화소(4R, 4G, 4B)로 구성되어 있다. 또한, 도15(a) 내지 (d) 에서는, 모두 공통 전극(26)의 슬릿(27)이 서브 화소(4)의 장변과 평행하게 형성되어 있다. 환언하면, 슬릿(27)은, 모두 매트릭스 형상으로 복수 배치된 서브 화소(4)의 세로의 배열 방향(장변측)에 평행하게 배치되어 있다.Figs. 15A to 15D are plan views showing a part of the pixel region 5 of the liquid crystal device 1 according to the present embodiment. The pixel 3 in this figure is composed of three color sub-pixels 4R, 4G, and 4B. 15 (a) to 15 (d), all the slits 27 of the common electrode 26 are formed parallel to the long side of the sub-pixel 4. In other words, the slits 27 are arranged in parallel to the vertical arrangement direction (long side) of the plurality of sub-pixels 4 arranged in a matrix.

도15(a) 에서는, 슬릿(27)은, 서브 화소(4)의 장변의 2배(즉 화소(3)의 종방향의 폭의 2배)로 대략 같은 길이를 갖고 있고, 도의 좌우 방향(슬릿(27)의 길이 방향에 수직인 방향)으로 서로 이웃하는 슬릿(27)의 단부(28)는, 화소(3)의 1개분의 폭만큼 어긋나도록 배치되어 있다. 이 결과, 서브 화소(4R, 4G, 4B)는, 모두 4개의 단부(28)를 포함하고 있다.15 (a), the slits 27 have substantially the same length twice as long as the long side of the sub-pixel 4 (that is, twice the width in the longitudinal direction of the pixel 3) The end portions 28 of the slits 27 adjacent to each other in the direction perpendicular to the longitudinal direction of the slit 27 are arranged so as to be shifted by one width of the pixel 3. [ As a result, all the sub-pixels 4R, 4G, and 4B include four end portions 28. [

도15(b) 에서는, 슬릿(27)은, 서브 화소(4)의 장변의 4배(즉 화소(3)의 종방향의 폭의 4배)로 대략 같은 길이를 갖고 있고, 도의 좌우 방향으로 서로 이웃하는 슬릿(27)의 단부(28)는, 화소(3)의 2개분의 폭만큼 어긋나도록 배치되어 있다. 이 결과, 서브 화소(4R, 4G, 4B)는, 모두 2개의 단부(28)를 포함하고 있다.15 (b), the slits 27 have substantially the same length four times the long side of the sub-pixel 4 (that is, four times the width of the pixel 3 in the longitudinal direction) The end portions 28 of the adjacent slits 27 are arranged so as to be shifted by the width of two pixels of the pixel 3. [ As a result, the sub pixels 4R, 4G, and 4B all include two end portions 28. [

도15(c) 에서는, 슬릿(27)은, 서브 화소(4)의 장변(즉 화소(3)의 종방향의 폭)과 대략 같은 길이를 갖고 있다. 또한, 공통 전극(26)의 접속부(26b)는, 화소(3)의 상하의 변에 있어서 연속적으로 배치되어 있다.15 (c), the slit 27 has a length substantially equal to the long side of the sub-pixel 4 (that is, the width in the longitudinal direction of the pixel 3). The connection portions 26b of the common electrode 26 are continuously arranged on the upper and lower sides of the pixel 3. [

도15(d) 에서는, 슬릿(27)은, 화소 영역(5)의 내부에 있어서 연속하고 있고, 화소 영역(5) 내에 단부(28)를 갖지 않는다. 즉, 도7 에 있어서 공통 전극(26)만을 90도 회전시킨 구성에 상당한다.15 (d), the slit 27 is continuous inside the pixel region 5 and does not have the end portion 28 in the pixel region 5. [ That is, this corresponds to a configuration in which only the common electrode 26 is rotated 90 degrees in Fig.

이상과 같은 도15(a) 내지 (d) 의 구성에 의하면, 동일한 색에 대응하는 각 서브 화소(4)의 사이에서 단부(28)에 기인하는 액정(50)의 배향 상태의 흐트러짐 방식에 차이가 생기지 않기 때문에, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.15 (a) to 15 (d), the difference in the state of disorder of the alignment state of the liquid crystal 50 due to the end portion 28 between the sub pixels 4 corresponding to the same color It is possible to prevent deterioration of the display quality due to unevenness, roughness, or the like.

(전자 기기)(Electronics)

전술한 액정 장치(1)는, 예를 들면, 도17 에 나타내는 바와 같은 전자 기기로서의 휴대 전화기(100)에 탑재하여 이용할 수 있다. 휴대 전화기(100)는, 표시부(110) 및 조작 버튼(120)을 갖고 있다. 표시부(110)는, 내부에 조입(incorporate)된 액정 장치(1)에 의해, 조작 버튼(120)으로 입력한 내용이나 착신 정보를 비롯한 여러 가지 정보에 대해서, 고르지 못함이나 거칠거리는 느낌 등이 없는, 고품위인 표시를 행할 수 있다.The above-described liquid crystal device 1 can be used, for example, by being mounted on a cellular phone 100 as an electronic device as shown in Fig. The portable telephone 100 has a display unit 110 and an operation button 120. [ The liquid crystal device 1 incorporated in the display unit 110 displays various information such as the contents input by the operation button 120 and the incoming information without any unevenness or roughness , High-quality display can be performed.

또한, 액정 장치(1)는, 상기 휴대 전화기(100) 외에, 모바일 컴퓨터, 디지털 카메라, 디지털 비디오 카메라, 차량 탑재 기기, 오디오 기기 등의 각종 전자 기기에 이용할 수 있다.The liquid crystal device 1 can be used for various electronic devices such as a mobile computer, a digital camera, a digital video camera, a vehicle-mounted device, and an audio device in addition to the mobile phone 100 described above.

상기 실시 형태에 대해서는, 여러 가지 변형을 가할 수 있다. 변형예로서는, 예를 들면 이하와 같은 것을 생각할 수 있다.Various modifications can be made to the above embodiment. As a modified example, for example, the following can be considered.

(변형예 1)(Modified Example 1)

상기 제3∼제5의 실시 형태는, 각 서브 화소(4)에 8개의 슬릿(27)을 갖는 구성이지만, 이것에 한정하는 취지는 아니다. 슬릿(27)의 개수는, 각 화소 블록(2)에 포함되는 화소(3)의 수(m)와, 각 서브 화소(4)에 포함되는 슬릿(27)의 단부(28) 의 최대수(n)와의 곱, 즉 m×n개이면 좋다. 이러한 구성으로 하면, 상기 실시 형태와 마찬가지로, 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수가 같아지게 되는 배치를 실현할 수 있다.The third to fifth embodiments are configured to have eight slits 27 in each sub-pixel 4, but this is not a limitation. The number of the slits 27 is set such that the number m of the pixels 3 included in each pixel block 2 and the maximum number of the end portions 28 of the slits 27 included in each sub- n), that is, m x n. With this configuration, it is possible to realize an arrangement in which the number of the end portions 28 included in each sub-pixel 4 corresponding to the same color becomes the same as in the above-described embodiment.

(변형예 2)(Modified example 2)

서브 화소(4)는 직사각형이 아니어도 좋다. 서브 화소(4)의 형상으로서는, 예를 들면, 직사각형을 기본형으로 하여, 이 중 대향하는 2변 중 1개를 비평행으로 한 사다리꼴 형상의 것, 또는 어느 한 변을 곡선으로 한 것, 또는 직사각형의 네 모퉁이 중 1개소를 절결한 형상의 것, 평행사변형 등이어도 좋다.The sub-pixel 4 may not be a rectangle. The shape of the sub-pixel 4 may be, for example, a rectangle having a basic shape, a trapezoidal shape in which one of the two opposing sides is a non-parallel shape, a shape in which one side is a curved line, A shape in which one of the four corners of the circle is cut away, a parallelogram, or the like.

(변형예 3)(Modification 3)

슬릿(27)은, 반드시 서브 화소(4)의 변과 평행하지 않아도 좋다. 이와 같이 슬릿(27)을 서브 화소(4)의 각 변의 방향에 대하여 기울여서 형성하면, 예를 들면 러빙 방향이 서브 화소(4) 중 어느 한 변에 평행한 경우에는, 구동 전압이 인가됐을 때에, 액정 분자(50a)의 회전 방향을 일치시키는 것이 가능해진다. 또한, 이때의 슬릿(27)은, 서브 화소(4)의 대향하는 2변의 사이를 비스듬하게 연결하기 때문에, 그 길이는, 서브 화소(4)의 1변의 길이보다 약간 길어진다.The slit 27 does not necessarily have to be parallel to the sides of the sub-pixel 4. When the slit 27 is formed by inclining the slit 27 with respect to the direction of each side of the sub pixel 4, for example, when the rubbing direction is parallel to either one of the sub pixels 4, when the driving voltage is applied, It is possible to align the rotation directions of the liquid crystal molecules 50a. Since the slit 27 at this time connects the two opposing sides of the sub-pixel 4 in an oblique direction, the length thereof is slightly longer than the length of one side of the sub-pixel 4.

(변형예 4)(Variation 4)

상기 실시 형태에서는, 전계 구동형 장치의 일 예로서 액정 장치(1)에 대해서 설명했지만, 이것에 한정하는 취지는 아니다. 전계 구동형 장치는, 화소 전극(16)과 공통 전극(26)과의 사이의 전위차(구동 전압)에 기인하여 생기는 전계에 의해 물질을 구동하는 구성이면 좋고, 액정 장치에 한정되지 않는다.In the above embodiment, the liquid crystal device 1 has been described as an example of the electric field driving device, but the invention is not limited thereto. The electric field drive device may be configured to drive a substance by an electric field caused by a potential difference (drive voltage) between the pixel electrode 16 and the common electrode 26, and is not limited to the liquid crystal device.

(변형예 5)(Modified Example 5)

공통 전극(26)을 구성하는 띠 형상부(26a), 또는 슬릿(27)은, 화소(3) 내 또는 서브 화소(4) 내에 있어서 서로 비평행이 되는 부분을 포함하고 있어도 좋다. 도16 은, 본 변형예에 따른 액정 장치(1)의 화소 영역(5)의 일부를 추출하여 나타내는 평면도이다. 각 화소(3) 내 또는 서브 화소(4) 내에 있어서, 슬릿(27a)과 슬릿(27b)은 서로 비평행으로 되어 있다. 이러한 구성에 의해서도, 동일한 색에 대응하는 각 서브 화소(4)에 포함되는 단부(28)의 수를 같게 함으로써, 상기 실시 형태와 마찬가지로, 고르지 못함이나 거칠거리는 느낌 등에 의한 표시 품위의 저하를 방지할 수 있다.The strip-shaped portion 26a or the slit 27 constituting the common electrode 26 may include a portion which is not parallel to each other in the pixel 3 or in the sub-pixel 4. [ Fig. 16 is a plan view showing a part of the pixel region 5 of the liquid crystal device 1 according to the present modification. The slit 27a and the slit 27b are in a nonparallel state in each pixel 3 or in the subpixel 4. [ Even with this configuration, by making the number of the end portions 28 included in each sub-pixel 4 corresponding to the same color the same, it is possible to prevent degradation of display quality due to unevenness or roughness .

또한, 도16 에서는, 슬릿(27a)끼리 또는 슬릿(27b)끼리는 평행이지만, 이들을 서로 비평행으로 할 수도 있고, 나아가서는 동일 화소(3) 내 또는 동일 서브 화소(4) 내의 슬릿(27)을 모두 서로 비평행으로 해도 좋다.16, the slits 27a or the slits 27b are parallel to each other, but they may not be parallel to each other. Furthermore, the slits 27 in the same pixel 3 or in the same sub- All of which may be non-parallel to each other.

도1 은 전계 구동형 장치로서의 액정 장치의 모식도이며, (a) 는 사시도, (b) 는 (a) 중의 A-A선에 있어서의 단면도이다.Fig. 1 is a schematic view of a liquid crystal device as an electric field-driven device, wherein (a) is a perspective view and (b) is a cross-sectional view taken along line A-A in Fig.

도2는 화소 영역의 확대 평면도이다.2 is an enlarged plan view of the pixel region.

도3 은 화소 영역을 구성하는 복수의 서브 화소에 있어서의 각종 소자, 배선 등의 등가회로도이다.3 is an equivalent circuit diagram of various elements, wirings, and the like in a plurality of sub-pixels constituting a pixel region.

도4 는 소자 기판 중, 1개의 서브 화소에 대응하는 부분을 추출하여 나타내는 평면도이다.Fig. 4 is a plan view showing portions of an element substrate corresponding to one sub-pixel. Fig.

도5 는 도4 중의 B-B선의 위치에 있어서의 단면도이다.5 is a cross-sectional view taken along the line B-B in Fig.

도6 은 공통 전극과 화소 전극과의 사이에 구동 전압을 인가한 경우에 생기는 전계의 모습을 나타내는 모식도(schematic view)이다.6 is a schematic view showing a state of an electric field generated when a driving voltage is applied between a common electrode and a pixel electrode.

도7 은 화소 영역의 전체에 있어서의 공통 전극의 형상을 나타내는 평면도이다.7 is a plan view showing the shape of the common electrode in the entire pixel region.

도8 은 제2 실시 형태에 따른 액정 장치의 화소 영역 중, 인접하는 2개의 화소에 대응하는 부분을 추출하여 나타내는 평면도이다.Fig. 8 is a plan view showing a portion corresponding to two adjacent pixels among the pixel regions of the liquid crystal device according to the second embodiment. Fig.

도9 는 제3 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.9 is a plan view showing a part of the pixel region of the liquid crystal device according to the third embodiment.

도10 은 제3 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.10 is a plan view showing a part of the pixel region of the liquid crystal device according to the third embodiment.

도11 은 제4 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나 타내는 평면도이다.11 is a plan view showing a part of the pixel region of the liquid crystal device according to the fourth embodiment.

도12 는 제4 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.12 is a plan view showing a part of the pixel region of the liquid crystal device according to the fourth embodiment.

도13 은 제5 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.13 is a plan view showing a part of the pixel region of the liquid crystal device according to the fifth embodiment.

도14 는 제5 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.Fig. 14 is a plan view showing a part of the pixel region of the liquid crystal device according to the fifth embodiment. Fig.

도15 의 (a) 내지 (b) 는, 제6 실시 형태에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.Figs. 15A and 15B are plan views showing a part of the pixel region of the liquid crystal device according to the sixth embodiment. Fig.

도16 은 변형예 5에 따른 액정 장치의 화소 영역의 일부를 추출하여 나타내는 평면도이다.16 is a plan view showing a part of the pixel region of the liquid crystal device according to the fifth modification.

도17 은 전자 기기로서의 휴대 전화기의 사시도이다.17 is a perspective view of a cellular phone as an electronic device.

(부호의 설명)(Explanation of Symbols)

1 : 전계 구동형 장치로서의 액정 장치1: Liquid crystal device as an electric field driving device

2 : 화소 블록2: pixel block

3 : 화소3: pixel

4, 4R, 4G, 4B, 4C : 서브 화소(sub-pixel)4, 4R, 4G, 4B, and 4C: a sub-pixel,

5 : 화소 영역5: pixel area

6 : 더미(dummy) 화소6: dummy pixel

10, 20 : 기판으로서의 유리 기판10, 20: glass substrate as a substrate

10a : 소자 기판10a: element substrate

12 : 게이트 전극선12: gate electrode line

14 : 신호선14: Signal line

15 : 중계 전극15: relay electrode

16 : 화소 전극16:

18 : 배향막18:

20a : 대향 기판20a: opposing substrate

26 : 공통 전극26: common electrode

26a : 띠 형상부26a:

26b : 접속부26b: Connection

27 : 슬릿27: Slit

28 : 단부(端部)28:

30 : TFT30: TFT

31 : 반도체층31: semiconductor layer

45 : 절연층으로서의 층간 절연막45: an interlayer insulating film as an insulating layer

50 : 액정50: liquid crystal

50a : 액정 분자50a: liquid crystal molecule

100 : 전자 기기로서의 휴대 전화기100: a cellular phone as an electronic device

Claims (15)

제1 색에 대응하는 제1 서브 화소와 제2 색에 대응하는 제2 서브 화소를 포함하는 화소가, 화소 영역에 있어서 매트릭스 형상으로 배치된 전계 구동형 장치로서,There is provided an electric field driven device in which pixels including a first sub-pixel corresponding to a first color and a second sub-pixel corresponding to a second color are arranged in a matrix form in a pixel region, 기판의 주면(主面) 상에 형성된 화소 전극과,A pixel electrode formed on a main surface of a substrate, 적어도 일부가 상기 기판의 주면의 수직 방향으로부터 본 평면에서 보아 상기 화소 전극에 겹쳐지도록 형성된 공통 전극을 구비하며,And a common electrode formed so that at least a part of the common electrode overlaps the pixel electrode in a plane viewed from the vertical direction of the main surface of the substrate, 상기 공통 전극은, 적어도 일부가 상기 평면에서 보아 상기 화소 전극과 겹쳐지는 복수의 슬릿을 갖고,Wherein the common electrode has a plurality of slits at least a part of which overlaps with the pixel electrode in the plane, 상기 복수의 슬릿의 각각의 적어도 일부는, 상기 제1 서브 화소 및 상기 제2 서브 화소에 대하여 연속적으로 형성되어 있고,At least a part of each of the plurality of slits is formed continuously with respect to the first sub-pixel and the second sub-pixel, 각각이 상기 복수의 슬릿의 긴쪽 방향에 따라서 늘어선 m개(m은 2 이상의 자연수)의 상기 화소를 포함하고, 반복되는 최소 단위로서 구성된 화소 블록에 있어서,(M is a natural number equal to or greater than 2) arranged along the longitudinal direction of the plurality of slits, and is configured as a repeated minimum unit, 상기 제1 서브 화소에 대응하여 형성된 상기 복수의 슬릿의 슬릿 단부의 수는 n(n은 2 이상의 자연수)이며,The number of slit end portions of the plurality of slits formed corresponding to the first sub-pixel is n (n is a natural number of 2 or more) 상기 n개의 슬릿 단부의 배치 위치는, 상기 복수의 슬릿의 긴쪽 방향에 수직인 방향에 대해서 대칭인 것을 특징으로 하는 전계 구동형 장치.And the arrangement positions of the n slit ends are symmetrical with respect to a direction perpendicular to the longitudinal direction of the plurality of slits. 제1항에 있어서,The method according to claim 1, 상기 공통 전극은, 상기 제1 서브 화소에 있어서 a×b1개의 상기 복수의 슬릿을 갖고, 상기 제2 서브 화소에 있어서 a×b2개의 상기 복수의 슬릿을 갖고,The common electrode has a × b 1 slits in the first sub-pixel, a × b 2 slits in the second sub-pixel, 상기 복수의 슬릿은, 상기 화소 블록의 폭과 같은 길이를 가짐과 함께, 상기 슬릿 단부는, 인접하는 상기 화소의 경계에 맞춰서 배치되어 있는 것을 특징으로 하는 전계 구동형 장치. 단, a는 2 이상의 자연수이며, b1은 상기 제1 서브 화소에 포함되는 상기 슬릿 단부의 최대수이고, b2는 상기 제2 서브 화소에 포함되는 상기 슬릿 단부의 최대수이다.Wherein the plurality of slits have a length equal to the width of the pixel block and the slit ends are disposed in alignment with a boundary of adjacent pixels. Here, a is a natural number of 2 or more, b 1 is the maximum number of the slit ends included in the first sub-pixel, and b 2 is the maximum number of the slit ends included in the second sub-pixel. 삭제delete 제2항에 있어서,3. The method of claim 2, 각각의 상기 화소 블록에는, 당해 화소 블록에 형성된 서로 이웃하는 2개의 상기 슬릿 단부가 적어도 포함되고, 당해 슬릿 단부는, 당해 화소 블록 중 서로 대향하는 변(side)에 각각 위치하는 것을 특징으로 하는 전계 구동형 장치.Wherein each of the pixel blocks includes at least two adjacent slit ends formed in the pixel block and the slit end portions are respectively located at sides opposite to each other in the pixel block, Driven device. 제2항에 있어서,3. The method of claim 2, 상기 복수의 슬릿의 적어도 일부는, 상기 제1 서브 화소 또는 상기 제2 서브 화소의 4개분의 폭 이상의 길이를 갖는 것을 특징으로 하는 전계 구동형 장치.And at least a part of the plurality of slits has a length equal to or longer than the width of four of the first sub-pixel or the second sub-pixel. 제5항에 있어서,6. The method of claim 5, 상기 화소는, 서로 다른 색에 대응하는, 상기 복수의 슬릿의 긴쪽 방향에 따라서 늘어선 적어도 4개의 서브 화소로 구성되는 것을 특징으로 하는 전계 구동형 장치.Wherein the pixel is constituted by at least four sub-pixels aligned in the longitudinal direction of the plurality of slits corresponding to different colors. 삭제delete 삭제delete 삭제delete 제1항에 있어서,The method according to claim 1, 상기 화소 전극과 상기 공통 전극과의 사이의 전위차에 기인하여 생긴 전계에 의해 구동되는 물질을 추가로 구비하고,Further comprising a material driven by an electric field caused by a potential difference between the pixel electrode and the common electrode, 상기 물질은 액정이며, 전압 무(無)인가 시의 상기 액정의 배향 방향과, 상기 복수의 슬릿의 긴쪽 방향이 이루는 각이 1도 이상 10도 이하인 것을 특징으로 하는 전계 구동형 장치.Wherein the material is a liquid crystal and an angle formed by the alignment direction of the liquid crystal when the voltage is zero and the longitudinal direction of the plurality of slits is 1 degree or more and 10 degrees or less. 제1항에 있어서,The method according to claim 1, 상기 공통 전극은, 상기 화소 영역의 외부에 있어서, 공통 전위를 공급하는 배선에 전기적으로 접속되어 있는 것을 특징으로 하는 전계 구동형 장치.Wherein the common electrode is electrically connected to a wiring for supplying a common electric potential outside the pixel region. 제1항에 있어서,The method according to claim 1, 상기 화소 영역 내에 있어서 상기 복수의 슬릿의 긴쪽 방향과 평행하게 배치된 주사선을 추가로 갖는 것을 특징으로 하는 전계 구동형 장치.Further comprising a scanning line disposed in parallel with the longitudinal direction of the plurality of slits in the pixel region. 서로 다른 색에 대응하는 2 이상의 서브 화소로 구성되는 화소가, 화소 영역에 있어서 매트릭스 형상으로 복수 배치된 전계 구동형 장치로서,2. An electric field driven device in which pixels composed of two or more sub-pixels corresponding to different colors are arranged in a matrix in a pixel region, 상기 서브 화소마다 형성된 화소 전극과,A pixel electrode formed for each sub-pixel, 상기 화소 전극 상에, 적어도 일부가 평면에서 볼 때 상기 화소 전극에 겹치도록 형성된 공통 전극과,A common electrode formed on the pixel electrode so as to overlap at least a part of the pixel electrode in a plan view, 상기 화소 전극과 상기 공통 전극과의 사이에 형성된 절연층과,An insulating layer formed between the pixel electrode and the common electrode, 상기 화소 전극과 상기 공통 전극과의 사이의 전위차에 기인하여 생긴 전계에 의해 구동되는 물질을 구비하고,And a material driven by an electric field caused by a potential difference between the pixel electrode and the common electrode, 상기 공통 전극은, 띠 형상부와, 서로 이웃하는 상기 띠 형상부를 접속하는 접속부와, 상기 띠 형상부 및 상기 접속부에 둘러싸임과 함께, 평면에서 볼 때 적어도 2 이상의 상기 화소에 걸쳐 형성된 슬릿을 갖고, 상기 슬릿은, 상기 슬릿의 연재 방향과 교차하는 방향에 있어서 서로 이웃하는 다른 슬릿에 대하여, 상기 슬릿의 연재 방향에 상기 화소의 폭만큼 어긋나도록 형성되어 있고,Wherein the common electrode includes a connection portion connecting the strip-shaped portion and the adjacent strip-shaped portion, and a slit surrounded by the strip-shaped portion and the connection portion and formed over at least two or more of the pixels in a plan view , The slit is formed so as to be shifted by a width of the pixel in the extending direction of the slit with respect to another slit adjacent to the slit in a direction intersecting the extending direction of the slit, 동일한 상기 색에 대응하는 각각의 상기 서브 화소에는, 상기 접속부가 동일수 포함되어 있고,Each of the sub-pixels corresponding to the same color includes the same number of connection portions, 각각의 상기 화소에 포함되는 상기 접속부의 수는, 상기 화소에 포함되는 상기 띠 형상부의 수를 p, 상기 화소에 포함되는 상기 서브 화소의 수를 q라고 하면, (p-1)×(q+1)보다 적은 것을 특징으로 하는 전계 구동형 장치.(P-1) x (q + q), where p is the number of the band-shaped portions included in the pixel and q is the number of the sub-pixels included in the pixel, 1). ≪ / RTI > 제1항, 제2항, 제4항 내지 제6항 및 제10항 내지 제13항 중 어느 한 항에 기재된 전계 구동형 장치를 표시부에 구비하는 것을 특징으로 하는 전자 기기.An electronic apparatus comprising the display unit according to any one of claims 1, 2, 4, 6, and 10 to 13. 삭제delete
KR1020080019954A 2007-03-13 2008-03-04 Electric field driving device and electronic apparatus KR101451752B1 (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP-P-2007-00062970 2007-03-13
JP2007062970 2007-03-13
JP2007298917A JP5167780B2 (en) 2007-03-13 2007-11-19 Electric field driving apparatus and electronic apparatus
JPJP-P-2007-00298917 2007-11-19

Publications (2)

Publication Number Publication Date
KR20080084609A KR20080084609A (en) 2008-09-19
KR101451752B1 true KR101451752B1 (en) 2014-10-16

Family

ID=39980768

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080019954A KR101451752B1 (en) 2007-03-13 2008-03-04 Electric field driving device and electronic apparatus

Country Status (5)

Country Link
JP (2) JP5167780B2 (en)
KR (1) KR101451752B1 (en)
CN (1) CN101266369B (en)
DE (1) DE602008000520D1 (en)
TW (1) TWI442129B (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011017891A (en) * 2009-07-09 2011-01-27 Seiko Epson Corp Liquid crystal device and electronic device
KR101101036B1 (en) * 2009-09-14 2011-12-29 삼성모바일디스플레이주식회사 liquid crystal display device
CN102566157B (en) 2010-12-16 2014-10-08 京东方科技集团股份有限公司 Array substrate and liquid crystal display
KR20130114998A (en) * 2012-04-10 2013-10-21 삼성디스플레이 주식회사 Liquid crystal display device and method for manufacturing the same
JP2014209212A (en) * 2013-03-29 2014-11-06 株式会社ジャパンディスプレイ Liquid crystal display device and electronic equipment
JP6801969B2 (en) * 2015-03-03 2020-12-16 株式会社半導体エネルギー研究所 Semiconductor devices, display devices, and electronic devices
CN113140191A (en) * 2021-04-16 2021-07-20 武汉华星光电技术有限公司 Display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060027623A (en) * 2004-09-23 2006-03-28 비오이 하이디스 테크놀로지 주식회사 Fringe field switching mode lcd
JP2007034151A (en) * 2005-07-29 2007-02-08 Hitachi Displays Ltd Liquid crystal display apparatus
KR20070078389A (en) * 2006-01-26 2007-07-31 엡슨 이미징 디바이스 가부시키가이샤 Liquid crystal apparatus and electronic device
KR20070085148A (en) * 2006-02-22 2007-08-27 엡슨 이미징 디바이스 가부시키가이샤 Liquid crystal display device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100311214B1 (en) * 1999-06-29 2001-11-02 박종섭 LCD having high aperture ratio and high transmittance
TW460731B (en) * 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
KR100671509B1 (en) * 2000-06-01 2007-01-19 비오이 하이디스 테크놀로지 주식회사 Fringe field switching mode lcd device
TWI281582B (en) * 2001-01-20 2007-05-21 Ind Tech Res Inst Silicon wafer liquid crystal display and its fabrication method
JP3949897B2 (en) * 2001-01-29 2007-07-25 株式会社日立製作所 Liquid crystal display
KR100648223B1 (en) * 2005-05-11 2006-11-24 비오이 하이디스 테크놀로지 주식회사 Transflective fringe field switching mode liquid crystal display
JP4952246B2 (en) * 2006-12-29 2012-06-13 ソニー株式会社 Liquid crystal display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060027623A (en) * 2004-09-23 2006-03-28 비오이 하이디스 테크놀로지 주식회사 Fringe field switching mode lcd
JP2007034151A (en) * 2005-07-29 2007-02-08 Hitachi Displays Ltd Liquid crystal display apparatus
KR20070078389A (en) * 2006-01-26 2007-07-31 엡슨 이미징 디바이스 가부시키가이샤 Liquid crystal apparatus and electronic device
KR20070085148A (en) * 2006-02-22 2007-08-27 엡슨 이미징 디바이스 가부시키가이샤 Liquid crystal display device

Also Published As

Publication number Publication date
CN101266369A (en) 2008-09-17
JP2008257177A (en) 2008-10-23
JP5522243B2 (en) 2014-06-18
KR20080084609A (en) 2008-09-19
JP5167780B2 (en) 2013-03-21
DE602008000520D1 (en) 2010-03-04
JP2013065048A (en) 2013-04-11
CN101266369B (en) 2013-11-06
TW200844555A (en) 2008-11-16
TWI442129B (en) 2014-06-21

Similar Documents

Publication Publication Date Title
KR101464181B1 (en) Electric field driving device, liquid crystal device and electronic apparatus
JP4508870B2 (en) Liquid crystal display
EP1970752B1 (en) Electric field driving device
KR100440843B1 (en) Color liquid crystal display device
US8704990B2 (en) Electro-optical display apparatus
JP5522243B2 (en) Electric field driving apparatus and electronic apparatus
JP2001194671A (en) Liquid crystal display device
JP2007226175A (en) Liquid crystal device and electronic equipment
KR101526262B1 (en) Liquid crystal display device and electronic apparatus
KR101286497B1 (en) Viewing angle image controllable liquid crystal display
KR100962892B1 (en) Liquid crystal device
JP2009145366A (en) Field driven type device and electronic apparatus
JP5247477B2 (en) Liquid crystal display
KR100626576B1 (en) Electro-optical device, electronic apparatus, and projection display apparatus
JP2007226200A (en) Liquid crystal device, and electronic device
JP5075427B2 (en) Liquid crystal display
JP2006154120A (en) Electrooptical device, and electronic appliance
JP5534655B2 (en) ELECTRO-OPTICAL DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC DEVICE
JP3282542B2 (en) Active matrix type liquid crystal display
JP2007226199A (en) Liquid crystal device, and electronic equipment
KR20070071289A (en) Liquid crystal display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170920

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180928

Year of fee payment: 5