JPS6243290A - Y-c separating circuit - Google Patents

Y-c separating circuit

Info

Publication number
JPS6243290A
JPS6243290A JP18189785A JP18189785A JPS6243290A JP S6243290 A JPS6243290 A JP S6243290A JP 18189785 A JP18189785 A JP 18189785A JP 18189785 A JP18189785 A JP 18189785A JP S6243290 A JPS6243290 A JP S6243290A
Authority
JP
Japan
Prior art keywords
signal
delay line
circuit
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP18189785A
Other languages
Japanese (ja)
Other versions
JPH067685B2 (en
Inventor
Toshinori Murata
村田 敏則
Toshiyuki Kurita
俊之 栗田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP18189785A priority Critical patent/JPH067685B2/en
Publication of JPS6243290A publication Critical patent/JPS6243290A/en
Publication of JPH067685B2 publication Critical patent/JPH067685B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To suppress greatly the disturbance of dots or cross colors by providing a contour deciding means and using the signals of plural lines having intensive relative correlation in one of both areas existing centering on the contour to perform Y-C separation. CONSTITUTION:The input (a) of a 1H-delay line 2a and the output (c) of a 1H-delay line 2b are led to a subtraction/absolute value converting circuit 13a for calculation of the difference absolute value ¦a-c¦ between both inputs. This difference absolute value is sent to a minimum value selecting circuit 14. In the same way, the difference absolute values ¦b-d¦ and ¦c-e¦ are calculated and sent to the circuit 14. The circuit 14 compares these three input values with each other to decide the minimum value and sends this output of decision to a switch 15. The output selected by the switch 15 passes through a band pass filter 8 and emerges at an output terminal 10 as a signal C. While the signal C is subtracted from the signal (c) fetched from the input side of a 1H- delay line 2c by a subtractor 9. Thus a signal Y is obtained and delivered to a terminal 11.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、カラーテレビジョン受信機におけるY−C分
離回路(入力された複合映像信号から輝度信号つまりY
信号と色信号つまりC信号とを分離して出力する回路)
に関するものであり、更に詳しくは、表示画像の絵柄の
輪郭部分における正確なY−C分離を可能にして表示画
像の解像度を向上させることのできる、かかるY−C分
離回路に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention is directed to a Y-C separation circuit in a color television receiver (which separates a luminance signal from an input composite video signal).
(a circuit that separates and outputs the signal and the color signal, that is, the C signal)
More specifically, it relates to such a Y-C separation circuit that can improve the resolution of a display image by enabling accurate Y-C separation in the outline portion of a picture in a display image.

(発明の背景〕 従来、NTSCカラーテレビ信号においては、帯域圧縮
を図るため、搬送色信号(C)が周波数インタリーピン
グの原理で輝度信号(Y)の高域部分におけるスペクト
ル間の隙き間に内挿多重化されている。このため、受信
機では受信したカラーテレビ信号におけるY−C分離が
必要であり、その方法として、低域通過フィルタと帯域
通過フィルタによるY−C分離方式や、1H遅延線(但
しHは1水平走査期間を示す)を用いたくし形フィルタ
による方式がある(例えば昭和59年電子通信学会全国
大会講演論文寛1367高品質カラーTV画像のための
くし形フィルタに関する考察参照)。
(Background of the Invention) Conventionally, in an NTSC color television signal, in order to compress the band, the carrier color signal (C) is inserted into the gap between the spectra in the high frequency part of the luminance signal (Y) using the principle of frequency interleaving. Interpolation multiplexing is performed.For this reason, it is necessary for the receiver to perform Y-C separation on the received color television signal, and methods for doing so include a Y-C separation method using a low-pass filter and a band-pass filter, and a 1H There is a method using a comb filter using a delay line (where H indicates one horizontal scanning period) (for example, see 1981 IEICE National Conference Lecture Paper Kan 1367 Discussion on a comb filter for high quality color TV images). ).

前者の方式による場合は、Yの高域成分が欠落するので
、解像度が劣化し、性能的には好ましくない。
In the case of the former method, the high frequency component of Y is lost, so the resolution deteriorates and it is unfavorable in terms of performance.

第5図は後者による方式すなわち、くし形フィルタを用
いた従来のY−C分離回路を示すブロック図である。
FIG. 5 is a block diagram showing the latter method, that is, a conventional Y-C separation circuit using a comb filter.

同図において、1はコンポジットビデオ信号(複合映像
信号)入力端子、2と3はそれぞれLH遅延線、4〜6
はそれぞれ乗算器(重み付け回路)、7は加算器、8は
帯域通過フィルタ(BPF)、9は減算器、10はC信
号出力端子、11はY信号出力端子である。
In the figure, 1 is a composite video signal (composite video signal) input terminal, 2 and 3 are LH delay lines, and 4 to 6 are LH delay lines.
are multipliers (weighting circuits), 7 is an adder, 8 is a band pass filter (BPF), 9 is a subtracter, 10 is a C signal output terminal, and 11 is a Y signal output terminal.

このくし形フィルタによるY−C分離回路は、基本的に
は表示画像は垂直方向において相関があり、しかも、N
TSC方弐においては搬送色信号はライン(水平走査線
)毎にその位相が反転しているので、このことを利用し
て、Y−C分離を行うものである。
In this Y-C separation circuit using a comb filter, the displayed images are basically correlated in the vertical direction, and N
In the TSC system, the phase of the carrier color signal is inverted for each line (horizontal scanning line), and this fact is utilized to perform Y-C separation.

第5A図は、第5図の回路の各部信号波形を示す波形図
である。
FIG. 5A is a waveform diagram showing signal waveforms at various parts of the circuit of FIG.

第5図、第5A図を参照して回路動作を説明する。端子
1から入力した複合映像信号の成る(l+1)ライン目
の信号が1H遅延線3の出力側にあるとき、lライン目
の信号は1H遅延線2の出力側(1H遅延線3の入力側
)にあり、(J−1)ライン目の信号は1H遅延線2の
入力側にある。
The circuit operation will be explained with reference to FIG. 5 and FIG. 5A. When the (l+1)th line signal of the composite video signal input from terminal 1 is on the output side of 1H delay line 3, the lth line signal is on the output side of 1H delay line 2 (input side of 1H delay line 3). ), and the signal on the (J-1)th line is on the input side of the 1H delay line 2.

第5A図の(A)に、各ラインの信号波形(輝度信号に
周波数多重された搬送色信号、換言すれば映像信号その
ものの波形であるが、色信号部分を分り易いように強調
して図示した波形)が示されているが、1ライン毎に搬
送色信号の位相が反転しているのが認められるであろう
Figure 5A (A) shows the signal waveform of each line (the carrier color signal frequency-multiplexed with the luminance signal, in other words, the waveform of the video signal itself, but the color signal portion is emphasized for easy understanding). It will be seen that the phase of the carrier color signal is reversed line by line.

次に第5A図の(B)は、各ラインの信号を、乗算器4
〜6によってそれぞれ一1/4. l/2.−l/4倍
にそれぞれ荷重して得られた波形を示している(なお荷
重する際の負記号は位相反転を意味するものと解してよ
い)。
Next, in (B) of FIG. 5A, the signal of each line is input to the multiplier 4.
1/4 respectively by ~6. l/2. The waveforms obtained by applying a load of -1/4 times are shown (the negative sign when applying a load may be understood to mean phase inversion).

次に、これら乗算器4〜6の出力を加算器7によって加
算した後、帯域通過フィルタ8に通して直流成分を除く
と、(A)ライン目の映像信号におけるC信号を、第5
A図(C)に示す如く、抽出することができる。一方、
減算器9は、(N)ライン目の映像信号から上記抽出し
たC信号を抜き去る回路であり、この結果、その出力に
は、第5A図(D)に示す如く、Y信号のみを得ること
ができる。
Next, the outputs of these multipliers 4 to 6 are added by an adder 7, and then passed through a bandpass filter 8 to remove the DC component.
It can be extracted as shown in Figure A (C). on the other hand,
The subtracter 9 is a circuit that removes the extracted C signal from the (N)th line video signal, and as a result, only the Y signal is obtained as the output, as shown in FIG. 5A (D). I can do it.

以上、説明したように、従来のくし形フィルタによるY
、C分離回路は、画面における上下のライン(走査線)
間の相関を利用するものであったから、上下方向に走る
縦線については問題ないものの、横線や斜め線によって
輪郭部が構成される場合においては、その輪郭部におい
て十分な分離性能が得られないという問題があった。以
下、このことについて第6図、第6A図を用いて説明す
る。
As explained above, Y
, C separation circuit separates the upper and lower lines (scanning lines) on the screen.
Since this method utilizes the correlation between the lines, there is no problem with vertical lines running in the vertical direction, but if the contour is composed of horizontal or diagonal lines, sufficient separation performance cannot be obtained for that contour. There was a problem. This will be explained below using FIG. 6 and FIG. 6A.

第6図は、横線で構成される輪郭部分を示す図であり、
点線Sで示すように、(1)ラインと(e+1)う・イ
ンの間で色が変化して輪郭部を構成しているものとする
。したがって、搬送色信号の位相は、本来、(β)ライ
ンと(ff+1)ラインとで逆相となる筈であるが、こ
の場合は同相であり、補色の関係にあるものとする。
FIG. 6 is a diagram showing a contour portion composed of horizontal lines,
As shown by the dotted line S, it is assumed that the color changes between the (1) line and the (e+1) line to form an outline. Therefore, although the phases of the carrier color signals should originally be opposite between the (β) line and the (ff+1) line, in this case they are in phase and have a complementary color relationship.

この結果、第5A図を参照して説明したのと全く同様の
過程を経て<e> ライン目の映像信号におけるC信号
とY信号が分離されるが、その結果は、C(3号の振幅
は先の場合の1/2となり、残りの1/2はY信号にも
れ込むことになる。これがいわゆるドツト妨害となるも
のである。
As a result, the C signal and Y signal in the <e> line video signal are separated through the same process as explained with reference to FIG. 5A, but the result is C (the amplitude of is 1/2 of that in the previous case, and the remaining 1/2 leaks into the Y signal.This is what is called dot interference.

第6A図は・斜め線で構成される輪郭部分を示す図であ
り、同図において、やはり点線部Sにおいて搬送色信号
の位相が変わり色が変化して輪郭部を構成しているもの
とする。この場合も第6図における場合と全く同様の経
過を経ることにより、C信号の輪郭部における忠実な再
生(分離)が不可能となり、また、Y信号にはやはりC
信号が混入することになる。
FIG. 6A is a diagram showing a contour portion composed of diagonal lines, and in the same figure, it is assumed that the phase of the conveyed color signal changes in the dotted line portion S, and the color changes, forming the contour portion. . In this case as well, by going through the same process as in the case in Figure 6, faithful reproduction (separation) of the contour part of the C signal becomes impossible, and the Y signal also
Signals will be mixed in.

以上述べたように、従来のくし形フィルタによるY−C
分離回路では、横線や斜め線により構成される輪郭部に
おいて、Y・C分離が不完全となり、ドツト妨害等が発
生し、表示画像の解像度が劣化するという問題があった
As mentioned above, Y-C by the conventional comb filter
In the separation circuit, there is a problem that the Y/C separation is incomplete in the contour portion formed by horizontal lines or diagonal lines, causing dot interference, etc., and deteriorating the resolution of the displayed image.

〔発明の目的〕[Purpose of the invention]

本発明の目的は、上記した従来技術の欠点を除き、テレ
ビ画面において、縦線は勿論のこと、横線や斜め線によ
り構成される輪郭部においても正しくy−C分離を行う
ことのできるY−C分^M回路を提供することにある。
An object of the present invention is to eliminate the above-mentioned drawbacks of the prior art, and to be able to correctly perform Y-C separation not only on vertical lines but also on contours formed by horizontal lines and diagonal lines. The purpose is to provide a Cmin^M circuit.

(発明の概要〕 上記目的を達成するため本発明においては、表示画面に
おける絵柄、すなわち、輪郭を判定する手段を設け、判
定された該輪郭を境とする両領域にまたがる?1数ライ
ンの信号を用いてY−C分離のための演算を行う必要の
あるときは、輪郭を境とするどちらか一方の領域におけ
る相互に相関の強い複数ラインの信号を用いてY−C分
離を行ない、その結果を当該ラインにあてはめて用いる
ようにしたことを特徴とする。
(Summary of the Invention) In order to achieve the above object, the present invention provides a means for determining the picture pattern, that is, the outline, on the display screen, and provides a signal of one or more lines spanning both areas bounded by the determined outline. When it is necessary to perform calculations for Y-C separation using It is characterized in that the results are used by applying them to the relevant line.

(発明の実施例〕 次に図を参照して本発明の一実施例を説明する。(Example of the invention) Next, an embodiment of the present invention will be described with reference to the drawings.

第1図は本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

同図において、第5図におけるのと同じ符号は同じもの
を示している。そのほか、同図において2a〜2dはそ
れぞれ1H遅延線、4a〜4hはそれぞれ乗算器(重み
付け回路)、12a、12bはそれぞれ反転回路(イン
バータ)、13a〜13cはそれぞれ減算および絶対値
化回路、14は最小値選択回路、15はスイッチ、であ
る。
In this figure, the same reference numerals as in FIG. 5 indicate the same things. In addition, in the figure, 2a to 2d are 1H delay lines, 4a to 4h are multipliers (weighting circuits), 12a and 12b are inversion circuits (inverters), 13a to 13c are subtraction and absolute value circuits, and 14 1 is a minimum value selection circuit, and 15 is a switch.

第1図に示す回路構成は、−見、複雑に見えるが、次の
ように考えると分かり易い。
Although the circuit configuration shown in FIG. 1 looks complicated, it is easy to understand if you think about it as follows.

すなわち、1H遅延線2a、2bと乗算器4d。That is, 1H delay lines 2a and 2b and a multiplier 4d.

4e、4fと加算器7Cによって第1のくし形フィルタ
が構成され、同様に1H遅延線2b、2cと乗算器4a
、4b、4cと加算P11aによって第2のくし形フィ
ルタが構成され、同様に111遅延線2c、2dと乗算
器4f、4g、4hと加算器7bによって第3のくし形
フィルタが構成されていると考える。そして第1のくし
形フィルタの出力(加算器7Cの出力)と第3のくし形
フィルタの出力(加算器7bの出力)はそれぞれ反転回
路12b、12aを介してスイッチ15に導かれ、第2
のくし形フィルタの出力(加算器7aの出力)は直接ス
イッチ15に導かれている。
4e, 4f and adder 7C constitute a first comb filter, and similarly 1H delay lines 2b, 2c and multiplier 4a.
, 4b, 4c and addition P11a constitute a second comb filter, and similarly, 111 delay lines 2c, 2d, multipliers 4f, 4g, 4h, and adder 7b constitute a third comb filter. I think so. The output of the first comb filter (output of adder 7C) and the output of the third comb filter (output of adder 7b) are led to switch 15 via inverting circuits 12b and 12a, respectively.
The output of the comb filter (output of adder 7a) is led directly to switch 15.

他方、1H遅延線2aの入力■と1H遅延線2bの出力
Oが減算および絶対値化回路13aに導かれ、そこで両
者の差の絶対値1■−01が算出されて最小値選択回路
14へ送られる。同様に、1 H遅延&i2bの入力◎
と1H遅延線2cの出力Oが減算および絶対値化回路1
3bに導かれ、そこで両者の差の絶対値1◎−01が算
出されて最小値選択回路14へ送られる。また、同様に
して、1H遅延線2Cの入力■と1H遅延線2dの出力
■が減算および絶対値化回路13cに導かれ、そこで両
者の差の絶対値10−■1が算出されて最小値選択回路
14へ送られる。
On the other hand, the input ■ of the 1H delay line 2a and the output O of the 1H delay line 2b are led to the subtraction and absolute value conversion circuit 13a, where the absolute value of the difference between the two 1■-01 is calculated and sent to the minimum value selection circuit 14. Sent. Similarly, 1H delay & i2b input◎
and the output O of the 1H delay line 2c is subtracted and absolute value conversion circuit 1
3b, the absolute value of the difference between the two, 1◎-01, is calculated and sent to the minimum value selection circuit 14. Similarly, the input ■ of the 1H delay line 2C and the output ■ of the 1H delay line 2d are led to the subtraction and absolute value conversion circuit 13c, where the absolute value of the difference between them 10 - ■1 is calculated and the minimum value The signal is sent to the selection circuit 14.

最小値選択回路14は、入力された三つの値、すなわち
!■−〇1.1◎−■l、  l@−■lを相互に比較
し、どれが最小値であるかを判別し、その判別出力をス
イッチ15へ送る。
The minimum value selection circuit 14 selects the three input values, namely ! ■-〇1.1◎-■l and l@-■l are compared with each other to determine which value is the minimum value, and the output of the determination is sent to the switch 15.

スイッチ15は、最小値選択回路14から与えられる判
別出力がj■−〇Iならば反転回路12bの出力を選択
し、1◎−■jならば加算器7aの出力を選択し、]■
−■1ならば反転回路12aの出力を選択する。
The switch 15 selects the output of the inverting circuit 12b if the discrimination output given from the minimum value selection circuit 14 is j■-〇I, selects the output of the adder 7a if it is 1◎-■j, ]■
-■ If it is 1, the output of the inverting circuit 12a is selected.

スイッチ15で選択された出力は帯域通過フィルタ8を
通過した後、C信号として出力端子10Sこ出現する。
The output selected by the switch 15 passes through the band pass filter 8 and then appears at the output terminal 10S as a C signal.

他方、減算器9において、1H遅延線2Cの入力側から
取り込まれた信号O(映像信号)からC信号を減算する
ことによりY信号を得て端子11に出力する。
On the other hand, the subtracter 9 subtracts the C signal from the signal O (video signal) taken in from the input side of the 1H delay line 2C to obtain the Y signal and outputs it to the terminal 11.

以上は、第1図に示した実施例の構成と動作の概要であ
るが、第2図、第3図等をも併せ参照して以下、回路動
作を詳しく説明する。
The above is an overview of the configuration and operation of the embodiment shown in FIG. 1, but the circuit operation will be explained in detail below with reference to FIGS. 2, 3, etc.

第2図は、第1図の回路における各部の動作波形図であ
る。第2図に示したように(N−2)ラインから、D’
+2)ラインまでの映像信号において、点線Sで示す輪
郭があり、この輪郭位万を境として色および輝度が変化
しているものとする。
FIG. 2 is an operational waveform diagram of each part in the circuit of FIG. 1. As shown in Figure 2, from the (N-2) line, D'
+2) In the video signal up to the line, there is a contour indicated by a dotted line S, and the color and brightness change around this contour.

また、黒丸はサンプル点を示すものとする。Furthermore, black circles indicate sample points.

いま、(1)ライン目の映像信号OからC信号とY信号
を分離することを考える。D’−2)ラインからH!+
2)ラインまでの信号をそれぞれω〜■とすると、これ
らは相互に1Hずつの遅延時間差をもつので、第1図の
1H遅延線2a〜2dの各出力から同時に得ることがで
きる。
Now, consider (1) separating the C signal and Y signal from the video signal O on the th line. D'-2) H from the line! +
2) Assuming that the signals up to the lines are ω to ■, they have a delay time difference of 1H from each other, so that they can be obtained simultaneously from each output of the 1H delay lines 2a to 2d in FIG.

減算および絶対値化回路13a−13cはそれぞれ先に
も述べたように1■−■I、i◎−■(。
The subtraction and absolute value conversion circuits 13a to 13c each perform 1■-■I, i◎-■(.

1■−■1を求める。輪郭が点線部Sに存在するので、
(N−2)ライン〜(Iりラインは色および輝度を同じ
くする同一の領域(第1の領域)内にあり、一方、(A
’+1)ライン〜C1+2> ラインは、例えば色なら
色を第1の領域と異にする第2の領域を形成する。した
がって、信号■と■および◎と■は輝度信号は殆んど同
一であるが、色副搬送波は位相が反転している。
Find 1■−■1. Since the contour exists in the dotted line S,
Lines (N-2) to (I) are in the same area (first area) with the same color and brightness, while (A
'+1) Line ~ C1+2> The line forms a second area whose color is different from the first area, for example, if it is a color. Therefore, the luminance signals of the signals ■ and ■ and ◎ and ■ are almost the same, but the phases of the color subcarriers are reversed.

よって信号■と■は輝度信号も色副搬送波も殆んど同一
となる。このため、IO−■;はOに近い値をとる(■
とOの輝度が全く同一であれば0となる)。次に、IO
−■]およびIO−■1を計算すると、信号OとOは第
1の領域に属するのに対し、信号■と■は他の第2の領
域に属するので、計算結果は成る正の値を持つ。
Therefore, the luminance signals and color subcarriers of the signals ■ and ■ are almost the same. Therefore, IO−■; takes a value close to O (■
If the luminances of and O are exactly the same, it will be 0). Next, I.O.
-■] and IO-■1, the signals O and O belong to the first area, while the signals ■ and ■ belong to the other second area, so the calculation result is a positive value. have

最小値選択回路14は、減算および絶対値化回路13a
〜13Cの出力、すなわち、上述の値1■−01,(◎
−■1.l■−■lのうちの最小値を選択し、1■−〇
1が最小であれば、加算器1cから反転回路12bを介
した出力を、IO−■lが最小であれば、加算器7aの
出力を、10−■1が最小であれば、加算器7bから反
転回路12aを介した出力を、それぞれ選択するようス
イッチ15を制御する。
The minimum value selection circuit 14 includes a subtraction and absolute value conversion circuit 13a.
~13C output, i.e. the above value 1■-01,(◎
-■1. The minimum value of l■-■l is selected, and if 1■-〇1 is the minimum, the output from the adder 1c via the inverting circuit 12b is selected, and if IO-■l is the minimum, the output is output from the adder 1c through the inverting circuit 12b. The switch 15 is controlled to select the output from the adder 7b via the inversion circuit 12a if 10-1 is the minimum for the output of the adder 7a.

この場合は10−01が最小であるので、加算器7Cの
出力が反転回路12bを介して選択される。加算器7c
は、先にも述べたように乗算器4d〜4fおよび1H遅
延線2a、2bとによって、従来の2H形のくし形フィ
ルタを構成するので、第5図を参照して先に述べたのと
全く同様にして、(1−1)ラインの映像信号中の成る
わずかな直流値を持つC信号を出力する(信号■と◎の
輝度が同一であれば直流はない)。これを第2図におい
て〔◎、O〕として示す。
In this case, since 10-01 is the minimum, the output of adder 7C is selected via inverting circuit 12b. Adder 7c
As mentioned earlier, the multipliers 4d to 4f and the 1H delay lines 2a and 2b constitute a conventional 2H-type comb filter. In exactly the same way, a C signal having a slight DC value in the video signal of line (1-1) is output (if the luminances of the signals ■ and ◎ are the same, there is no DC). This is shown as [◎, O] in FIG.

反転回路12bは、これを反転し、該反転出力を帯域通
過フィルタ8に通すことによって直流分を除けば、[@
、 @)に示すように(1)ラインの映像信号中のC信
号を得ることができる。
The inverting circuit 12b inverts this and passes the inverted output through the band pass filter 8 to remove the DC component.
, @), it is possible to obtain the C signal in the video signal of line (1).

Y信号については、その求め方は従来例と全く同しであ
り、(Iりラインの映像信号から上記(l)ラインのC
信号を減算器9にて減することによって得る。
The method for determining the Y signal is exactly the same as in the conventional example.
The signal is obtained by subtracting the signal using a subtracter 9.

このように、本実施例によれば、横線から成る輪郭につ
いて従来は第6図に示したようにY−C分離が不完全で
あったものが、正しく分離されることになる。
In this way, according to this embodiment, the Y-C separation of the contour consisting of horizontal lines, which was conventionally incomplete as shown in FIG. 6, is now correctly separated.

次に第3図を用いて斜め線から成る輪郭部におていも正
しくY・C分離ができることを説明する。
Next, with reference to FIG. 3, it will be explained that correct Y/C separation can be performed even in a contour formed by diagonal lines.

第2図と同様に■〜■は(l−2)ラインから(l+2
)ラインまでの映像信号であり、黒丸A1−A3等はナ
ンプル点を示す。また、斜めの点線Sの左右で色および
輝度が変化しているものとする。ここでは、(Iりライ
ンの映像信号■に含まれるC信号とY信号を分離するこ
とを考える。
Similarly to Figure 2, ■~■ are from the (l-2) line to the (l+2) line.
) line, and black circles A1-A3, etc. indicate sample points. It is also assumed that the color and brightness change on the left and right sides of the diagonal dotted line S. Here, we will consider separating the C signal and Y signal included in the video signal (2) on the (I) line.

まず、サンプル点lにおいては、A +−E +はすべ
て同一領域内にあるのでlAl−Cl1.IBI−D、
1.ic、−E、lはいずれも0に近い値である。この
ため、最小値選択回路14は、ノイスの混入により、上
記3つのいずれを最小値と判定するか不明であるが、ど
れを最小値と判定しても結果は同じである。
First, at sample point l, since A + - E + are all in the same area, lAl-Cl1. IBI-D,
1. ic, -E, and l are all close to 0. For this reason, the minimum value selection circuit 14 does not know which of the above three values to determine as the minimum value due to the incorporation of noise, but the result is the same no matter which value is determined to be the minimum value.

つまり、IA、−C,lを最小とする場合は、第2図と
同様にしてB、の反転、IB、−D、1を最小とする場
合は1H遅延線2b、2c等により構成されるくし形フ
ィルタの出力としてCI。
In other words, when IA, -C,l is to be minimized, B is inverted in the same way as in Fig. 2, and IB, -D, 1 is to be minimized by 1H delay lines 2b, 2c, etc. CI as the output of the comb filter.

l Cl −E+ lを最小とする場合は、I H遅延
線2c、2d等により構成されるくし形フィルタの出力
り、の反転が出力されるが、いずれもCIに等しくなる
When l Cl -E+ l is minimized, the inverse of the output of the comb filter constituted by the IH delay lines 2c, 2d, etc. is output, and both are equal to CI.

サンプル点2 においては、IA、−C,lとlBm−
D、lは両者とも0に近い値であり、一方、lc、−E
!+は、C2が第1の領域に属するのに、Exが第2の
領域に属するものであるから正の値をとる。したがって
最小値選択回路14はIA、−C21か1Bz−Dzl
を最小値として選択するが、スイッチ15は前者の場合
はB2の反転、後者の場合はC2を出力するが、いずれ
であってもCtに等しくなる。
At sample point 2, IA, -C,l and lBm-
Both D and l are close to 0, while lc, -E
! + takes a positive value because C2 belongs to the first area while Ex belongs to the second area. Therefore, the minimum value selection circuit 14 selects IA, -C21 or 1Bz-Dzl.
is selected as the minimum value, and the switch 15 outputs the inverse of B2 in the former case, and outputs C2 in the latter case, but in either case it is equal to Ct.

次にサンプル点3については、lA3 CzlはほぼO
であるが、l Bs −B31. l C3B31は同
し理由で正の値をとる。したがって83の反転がスイッ
チ15により選択されるが、これはC3に等しい。
Next, for sample point 3, lA3 Czl is approximately O
However, l Bs -B31. lC3B31 takes a positive value for the same reason. The inverse of 83 is therefore selected by switch 15, which is equal to C3.

サンプル点4についてはjC,−E、LがOであるので
、スイッチ15はD40反転を出力し、これはC4に等
しい。
For sample point 4, jC, -E, L are O, so switch 15 outputs D40 inverse, which is equal to C4.

最後にサンプル点5についてはIBs  Dsl。Finally, for sample point 5, IBs Dsl.

Ic、−ESIが0に近い値をとるが、前者の場合はC
3、後者の場合はり、の反転が出力されるが、いずれも
C2に等しくなる。
Ic, -ESI takes a value close to 0, but in the former case C
3. In the latter case, the inverse of is output, both of which are equal to C2.

このようにして(ff)ライン目の映像信号からその中
に含まれるC信号を正しく抜き出すことができる。また
抜き出した正しいC信号を、(β)ライン目の映像信号
から減算器9にて引き去れば、正しくY信号を得ること
ができる。
In this way, the C signal contained therein can be correctly extracted from the video signal of line (ff). Further, by subtracting the extracted correct C signal from the (β)th line video signal using the subtracter 9, a correct Y signal can be obtained.

なお、帯域通過フィルタ8については、すでに明らかな
ように、同一領域内に属する同じ映像信号であればC信
号には直流が含まれないため、必ずしも必要ではないで
あろう。目的に応じて使い分ければ良い。
Note that, as is already clear, the band-pass filter 8 is not necessarily necessary because the C signal does not contain direct current if the video signals are the same and belong to the same area. You can use them depending on the purpose.

次に最小値選択回路14の具体的な回路構成について述
べる。
Next, the specific circuit configuration of the minimum value selection circuit 14 will be described.

第4図は最小値選択回路を示す図であり、同図において
16〜18は、何れが最小値であるかを相互に比較して
判断される比較データの入力端子、19.20はコンパ
レータ、21〜24はAND回路、25〜27はOR回
路、28〜30はそれぞれ最小値がx、y、zのいずれ
であるかを示す出力端子である。
FIG. 4 is a diagram showing a minimum value selection circuit, in which 16 to 18 are input terminals for comparison data which is determined by comparing each other to determine which value is the minimum value, 19.20 is a comparator; 21 to 24 are AND circuits, 25 to 27 are OR circuits, and 28 to 30 are output terminals each indicating whether the minimum value is x, y, or z.

第1図における最小値選択回路14との対応関係を述べ
ると、1■−01がX、l◎−■1がY。
To describe the correspondence with the minimum value selection circuit 14 in FIG. 1, 1■-01 is X, and l◎-■1 is Y.

:◎−[相]1がZ、でありスイッチ15への制御出力
端子が端子28〜30に相当する。
:◎-[Phase] 1 is Z, and the control output terminals to the switch 15 correspond to the terminals 28-30.

次に回路動作を説明する。まず入力データXとYとの大
小比較を行う。XとYはコンパレータ19に入力される
。このコンパレータ19は、XとYの大小関係を調べ、
その結果により端子(X<Y)、  (X−Y)、  
(X>Y) のいずれか1つにHレベルを出力する。そ
こでもし、XくYまたはX=Yのときは、次の段階とし
てXとZを比較して小さい方を選択する必要があるため
、OR回路25を介してAND回路21を開き、これに
より、OR回路26を通してデータXをコンパレータ2
0に送る。コンパレータ20では、XとZを比較し、X
>Zであれば端子30をHレベルとしてZが最小値であ
ることを示す。またX≦Zであれば、OR回路27を介
してAND回路23を開き、これにより端子28をHレ
ベルとしてXが最小値であることを示す。
Next, the circuit operation will be explained. First, input data X and Y are compared in magnitude. X and Y are input to comparator 19. This comparator 19 checks the magnitude relationship between X and Y,
Depending on the result, the terminals (X<Y), (X-Y),
(X>Y) Outputs H level to one of them. Therefore, if X x Y or X=Y, the next step is to compare X and Z and select the smaller one, so the AND circuit 21 is opened via the OR circuit 25, and thereby, Data X is sent to comparator 2 through OR circuit 26.
Send to 0. The comparator 20 compares X and Z, and
>Z, the terminal 30 is set to H level, indicating that Z is the minimum value. If X≦Z, the AND circuit 23 is opened via the OR circuit 27, thereby setting the terminal 28 at H level to indicate that X is the minimum value.

一方、X>Yの場合についても、上記の説明において、
XとYを取り替えて考えれば全く同様の動作をすること
になり、Yが最小値をとることを示すことができる。
On the other hand, also in the case of X>Y, in the above explanation,
If we replace X and Y, we can see that the operation is exactly the same, and that Y takes the minimum value.

〔発明の効果] 以上述べたように、本発明によれば、従来のくし形フィ
ルタによるY−C分離回路では困難であった横線、およ
び、斜め線から成る輪郭位置においての映像信号からの
正確なY−C分離が可能となるので、従来のテレビ受信
機で問題となっていた、ドツト妨害やクロスカラー妨害
を大幅に抑圧することができ、表示画像の解像度の向上
すなわち画質向上を実現することができる。
[Effects of the Invention] As described above, according to the present invention, it is possible to accurately detect video signals at contour positions consisting of horizontal lines and diagonal lines, which has been difficult with conventional Y-C separation circuits using comb filters. Since Y-C separation is possible, it is possible to significantly suppress dot interference and cross-color interference, which were problems with conventional television receivers, and improve the resolution of the displayed image, which in turn improves the image quality. be able to.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例を示すブロック図、第2図、
第3図はそれぞれ第1図に示した実施例の回路動作を示
すための各部動作波形図、第4図は第1図における最小
値選択回路の具体例を示す回路図、第5図はくし形フィ
ルタを用いた従来のY−C分離回路を示すブロック図、
第5A図は第5図における各部信号の波形を示す波形図
、第6図は輪郭部が横線によって構成される場合の従来
のy−C分離回路における問題点を示す説明図、第6A
図は輪郭部が斜線によって構成される場合の同様な問題
点を示す説明図、である。 符号の説明 2a〜2d・・・1H遅延線、4a〜4h・・・乗算器
、7a〜7c・・・加算器、8・・・帯域通過フィルタ
、9・・・減算器、12a、12b・・・反転回路、1
3a〜13C・・・減算および絶対値化回路、14・・
・最小値選択回路、15・・・スイッチ  C C 第 2 図 Wi 3 図 S ザン7°ル、杏、12345 84  図 1115!l1 (A)           (Bン (θ〕 慮 6 図 (A)         (B) (θ) 第6A図 (θ)
FIG. 1 is a block diagram showing an embodiment of the present invention, FIG.
3 is a waveform diagram showing the operation of each part in the embodiment shown in FIG. 1, FIG. 4 is a circuit diagram showing a specific example of the minimum value selection circuit in FIG. 1, and FIG. 5 is a comb shape diagram. A block diagram showing a conventional Y-C separation circuit using a filter,
FIG. 5A is a waveform diagram showing the waveforms of each part signal in FIG.
The figure is an explanatory diagram showing a similar problem when the contour portion is formed by diagonal lines. Description of symbols 2a to 2d...1H delay line, 4a to 4h...multiplier, 7a to 7c...adder, 8...band pass filter, 9...subtractor, 12a, 12b...・Inversion circuit, 1
3a to 13C... Subtraction and absolute value conversion circuit, 14...
・Minimum value selection circuit, 15...Switch C C Fig. 2 Wi 3 Fig. S Zan7°, An, 12345 84 Fig. 1115! l1 (A) (Bn(θ)) Consideration 6 Figure (A) (B) (θ) Figure 6A (θ)

Claims (1)

【特許請求の範囲】 1)複合映像信号を入力され、入力された該映像信号か
ら輝度信号(以下、Y信号と略す)と色信号(以下、C
信号と略す)を分離して出力するY・C分離回路におい
て、 複合映像信号の入力端子を入力側として第1乃至第4の
各1H遅延線(但し、Hは1水平走査期間を示す)を従
属接続すると共に、該第1の遅延線の入力側と第1の遅
延線の出力側(すなわち第2の遅延線の入力側)と第2
の遅延線の出力側とからそれぞれ取り出した各信号をそ
れぞれの重み付け回路を介した後、第1の加算回路で加
算して出力する第1のくし形フィルタと、 前記第2の遅延線の入力側と第2の遅延線の出力側(す
なわち第3の遅延線の入力側)と第3の遅延線の出力側
とからそれぞれ取り出した各信号をそれぞれの重み付け
回路を介した後、第2の加算回路で加算して出力する第
2のくし形フィルタと、 前記第3の遅延線の入力側と第3の遅延線の出力側(す
なわち第4の遅延線の入力側)と第4の遅延線の出力側
とからそれぞれ取り出した各信号をそれぞれの重み付け
回路を介した後、第3の加算回路で加算して出力する第
3のくし形フィルタと、 前記第1の遅延線の入力側と第2の遅延線の出力側とか
らそれぞれ取り出した各信号の差の絶対値を検出する第
1の検出回路と、前記第2の遅延線の入力側と第3の遅
延線の出力側とからそれぞれ取り出した各信号の差の絶
対値を検出する第2の検出回路と、前記第3の遅延線の
入力側と第4の遅延線の出力側とからそれぞれ取り出し
た各信号の差の絶対値を検出する第3の検出回路と、前
記第1乃至第3の各検出回路からの各検出出力のうちで
最小のものを選択する最小値選択回路と、 前記最小値選択回路において前記第1乃至第3の検出回
路の各出力のうちでどれが最小として選択されたかに従
って、前記第1乃至第3のくし形フィルタのうちの何れ
か一つからの出力を選択する選択スイッチ手段と、 該選択スイッチ手段により選択された出力信号を用いて
入力複合映像信号からY信号とC信号を分離する手段と
、 を具備して成ることを特徴とするY・C分離回路。
[Claims] 1) A composite video signal is input, and a luminance signal (hereinafter abbreviated as Y signal) and a color signal (hereinafter referred to as C signal) are input from the input video signal.
In the Y/C separation circuit that separates and outputs the signal (abbreviated as "signal"), each of the first to fourth 1H delay lines (where H indicates one horizontal scanning period) is connected to the input terminal of the composite video signal on the input side. and the input side of the first delay line, the output side of the first delay line (i.e., the input side of the second delay line), and the second delay line.
a first comb filter that outputs each signal taken out from the output side of the delay line through a respective weighting circuit and then added in a first addition circuit; and an input of the second delay line. After passing through the respective weighting circuits, the signals extracted from the output side of the second delay line (that is, the input side of the third delay line) and the output side of the third delay line are passed through the respective weighting circuits. a second comb filter that adds and outputs the result in an adder circuit; an input side of the third delay line; an output side of the third delay line (i.e., an input side of the fourth delay line); and a fourth delay line; a third comb filter that adds each signal extracted from the output side of the delay line through a respective weighting circuit and then outputs the resultant signal in a third addition circuit; and the input side of the first delay line. a first detection circuit that detects the absolute value of the difference between each signal taken out from the output side of the second delay line, and the input side of the second delay line and the output side of the third delay line; a second detection circuit that detects the absolute value of the difference between the respective signals taken out; and the absolute value of the difference between the respective signals taken out from the input side of the third delay line and the output side of the fourth delay line. a minimum value selection circuit that selects the minimum among the detection outputs from each of the first to third detection circuits; selection switch means for selecting the output from any one of the first to third comb filters according to which one of the outputs of the third detection circuit is selected as the minimum; A Y/C separation circuit comprising: means for separating a Y signal and a C signal from an input composite video signal using an output signal selected by a switch means.
JP18189785A 1985-08-21 1985-08-21 Y / C separation circuit Expired - Lifetime JPH067685B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18189785A JPH067685B2 (en) 1985-08-21 1985-08-21 Y / C separation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18189785A JPH067685B2 (en) 1985-08-21 1985-08-21 Y / C separation circuit

Publications (2)

Publication Number Publication Date
JPS6243290A true JPS6243290A (en) 1987-02-25
JPH067685B2 JPH067685B2 (en) 1994-01-26

Family

ID=16108794

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18189785A Expired - Lifetime JPH067685B2 (en) 1985-08-21 1985-08-21 Y / C separation circuit

Country Status (1)

Country Link
JP (1) JPH067685B2 (en)

Also Published As

Publication number Publication date
JPH067685B2 (en) 1994-01-26

Similar Documents

Publication Publication Date Title
US5325186A (en) Motion adaptive luminance signal and color signal separating filter
JPH09224260A (en) Y/c separator
JPH04126489A (en) Brightness/chromaticity separating circuit of composite picture signal
JPS6286994A (en) Y and c separating circuit
KR100320901B1 (en) Motion detection circuit
JPS6243290A (en) Y-c separating circuit
JP2692897B2 (en) Luminance signal / color signal separation circuit
JP2782814B2 (en) Video signal correlation circuit and Y / C separation device
JP2537792B2 (en) Luminance signal Color signal separation device
JP2538319B2 (en) Motion detector
JPS61212184A (en) Y/c separating device for color television signal
JPH062382Y2 (en) Adaptive contour enhancement Y / C separation circuit
JP2557511B2 (en) Motion detection circuit for television display screen
JPH0338991A (en) Luminance signal/chrominance signal separating circuit
JPH04351090A (en) Y/c separation device
JPH078048B2 (en) YC separation circuit
JP2926772B2 (en) Comb filter
JP2635693B2 (en) Luminance signal / color signal separation circuit
JPH05219521A (en) Device for separating luminance signal from chrominance signal
JPS63296593A (en) Luminance signal/chrominance signal separator circuit
JPS61156994A (en) Processing circuit of video signal
JPS63180287A (en) Adapting type luminance and chromaticity separating circuit
JPH01176189A (en) Moving adaptive type luminance signal chrominance signal separator and moving detection circuit
JPS63299482A (en) Luminance signal/chrominance signal separation filter with correlative correspondence of image
JPS63296594A (en) Luminance signal/chrominance signal separator circuit