JPS6154828A - メモリ−バツクアツプ装置 - Google Patents

メモリ−バツクアツプ装置

Info

Publication number
JPS6154828A
JPS6154828A JP59177043A JP17704384A JPS6154828A JP S6154828 A JPS6154828 A JP S6154828A JP 59177043 A JP59177043 A JP 59177043A JP 17704384 A JP17704384 A JP 17704384A JP S6154828 A JPS6154828 A JP S6154828A
Authority
JP
Japan
Prior art keywords
storage battery
power supply
circuit
memory
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59177043A
Other languages
English (en)
Inventor
与田 健一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP59177043A priority Critical patent/JPS6154828A/ja
Publication of JPS6154828A publication Critical patent/JPS6154828A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)
  • Static Random-Access Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Stand-By Power Supply Arrangements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 r技術分野] 本発明は、バックアップ用蓄電池を具備したメモリーバ
ックアップ装置に関するものである。
[背景技術] 従来、シーケンス制御装置のプログラムメモリーのデー
タを停電時において保障するようにしたこの種のメモリ
ーバックアップ装置のバックアップ可能時間は内蔵され
ているバックアップ用蓄電゛池の容量によって決定され
るようになっており、バックアップ可能時間を長くして
バックアップ成能を強化するには蓄電池を大容量化する
必要があった。しかしながら、従未例にあっては全体形
状、コストの制約から蓄電池をあまり大容量にすること
ができなかったので、長期のバックアップが必要な場合
には問題であった。
[発明の目的] 本発明は上記の点に鑑みて為されたものであり、その目
的とするところは、必要に応じてバックアップは能を強
化することができる小形で低価格のメモリーバックアッ
プ装置を提供することにある。
[発明の開示] (実施例) 添付図は本発明一実施例を示すものであり、商用電源を
整流平滑して回路電源を形成する直流電源回路1と、直
流電源回路1出力にて充電されるキャパシタよりなる内
穂蓄電a2とを具備し、直流電源回路1出力および内蔵
蓄電池2電圧をそれぞれ逆流阻止用ダイオード3.4を
介してメモリー回路5の電源端子に印加して成るメモリ
ーバックアップ装置において、外部蓄電池6の接続端子
7a、7bを設けるとともに、外部蓄電池6電圧を逆流
阻止用ダイオード8を介してメモリー回路5の電源端子
に印加するようにしたものであり、内蔵蓄電池またるキ
ャパシタはダイオードD0および抵抗R0を介して充電
されるようになっている。
バックアップ電圧不足の表示回路10は逆流阻止用ダイ
オードD、%D2、コンパレータCP、発光ダイオード
LDおよび抵抗R1〜R3にて形成されており、ダイオ
ードD、%D2を介し゛て検出される両蓄電池2.6の
電圧のいずれかが抵抗R3、R4にて設定される基準電
圧よりも低い場合に発光ダイオードLDを点灯して所定
のバックアンプ機能が得られないことを表示するように
なっている。
以下、実施例の動作について説明する。いま、外部蓄電
池6が接#1されておらず内a蓄電池2だけの場合、内
Jl電a2の充電はダイオードD0および抵抗R0を介
して行なわれるとともに、メモリー回路5への電源供給
はダイオード3を介して行なわれている。ここに、商用
電源の停電が発生して直流電源回路1出力がなくなると
、メモリー回路5への電源供給はダイオード4を介して
内蔵蓄電池2から行なわれ、内蔵蓄電池2の容量に比例
しメモリー回路5の消費電力に逆比例する一定時間だけ
メモリー回路5がバックアップされメモリー内容が保障
されるようになっている。次に、停電が長くなって内蔵
蓄電池2の電圧が基準電圧以下になった場合には、停電
が復旧して内蔵蓄電池2の電圧が基準電圧以上に充電さ
れるまで、コンパレータQP出力が″L″レベルになっ
て発光ダイオードLDが点灯することにより所定のバッ
クアンプ機能が得られないことを表示するようになって
いる。したがって、発光ダイオードLDの、α灯の有無
によって所定のバックアンプ機能が得られるかどうかが
直観的に把握できるようになっている 一方、接続端子7m、7bに外部蓄電池6を接続した場
合、商用電源の停電時においてメモリー回路5への電源
供給はダイオード4.8を介して両蓄電池2.6がら行
なわれ、外部蓄電池6の容量だけバックアップ可能時間
が長くなり、適当な容量の外部蓄電池6を接続すること
によりバックアンプ機能の強化が寥易に行えることにな
る。なお、バックアップ電圧(外部蓄電池6の電圧)の
監視はダイオードD2を介して行なわれる。
[発明の効果] 本発明は上述のように、商用電源を整流平滑して回路電
源を形成する直流電源回路と、直流電源回路出力にて充
電される内蔵蓄電池とを具備し、直流電源回路出力およ
び内蔵蓄電a電圧をそれぞれ逆流阻止用ダイオードを介
してメモリー回路の電源端子に印加して成るメモリーバ
ックアップ装置において、外部蓄電池の接続端子を設け
るとともに、外部蓄電池電圧を逆流阻止用ダイオードを
介してメモリー回路の電源端子に印加するようにしたも
のであるので、必要に応じて接続端子に適当な容量の外
部蓄電池を接続することによりバックアンプ機能を容易
に強化することができ、また内蔵蓄電池の容量を必要最
小限に設定できるので、小形で低価格のメモリーバック
アップ装置を提供できるという効果がある。
【図面の簡単な説明】
添付図は本発明一実施例の回路図であり、1は直流電源
回路、2は内′aM電池、3.4はダイオード、5はメ
モリー回路、6は外部蓄電池、7a。 7bは接続端子、8はダイオードである。

Claims (1)

    【特許請求の範囲】
  1. (1)商用電源を整流平滑して回路電源を形成する直流
    電源回路と、直流電源回路出力にて充電される内蔵蓄電
    池とを具備し、直流電源回路出力および内蔵蓄電池電圧
    をそれぞれ逆流阻止用ダイオードを介してメモリー回路
    の電源端子に印加して成るメモリーバックアップ装置に
    おいて、外部蓄電池の接続端子を設けるとともに、外部
    蓄電池電圧を逆流阻止用ダイオードを介してメモリー回
    路の電源端子に印加するようにしたことを特徴とするメ
    モリーバックアップ装置。
JP59177043A 1984-08-25 1984-08-25 メモリ−バツクアツプ装置 Pending JPS6154828A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59177043A JPS6154828A (ja) 1984-08-25 1984-08-25 メモリ−バツクアツプ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59177043A JPS6154828A (ja) 1984-08-25 1984-08-25 メモリ−バツクアツプ装置

Publications (1)

Publication Number Publication Date
JPS6154828A true JPS6154828A (ja) 1986-03-19

Family

ID=16024137

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59177043A Pending JPS6154828A (ja) 1984-08-25 1984-08-25 メモリ−バツクアツプ装置

Country Status (1)

Country Link
JP (1) JPS6154828A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS64897U (ja) * 1987-06-19 1989-01-05
JP2008079438A (ja) * 2006-09-21 2008-04-03 Fuji Electric Fa Components & Systems Co Ltd プログラマブルコントローラおよびプログラマブルコントローラのデータバックアップ方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS64897U (ja) * 1987-06-19 1989-01-05
JP2008079438A (ja) * 2006-09-21 2008-04-03 Fuji Electric Fa Components & Systems Co Ltd プログラマブルコントローラおよびプログラマブルコントローラのデータバックアップ方法

Similar Documents

Publication Publication Date Title
JPS6154828A (ja) メモリ−バツクアツプ装置
JPS59130129U (ja) 半導体記憶素子のバツクアツプ電源回路
JPS6234343Y2 (ja)
JPS5923822U (ja) 停電補償用リセツト回路
JPS59111438U (ja) 予備電池異常検出回路
JPS5935050U (ja) 電源電圧変動検出を兼ねるリセツト回路
JPS59176328U (ja) 停電検出回路
JPS6146621U (ja) メモリバツクアツプ電源装置
JPS5899798U (ja) ランプ保護装置
JPS6051744U (ja) 無停電直流電源装置
JPS59108966U (ja) 有料化装置の制御回路
JPS6091823A (ja) 太陽電池電源装置
JPS6086037U (ja) 電源起動回路
JPS60245012A (ja) Cpuおよびメモリのバツクアツプ電源回路
JPS6082327U (ja) コンピユ−タの電源回路
JPS5876155U (ja) 過電流検出装置
JPS59130300U (ja) 半導体メモリのデ−タ内容保護装置
JPS60114533U (ja) 停電補償用電池保護回路
JPS58142718U (ja) 過電圧アラ−ム表示回路
JPS59137581U (ja) 電池残量表示回路
JPS6117834U (ja) 車両用電源装置
JPS6133128U (ja) リセツト回路
JPS5858622U (ja) スイツチング電源回路
JPS5937627U (ja) 揮発性メモリの電源回路
JPS58196586U (ja) 突入電流抑制回路