JPH0444444B2 - - Google Patents

Info

Publication number
JPH0444444B2
JPH0444444B2 JP57123937A JP12393782A JPH0444444B2 JP H0444444 B2 JPH0444444 B2 JP H0444444B2 JP 57123937 A JP57123937 A JP 57123937A JP 12393782 A JP12393782 A JP 12393782A JP H0444444 B2 JPH0444444 B2 JP H0444444B2
Authority
JP
Japan
Prior art keywords
transistor
voltage
switching element
bias
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57123937A
Other languages
Japanese (ja)
Other versions
JPS5915328A (en
Inventor
Toyoshi Kawada
Keizo Kurahashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57123937A priority Critical patent/JPS5915328A/en
Publication of JPS5915328A publication Critical patent/JPS5915328A/en
Publication of JPH0444444B2 publication Critical patent/JPH0444444B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/02Shaping pulses by amplifying

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Description

【発明の詳細な説明】 (a) 発明の分野 本発明はパルス増幅回路に係り、特にガス放電
表示パネルやエレクトロルミネツセンス表示パネ
ル等の表示装置すなわち容量性負荷を駆動するた
めに用いられる高電圧パルス増幅回路に関するも
のである。
DETAILED DESCRIPTION OF THE INVENTION (a) Field of the Invention The present invention relates to a pulse amplification circuit, and particularly to a pulse amplification circuit used for driving a display device such as a gas discharge display panel or an electroluminescence display panel, that is, a capacitive load. This invention relates to a voltage pulse amplification circuit.

(b) 従来技術と問題点 第1図は前記のような表示装置を駆動するため
に用いられていたパルス増幅回路の1例構成を示
す図である。図においてQ1およびQ2はスイツチ
ング素子となるトランジスタであり、それらトラ
ンジスタQ1,Q2は電源端子1および2間にダイ
オードDiを介して直列接続される。そしてトラ
ンジスタQ2の入力電極すなわちベースは信号入
力端子3に接続され、またトランジスタQ1の入
力電極つまりベースはトランジスタQ2の出力電
極であるコレクタに接続されるとともにバイアス
供給用抵抗素子RBを介して端子4に接続される。
この端子4には図示を省略したがバイアス電源が
接続されて電圧+Va2が印加される。さらにトラ
ンジスタQ1のエミツタは出力端子5に接続され、
その出力端子5には容量性負荷CLが接続される。
また端子1には電圧+Va1が印加されている。こ
のような構成において、信号入力端子3に第2図
Viで示した入力信号電圧が入力される。いま入
力信号電圧Viがタイミングt1においてOVから
“H”レベルに切替るとトランジスタQ2がオンに
なると同時にトランジスタQ1がオフに切替り、
第2図Voで示すように出力電圧VoはOVとなる。
なおダイオードDiは、トランジスタQ2がオン状
態の時に出力端子5と端子2間に導通路を与える
ためと、前述のようにトランジスタQ1がオフと
なる際にダイオードDiに生じる順方向電圧降下
を利用してトランジスタQ1をより確実にオフ状
態にするためと、さらに後述するがトランジスタ
Q1をオンするバイアス電流が出力端子5側に流
れるのを阻止するために挿入したものである。次
にタイミングt2において入力信号電圧Viが“H”
レベルからOVに切替るとトランジスタQ2がオフ
になるとともにトランジスタQ1がオンとなる。
この際、トランジスタQ2には出力容量Coが存在
するので、トランジスタQ1に対するバイアス電
圧はバイアス供給用抵抗素子RBと前記出力容量
との積で定まる時定数に応じて上昇することとな
る。しかして、バイアス供給用抵抗素子RBの値
が大きいと、トランジスタQ1がオンとなる際に
そのトランジスタQ1に充分なベース電流が供給
できず、出力電圧Voの立上がり波形がなまり、
シヤープな波形が得られなくなる。一方、このよ
うな出力電圧波形のなまりを防ぐためにバイアス
供給用抵抗素子RBの値を小さくすることも考え
られるが、その場合にはトランジスタQ2がオン
状態の時、その抵抗素子RBを通して流れる無効
電流が増え、回路内での消費電力の増大を招くと
いう欠点がある。
(b) Prior Art and Problems FIG. 1 is a diagram showing the configuration of an example of a pulse amplification circuit used to drive the above-mentioned display device. In the figure, Q 1 and Q 2 are transistors serving as switching elements, and these transistors Q 1 and Q 2 are connected in series between power supply terminals 1 and 2 via a diode Di. The input electrode, or base, of transistor Q 2 is connected to signal input terminal 3, and the input electrode, or base, of transistor Q 1 is connected to the collector, which is the output electrode of transistor Q 2 . The terminal 4 is connected to the terminal 4 through the terminal 4.
Although not shown, a bias power supply is connected to this terminal 4 and a voltage +V a2 is applied thereto. Furthermore, the emitter of transistor Q 1 is connected to output terminal 5,
A capacitive load C L is connected to the output terminal 5 .
Further, a voltage +V a1 is applied to the terminal 1. In such a configuration, the signal input terminal 3 shown in FIG.
The input signal voltage indicated by Vi is input. Now, when the input signal voltage Vi switches from OV to "H" level at timing t1 , transistor Q2 turns on and at the same time transistor Q1 turns off,
As shown by Vo in FIG. 2, the output voltage Vo becomes OV.
Note that the diode Di is used to provide a conductive path between the output terminal 5 and the terminal 2 when the transistor Q 2 is on, and to reduce the forward voltage drop that occurs in the diode Di when the transistor Q 1 is turned off as described above. This is used to more reliably turn off transistor Q1 , and as will be described later,
This is inserted to prevent the bias current that turns on Q1 from flowing to the output terminal 5 side. Next, at timing t2, the input signal voltage Vi becomes “H”
When switching from level to OV, transistor Q 2 turns off and transistor Q 1 turns on.
At this time, since the output capacitance Co exists in the transistor Q 2 , the bias voltage applied to the transistor Q 1 increases according to a time constant determined by the product of the bias supply resistance element R B and the output capacitance. However, if the value of the bias supply resistance element R B is large, sufficient base current cannot be supplied to the transistor Q 1 when the transistor Q 1 is turned on, and the rising waveform of the output voltage Vo becomes dull.
Sharp waveforms cannot be obtained. On the other hand, in order to prevent such rounding of the output voltage waveform, it is possible to reduce the value of the bias supply resistor R B , but in that case, when the transistor Q 2 is in the on state, the voltage This has the disadvantage that the reactive current that flows increases, leading to an increase in power consumption within the circuit.

(c) 発明の目的 本発明は前述の点に鑑みなされたもので、消費
電力の増大を招くことなく出力電圧波形の立上が
り応答特性を改善した構成のパルス増幅回路の提
供を目的とするものである。
(c) Purpose of the Invention The present invention has been made in view of the above-mentioned points, and it is an object of the present invention to provide a pulse amplifier circuit having a configuration that improves the rise response characteristics of the output voltage waveform without increasing power consumption. be.

(d) 発明の構成 本発明によるパルス増幅回路は、2つの電源端
子間に1対のスイツチング素子を直列接続し、か
つ一方のスイツチング素子の入力電極を信号入力
端子に接続し、他方のスイツチング素子の入力電
極をバイアス電源および一方のスイツチング素子
の出力電極にそれぞれ接続してなる回路構成にお
いて、上記他方のスイツチング素子の入力電極と
バイアス電源との間にノーマリオン形電界効果ト
ランジスタを接続し、該電界効果トランジスタの
制御電極に上記他方のスイツチング素子をオンす
るための入力信号の変化時点で順方向バイアス電
圧を印加することにより当該電界効果トランジス
タを通して他方のスイツチング素子に対するバイ
アス電流を一時的に増大せしめるようにしたこと
を特徴とするものである。
(d) Configuration of the Invention The pulse amplification circuit according to the present invention has a pair of switching elements connected in series between two power supply terminals, an input electrode of one switching element connected to a signal input terminal, and a pair of switching elements connected in series between two power supply terminals. In a circuit configuration in which the input electrode of the switching element is connected to a bias power supply and the output electrode of one switching element, a normally-on field effect transistor is connected between the input electrode of the other switching element and the bias power supply, By applying a forward bias voltage to the control electrode of the field effect transistor at the time of change of the input signal for turning on the other switching element, the bias current to the other switching element is temporarily increased through the field effect transistor. It is characterized by the following.

(e) 発明の実施例 以下本発明の実施例につき図面を参照して説明
する。
(e) Embodiments of the invention Examples of the invention will be described below with reference to the drawings.

第3図は本発明によるパルス増幅回路の1例構
成を示す図であつて、第1図と同等部分には同一
符号を付した。第1図および第3図から明らかな
ように本発明によるパルス増幅回路の従来のもの
と大きく異なるのは、従来のバイアス供給用抵抗
素子の代りに、トランジスタQ1の入力電極つま
りベースとバイアス電圧+Va2が印加された端子
4との間にノーマリオン形電界効果トランジスタ
(以下単にMOSTと略称する)Qcを接続した点で
ある。このMOST Qcはノーマリオン形のpチヤ
ンネルデプレツシヨン形絶縁ゲート電界効果トラ
ンジスタで構成される。そしてそのMOST Qcの
制御電極つまりゲートは抵抗RcとコンデンサCc
を介して信号入力端子3に接続してある。なお、
周知のように前記MOST Qcは、ゲート・ソース
間電圧がOVの際にもドレイン電流が流れてドレ
イン・ソース間インピーダンスは高い値を有し、
またゲートに順方向バイアスつまり負電圧が印加
されるとドレイン電流が増大してドレイン・ソー
ス間インピーダンスは低い値となるものである。
FIG. 3 is a diagram showing an example of the configuration of a pulse amplification circuit according to the present invention, and the same parts as in FIG. 1 are given the same reference numerals. As is clear from FIGS. 1 and 3, the main difference between the pulse amplifying circuit according to the present invention and the conventional one is that, instead of the conventional bias supply resistor element, the input electrode of the transistor Q1 , that is, the base and the bias voltage This is the point where a normally-on field effect transistor (hereinafter simply referred to as MOST) Qc is connected between the terminal 4 to which +V a2 is applied. This MOST Qc is composed of a normally-on p-channel depletion type insulated gate field effect transistor. And the control electrode or gate of MOST Qc is resistor Rc and capacitor Cc
It is connected to the signal input terminal 3 via. In addition,
As is well known, in the MOST Qc, the drain current flows even when the gate-source voltage is OV, and the drain-source impedance has a high value.
Further, when a forward bias, that is, a negative voltage is applied to the gate, the drain current increases and the drain-source impedance becomes a low value.

さてこのような回路構成において、信号入力端
子3に第4図Viで示した入力信号電圧が入力さ
れる。いま入力信号電圧Viがタイミングt1におい
てOVから“H”レベルに切替るとトランジスタ
Q2がオンになると同時にトランジスタQ1がオフ
に切替つて第4図Voで示すように出力電圧Voは
OVになる。この際、MOST Qcのゲートにはタ
イミングt1においてコンデンサCcおよび抵抗Rc
を通して、それら抵抗RcとコンデンサCcとの積
で定まる時定数に対応したバイアス電圧が印加さ
れるが、このバイアス電圧はMOST Qcに対して
逆方向バイアスとして作用するのでMOST Qcは
一時的にオフ状態となる。そしてその後、
MOST Qcのゲート・ソース間電圧はOVとなつ
て高インピーダンス素子として動作するので、
MOST QcからトランジスタQ2を通してグラン
ドに流れる電流はきわめて小さくなる。次にタイ
ミングt2において、入力信号電圧Viが“H”レベ
ルからOVに切替ると、トランジスタQ2がオフに
なると同時にトランジスタQ1がオンとなる。こ
の際、MOST QcのゲートにはコンデンサCcお
よび抵抗Rcを通して、Rc・Cc積で定まる時定数
に対応した順方向バイアス電圧が印加され、
MOST Qcは低インピーダンス素子として動作す
る。従つて、トランジスタQ2の出力容量Coは
MOST Qcを通して急激に充電されるとともにト
ランジスタQ1に充分なベース電流が供給される。
すなわちトランジスタQ1をオフ状態からオン状
態に切替える入力信号の変化時点(つまりタイミ
ングt2)において、MOST Qcのゲートに順方向
電圧が印加されてMOST Qcが低インピーダンス
素子として動作する。そしてMOST Qcを通して
トランジスタQ1に対するバイアス電流が一時的
に増大する。その結果、トランジスタQ1が急激
にオン状態に切替ることとなり、出力電圧Voは
タイミングt2において急激に立上がる。そしてそ
の出力電圧Voが+Va1に達してからMOST Qcは
ノーマリオン状態となつて高インピーダンス素子
として動作し、その後は高インピーダンスとなつ
たMOST Qcを通してトランジスタQ1のベース
にベース電流が供給され、出力電圧Voは+Va1
維持される。つまり前記MOST Qcは、トランジ
スタQ1がオフ状態からオン状態に切替るタイミ
ングにおいて一時的に低インピーダンス素子とし
て動作し、トランジスタQ1がオフ状態の場合な
らびにトランジスタQ2がオン状態の場合には高
インピーダンス素子として動作することになる。
かくして、回路内での消費電力を増大させること
なく出力電圧波形前縁部のなまりを防止すること
ができ、シヤープな出力パルス電圧を得ることが
可能となるのである。
Now, in such a circuit configuration, the input signal voltage shown in FIG. 4 Vi is input to the signal input terminal 3. Now, when the input signal voltage Vi switches from OV to “H” level at timing t1 , the transistor
At the same time as Q 2 turns on, transistor Q 1 turns off and the output voltage Vo becomes as shown in Figure 4 Vo.
Become an OV. At this time, capacitor Cc and resistor Rc are connected to the gate of MOST Qc at timing t1 .
A bias voltage corresponding to the time constant determined by the product of the resistor Rc and the capacitor Cc is applied through the resistor Rc, but since this bias voltage acts as a reverse bias on the MOST Qc, the MOST Qc is temporarily turned off. becomes. And after that
Since the gate-source voltage of MOST Qc becomes OV and it operates as a high impedance element,
The current flowing from MOST Qc to ground through transistor Q2 becomes extremely small. Next, at timing t2 , when the input signal voltage Vi switches from the "H" level to OV, the transistor Q2 turns off and at the same time the transistor Q1 turns on. At this time, a forward bias voltage corresponding to a time constant determined by the product of Rc and Cc is applied to the gate of MOST Qc through a capacitor Cc and a resistor Rc.
MOST Qc operates as a low impedance element. Therefore, the output capacitance Co of transistor Q2 is
It is rapidly charged through MOST Qc and sufficient base current is supplied to transistor Q1 .
That is, at the time of change of the input signal that switches the transistor Q 1 from the off state to the on state (that is, timing t 2 ), a forward voltage is applied to the gate of the MOST Qc, and the MOST Qc operates as a low impedance element. Then, the bias current to transistor Q1 increases temporarily through MOST Qc. As a result, the transistor Q1 suddenly switches to the on state, and the output voltage Vo suddenly rises at timing t2 . After the output voltage Vo reaches +V a1 , MOST Qc becomes a normally on state and operates as a high impedance element, and after that, the base current is supplied to the base of transistor Q 1 through MOST Qc, which has become high impedance. Output voltage Vo is maintained at +V a1 . In other words, the MOST Qc temporarily operates as a low impedance element at the timing when the transistor Q1 switches from the off state to the on state, and operates as a high impedance element when the transistor Q1 is off and when the transistor Q2 is on. It will operate as an impedance element.
In this way, it is possible to prevent the front edge of the output voltage waveform from becoming rounded without increasing power consumption within the circuit, and it is possible to obtain a sharp output pulse voltage.

次に第5図は本発明によるパルス増幅回路の他
の実施例の構成を示す図であり、電圧+Vccが印
加された端子2と電圧−Va1が印加された端子1
との間にトランジスタQ1およびQ2がダイオード
Diを介して直列接続される。そしてトランジス
タQ1のベースは信号入力端子3に接続される。
またトランジスタQ2のベースはトランジスタQ1
のコレクタに接続されるとともにMOST Qc(ノ
ーマリオン形電界効果トランジスタ)を介してバ
イアス電圧−Va2が印加された端子4に接続され
る。このMOST Qcはノーマリオン形のnチヤン
ネルデイプレツシヨン形絶縁ゲート電界効果トラ
ンジスタで構成する。そしてそのMOST Qcのゲ
ートは抵抗RcおよびコンデンサCcを介して信号
入力端子3に接続される。またトランジスタQ2
のエミツタは出力端子5に接続され、その出力端
子5には容量性負荷CLが接続される。このよう
な構成において、信号入力端子3に第6図Viで
示した入力信号電圧が入力される。いま入力信号
電圧Viがタイミングt1において“H”レベルから
0Vに切替るとトランジスタQ1がオンに切替ると
同時にトランジスタQ2はオフとなり、第6図Vo
で示したように出力電圧Voは+Vccに切替る。
そしてMOST Qcはタイミングt1〜t2の期間中高
インピーダンス素子として動作する。次にタイミ
ングt2において入力信号電圧ViがOVから“H”
レベルに切替るとトランジスタQ1がオフに切替
ると同時にトランジスタQ2がオンとなり、第6
図Voで示すように出力電圧Voは+Vccから−
Va1に切替る。この際、MOST Qcのゲートには
コンデンサCcおよび抵抗Rcを通して順方向バイ
アス電圧が印加されて、一時的に低インピーダン
ス素子として動作する。そしてトランジスタQ1
の出力容量Coは低インピーダンスとなつた
MOST Qcを通して急激に充電されるとともにト
ランジスタQ2のベースに充分なベース電流が供
給されてトランジスタQ2は急激にオフ状態から
オン状態に切替る。そして出力電圧Voが+Vcc
から−Va1に急激に切替つた後、MOST Qcは高
インピーダンス素子として動作し、そのMOST
Qcを通してトランジスタQ2にベース電流が供給
されて出力電圧Voは−Va1を維持する。すなわち
本実施例においても、前記MOST Qcは、トラン
ジスタQ2がオフ状態からオン状態に切替るタイ
ミングにおいて一時的に低インピーダンス素子と
して動作し、トランジスタQ2がオフ状態ならび
にトランジスタQ1がオン状態の場合には高イン
ピーダンス素子として動作することとなり、その
結果、回路内での消費電力を増大させることな
く、出力電圧波形前縁部のなまりを防止すること
ができるのである。
Next, FIG. 5 is a diagram showing the configuration of another embodiment of the pulse amplification circuit according to the present invention, in which terminal 2 to which voltage +Vcc is applied and terminal 1 to which voltage -V a1 is applied.
Transistors Q 1 and Q 2 are diodes between
Connected in series via Di. The base of transistor Q 1 is connected to signal input terminal 3 .
Also, the base of transistor Q 2 is the base of transistor Q 1
It is also connected to the terminal 4 to which the bias voltage -V a2 is applied via a MOST Qc (normally-on field effect transistor). This MOST Qc is composed of a normally-on type n-channel depletion type insulated gate field effect transistor. The gate of MOST Qc is connected to signal input terminal 3 via resistor Rc and capacitor Cc. Also transistor Q 2
The emitter of is connected to the output terminal 5, and the capacitive load C L is connected to the output terminal 5. In such a configuration, the input signal voltage shown in FIG. 6 Vi is input to the signal input terminal 3. Now, the input signal voltage Vi changes from “H” level at timing t1 .
When switching to 0V, transistor Q 1 turns on and at the same time transistor Q 2 turns off, and as shown in Figure 6 Vo
As shown, the output voltage Vo switches to +Vcc.
Then, MOST Qc operates as a high impedance element during the period from timing t1 to t2 . Next, at timing t2 , the input signal voltage Vi changes from OV to “H”
When switching to level, transistor Q 1 switches off and at the same time transistor Q 2 turns on, and the sixth
As shown in the figure Vo, the output voltage Vo changes from +Vcc to -
Switch to V a1 . At this time, a forward bias voltage is applied to the gate of MOST Qc through capacitor Cc and resistor Rc, and it temporarily operates as a low impedance element. and transistor Q 1
The output capacitance Co has become low impedance.
The transistor Q2 is rapidly charged through MOST Qc and a sufficient base current is supplied to the base of the transistor Q2 , so that the transistor Q2 suddenly switches from the off state to the on state. And the output voltage Vo is +Vcc
After abruptly switching from to −V a1 , MOST Qc behaves as a high impedance element and its MOST
The base current is supplied to the transistor Q2 through Qc, and the output voltage Vo is maintained at −V a1 . That is, in this embodiment as well, the MOST Qc temporarily operates as a low impedance element at the timing when the transistor Q 2 switches from the off state to the on state, and when the transistor Q 2 is in the off state and the transistor Q 1 is in the on state. In this case, it operates as a high impedance element, and as a result, it is possible to prevent the front edge of the output voltage waveform from becoming rounded without increasing power consumption within the circuit.

なお前述の実施例ではスイツチング素子Q1
よびQ2を1個のバイポーラトランジスタで構成
した場合について説明したが、1個に限らず複数
個の組合せでスイツチング素子を構成することも
できるし、またバイポーラトランジスタ以外に例
えば電界効果トランジスタやサイリスタ等のその
他のスイツチング素子を用いることも勿論可能で
ある。さらにまた、本発明は電源端子1とバイア
ス電源用端子4とを別々に設けることに限定され
るものではなく、前記端子をいずれか一方の端子
に共通接続して共通の電源を用いることも勿論可
能である。
In the above embodiment, the switching elements Q 1 and Q 2 were constructed from one bipolar transistor, but the switching element can also be constructed from a combination of not only one bipolar transistor, but also a combination of bipolar transistors. It is of course possible to use other switching elements other than transistors, such as field effect transistors and thyristors. Furthermore, the present invention is not limited to separately providing the power supply terminal 1 and the bias power supply terminal 4, and it goes without saying that the terminals may be commonly connected to one of the terminals to use a common power supply. It is possible.

(f) 発明の効果 以上の説明から明らかなように、本発明によれ
ば回路内の消費電力の増大を招くことなくシヤー
プな出力パルス電圧波形が得られるので、多数の
パルス増幅回路を容易に集積化することが可能と
なり、その実用的効果は大である。
(f) Effects of the Invention As is clear from the above explanation, according to the present invention, a sharp output pulse voltage waveform can be obtained without increasing the power consumption in the circuit, so that it is possible to easily construct a large number of pulse amplification circuits. It becomes possible to integrate the device, and its practical effects are great.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のパルス増幅回路の構成を示す
図、第2図は第1図における入力電圧波形と出力
電圧波形を示す図、第3図は本発明によるパルス
増幅回路の1例構成を示す図、第4図は第3図に
おける入力電圧波形と出力電圧波形を示す図、第
5図は本発明によるパルス増幅回路のその他の実
施例の構成を示す図、第6図は第5図における入
力電圧波形と出力電圧波形を示す図である。 図において、1および2は電源端子、3は信号
入力端子、4はバイアス電源用端子、5は出力端
子、Q1およびQ2はスイツチング素子、Qcは電界
効果トランジスタをそれぞれ示す。
FIG. 1 is a diagram showing the configuration of a conventional pulse amplification circuit, FIG. 2 is a diagram showing the input voltage waveform and output voltage waveform in FIG. 1, and FIG. 3 is a diagram showing the configuration of an example of the pulse amplification circuit according to the present invention. 4 is a diagram showing the input voltage waveform and output voltage waveform in FIG. 3, FIG. 5 is a diagram showing the configuration of another embodiment of the pulse amplification circuit according to the present invention, and FIG. FIG. 3 is a diagram showing an input voltage waveform and an output voltage waveform. In the figure, 1 and 2 are power supply terminals, 3 is a signal input terminal, 4 is a bias power supply terminal, 5 is an output terminal, Q 1 and Q 2 are switching elements, and Qc is a field effect transistor, respectively.

Claims (1)

【特許請求の範囲】 1 2つの電源端子間に1対のスイツチング素子
を直列接続し、かつ一方のスイツチング素子の入
力電極を信号入力端子に接続し、他方のスイツチ
ング素子の入力電極をバイアス電源および一方の
スイツチング素子の出力電極にそれぞれ接続して
なる回路構成において、 上記他方のスイツチング素子の入力電極とバイ
アス電源との間にノーマリオン形電界効果トラン
ジスタを接続し、該電界効果トランジスタの制御
電極に上記他方のスイツチング素子をオンするた
めの入力信号の変化時点で順方向バイアスを印加
することにより当該電界効果トランジスタを通し
て他方のスイツチング素子に対するバイアス電流
を一時的に増大せしめるようにした ことを特徴とするパルス増幅回路。
[Claims] 1. A pair of switching elements is connected in series between two power supply terminals, and the input electrode of one switching element is connected to a signal input terminal, and the input electrode of the other switching element is connected to a bias power supply and In a circuit configuration in which the output electrodes of one switching element are connected to each other, a normally-on field effect transistor is connected between the input electrode of the other switching element and the bias power supply, and the control electrode of the field effect transistor is connected to the input electrode of the other switching element. A bias current to the other switching element is temporarily increased through the field effect transistor by applying a forward bias at the time of change of the input signal for turning on the other switching element. Pulse amplification circuit.
JP57123937A 1982-07-15 1982-07-15 Pulse amplifying circuit Granted JPS5915328A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57123937A JPS5915328A (en) 1982-07-15 1982-07-15 Pulse amplifying circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57123937A JPS5915328A (en) 1982-07-15 1982-07-15 Pulse amplifying circuit

Publications (2)

Publication Number Publication Date
JPS5915328A JPS5915328A (en) 1984-01-26
JPH0444444B2 true JPH0444444B2 (en) 1992-07-21

Family

ID=14873042

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57123937A Granted JPS5915328A (en) 1982-07-15 1982-07-15 Pulse amplifying circuit

Country Status (1)

Country Link
JP (1) JPS5915328A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0638578B2 (en) * 1988-08-08 1994-05-18 株式会社日立製作所 Semiconductor integrated circuit device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5090277A (en) * 1973-12-11 1975-07-19
JPS54108563A (en) * 1978-02-15 1979-08-25 Toshiba Corp Switching circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5090277A (en) * 1973-12-11 1975-07-19
JPS54108563A (en) * 1978-02-15 1979-08-25 Toshiba Corp Switching circuit

Also Published As

Publication number Publication date
JPS5915328A (en) 1984-01-26

Similar Documents

Publication Publication Date Title
US3988617A (en) Field effect transistor bias circuit
US5019729A (en) TTL to CMOS buffer circuit
US6753708B2 (en) Driver circuit connected to pulse shaping circuitry and method of operating same
US3943380A (en) Keyed comparator
US4023122A (en) Signal generating circuit
KR930007794B1 (en) Circuit arrangement operable for mos fet connected to source
KR920005356B1 (en) Output circuit
KR920009031B1 (en) Driver circuit
JPH0763140B2 (en) Gate circuit
JPH0869577A (en) Driving controller
US5864245A (en) Output circuit with overvoltage protection
JPH0444444B2 (en)
JPS5915327A (en) Pulse amplifying circuit
JP2944277B2 (en) Buffer circuit
JP2871902B2 (en) Current cell circuit
JP2853280B2 (en) Output circuit
KR960001792B1 (en) Output circuit capable of outing level shifted output signal
JPH0697796A (en) Power-on reset circuit
JPS6347008B2 (en)
JPH03248619A (en) Semiconductor output circuit
JP3024155B2 (en) Inverter circuit
JPS5821920A (en) Pulse amplifying circuit
JPH0325968B2 (en)
JPH0286213A (en) Analog switch circuit
JPS585031A (en) Logical element