JP5911467B2 - 映像表示装置 - Google Patents

映像表示装置 Download PDF

Info

Publication number
JP5911467B2
JP5911467B2 JP2013254799A JP2013254799A JP5911467B2 JP 5911467 B2 JP5911467 B2 JP 5911467B2 JP 2013254799 A JP2013254799 A JP 2013254799A JP 2013254799 A JP2013254799 A JP 2013254799A JP 5911467 B2 JP5911467 B2 JP 5911467B2
Authority
JP
Japan
Prior art keywords
data
signal
channel
video
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013254799A
Other languages
English (en)
Other versions
JP2014115656A (ja
Inventor
▲ヒョン▼ 宰 李
▲ヒョン▼ 宰 李
Original Assignee
エルジー ディスプレイ カンパニー リミテッド
エルジー ディスプレイ カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー ディスプレイ カンパニー リミテッド, エルジー ディスプレイ カンパニー リミテッド filed Critical エルジー ディスプレイ カンパニー リミテッド
Publication of JP2014115656A publication Critical patent/JP2014115656A/ja
Application granted granted Critical
Publication of JP5911467B2 publication Critical patent/JP5911467B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Description

本発明は、画素配置構造が異なる様々な形態の映像表示パネルを単一の駆動集積回路を用いて駆動させることによって、駆動集積回路の設計及び開発コストと製品の製造コストを節減することができる映像表示装置及びその駆動方法に関する。
近年、パーソナルコンピュータ、携帯用タブレット端末機、ノートパソコン及び各種情報機器のモニターなどの映像表示装置として、軽量薄型の平板表示装置(Flat Panel Display)が主に使用されている。このような平板表示装置としては、有機発光ダイオード表示装置(Organic Light Emitting Diode Display)、液晶表示装置(Liquid Crystal Display)、プラズマ表示パネル(Plasma Display Panel)、電界放出表示装置(Field Emission Display)などがある。
平板表示装置は、複数の画素セルが配列された映像表示パネル、及び映像表示パネルを駆動する駆動集積回路を備えており、該駆動集積回路により映像表示パネルに映像が表示される。例えば、有機発光ダイオード表示装置は、有機発光ダイオードに供給される電流のレベルを調節する画素回路が画素セルにそれぞれ配置されて映像表示パネルが構成され、駆動集積回路により映像表示パネルに映像が表示される。
最近、タブレット移動通信機器や各種モバイル通信機器に主に使用される映像表示パネルには様々な画素配置構造が要求されている。例えば、高解像度を実現するために、赤色(R)、緑色(G)、青色(B)の画素がRGBG又はBGRGなどの順序で反復配列されるPenTile(登録商標)構造の画素配置が要求されることがあり、文字の可読性や使用者の要求条件によっては、赤色(R)、緑色(G)、青色(B)の画素がRGB又はBGRの順序で反復配列される画素配置構造が要求されることもある。
しかしながら、従来は、画素配置構造がそれぞれ異なる映像表示パネル別に、その表示パネルを駆動する駆動集積回路を個別に適用するしかなく、駆動集積回路の設計及び開発に高いコストがかかってきた。すなわち、RGBG若しくはBGRGなどの順序又はRGB若しくはBGRの順序で反復配列されたそれぞれの映像表示パネル別に、その表示パネルを駆動する駆動集積回路を個別に適用する必要があるため、製品の開発コスト及び製造コストが増加するという問題があった。
特開2013−122588号公報
本発明は上記の問題を解決することを目的とするものであり、画素配置構造が異なる様々な形態の映像表示パネルを、単一の駆動集積回路を用いて駆動することによって、駆動集積回路の設計及び開発コストと製品の製造コストを節減することができる映像表示装置及びその駆動方法に関する。
上記の目的を達成するための本発明の実施例に係る映像表示装置は、複数の画素領域を備え、映像を表示する表示パネルと、該表示パネルのデータラインのうち、互いに隣接するデータラインに交互に供給されるように映像信号を生成し、前記表示パネルの画素配置構造に応じて前記映像信号の出力チャンネルを変えて出力するデータ駆動部と、前記複数のデータラインのうち、互いに隣接するデータラインに交互に前記映像信号が供給されるように、それぞれのデータラインを交互に選択して前記データ駆動部の出力チャンネルに電気的に接続させるデータスイッチング部と、外部から入力された映像データを整列して前記データ駆動部に供給するとともに、第1及び第2選択信号とチャンネル変更信号及びデータ制御信号をそれぞれ生成して前記データスイッチング部とデータ駆動部の動作をそれぞれ制御するタイミング制御部とを備えることを特徴とする。
前記データ駆動部は、前記タイミング制御部から入力される映像データを順次サンプリングして1水平ライン分のデータを同時に出力する複数の第1ラッチ部、前記複数の第1ラッチ部から入力される1水平ライン分のデータのうち、互いに隣接する画素のデータを1/2水平期間単位に分けて順次出力する複数の第2ラッチ部、赤色及び緑色階調レベルを同一に細分化した第1ガンマ電圧セットを用いて、前記複数の第2ラッチ部から入力される赤色及び緑色の映像データをアナログ映像信号に変換して出力するRG_DAC(RG_Digital Analog Converter)、青色階調レベルを細分化した第2ガンマ電圧セットを用いて、前記複数の第2ラッチ部から入力される青色映像データをアナログ映像信号に変換して出力するB_DAC(B_Digital Analog Converter)、前記RG_DAC及びB_DACからそれぞれ入力される映像信号を増幅して出力する複数の出力バッファー、及び前記表示パネルの画素配置構造に応じて変更されて供給される前記チャンネル変更信号に応答して前記各出力バッファーから供給される映像信号の出力チャンネルを変えて出力するチャンネルスイッチング部を備えることを特徴とする。
前記チャンネルスイッチング部は、前記チャンネル変更信号に応答して3i−2番目の出力バッファーからの映像信号を3i−2番目の出力チャンネルに供給する第1スイッチ、前記チャンネル変更信号に応答して3i番目の出力バッファーからの映像信号を3i−2番目の出力チャンネルに供給する第2スイッチ、前記チャンネル変更信号に応答して3i−2番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する第3スイッチ、前記チャンネル変更信号に応答して3i−1番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する第4スイッチ、前記チャンネル変更信号に応答して3i番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する第5スイッチ、前記チャンネル変更信号に応答して3i−1番目の出力バッファーからの映像信号を3i番目の出力チャンネルに供給する第6スイッチ、及び前記チャンネル変更信号に応答して3i番目の出力バッファーからの映像信号を3i番目の出力チャンネルに供給する第7スイッチを備えることを特徴とする。
前記データスイッチング部は、6i−4番目、6i−3番目、6i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第2選択信号に応じて、前記6i−4番目、6i−3番目、6i−1番目のデータラインのそれぞれをそれに対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子、及び6i−5番目、6i−2番目、6i番目のデータラインとそれにそれぞれ対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第1選択信号に応じて、前記6i−5番目、6i−2番目、6i番目のデータラインのそれぞれをそれに対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子を備えることを特徴とする。
前記タイミング制御部は、前記表示パネルの画素がRGBの順に反復配列された場合に、前記1水平期間のうち1/2期間や奇数フレーム期間には、前記チャンネルスイッチング部の第1、第4、第7スイッチがターン−オンされるように前記チャンネル変更信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、前記チャンネルスイッチング部の第1、第5、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給し、前記タイミング制御部は、前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給することを特徴とする。
前記データスイッチング部は、6i−4番目、6i−2番目、6i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第2選択信号に応じて、前記6i−4番目、6i−2番目、6i−1番目のデータラインをそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子、及び6i−5番目、6i−3番目、6i番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第1選択信号に応じて、前記6i−5番目、6i−3番目、6i番目のデータラインをそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子を備えることを特徴とする。
前記表示パネルの画素がBGRの順に反復配列された場合に、前記タイミング制御部は、1水平期間のうち1/2期間や奇数フレーム期間には、前記チャンネルスイッチング部の第2、第3、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、前記チャンネルスイッチング部の第1、第5、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給し、前記タイミング制御部は、前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給することを特徴とする。
前記データスイッチング部は、4i−2番目、4i番目のデータラインとそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第2選択信号に応じて、前記4i−2番目、4i番目のデータラインをそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子、及び4i−3番目、4i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第1選択信号に応じて、4i−3番目、4i−1番目のデータラインをそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子を備えることを特徴とする。
前記表示パネルの画素がRGBGの順序、BGRGの順序、又はRGRGとBGBGとを組み合わせた順序で反復配列された場合に、前記タイミング制御部は、奇数番目の水平期間のうち1/2期間には前記チャンネルスイッチング部の第1、第7スイッチがターン−オンされるようにチャンネル変更信号を生成し、前記奇数番目の水平期間のうち残り1/2期間には前記チャンネルスイッチング部の第1、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成し、偶数番目の水平期間のうち1/2期間には前記チャンネルスイッチング部の第2、第6スイッチがターン−オンされるようにチャンネル変更信号を生成し、前記偶数番目の水平期間のうち残り1/2期間には前記チャンネルスイッチング部の第1、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給し、前記タイミング制御部は、1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給することを特徴とする。
また、上記の目的を達成するための本発明の実施例に係る映像表示装置の駆動方法は、データ駆動部を用いて、映像を表示する表示パネルのデータラインのうち、互いに隣接するデータラインに交互に供給されるように映像信号を生成し、前記表示パネルの画素配置構造に応じて前記映像信号の出力チャンネルを変えて出力する段階と、データスイッチング部を用いて、前記複数のデータラインのうち、互いに隣接するデータラインに交互に前記映像信号が供給されるように、それぞれのデータラインを交互に選択して前記データ駆動部の出力チャンネルに電気的に接続させる段階と、外部から入力された映像データを整列して前記データ駆動部に供給するとともに、第1及び第2選択信号とチャンネル変更信号及びデータ制御信号をそれぞれ生成して前記データスイッチング部とデータ駆動部の動作をそれぞれ制御する段階とを備えることを特徴とする。
前記映像信号の出力チャンネルを変えて出力する段階は、前記映像データを順次サンプリングして1水平ライン分のデータを同時に出力する段階と、前記1水平ライン分のデータのうち、互いに隣接する画素のデータを1/2水平期間単位に分けて順次出力する段階と、赤色及び緑色階調レベルを同一に細分化した第1ガンマ電圧セットを用いて、前記1/2水平期間単位に分けて入力された赤色及び緑色の映像データをアナログ映像信号に変換して出力する段階と、青色階調レベルを細分化した第2ガンマ電圧セットを用いて、前記1/2水平期間単位に分けて入力された青色映像データをアナログ映像信号に変換して出力する段階と、前記変換されたアナログ映像信号を増幅して出力する段階と、前記表示パネルの画素配置構造に応じて変更されて供給される前記チャンネル変更信号に応じて、チャンネルスイッチング部を用いて、前記増幅された各映像信号の出力チャンネルを変えて出力する段階とを備えることを特徴とする。
前記各映像信号の出力チャンネルを変えて出力する段階は、第1スイッチを用いて、前記チャンネル変更信号に応じて、3i−2番目の出力バッファーからの映像信号を3i−2番目の出力チャンネルに供給する段階と、第2スイッチを用いて、前記チャンネル変更信号に応じて、3i番目の出力バッファーからの映像信号を3i−2番目の出力チャンネルに供給する段階と、第3スイッチを用いて、前記チャンネル変更信号に応じて、3i−2番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する段階と、第4スイッチを用いて、前記チャンネル変更信号に応じて、3i−1番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する段階と、第5スイッチを用いて、前記チャンネル変更信号に応じて、3i番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する段階と、第6スイッチを用いて、前記チャンネル変更信号に応じて、3i−1番目の出力バッファーからの映像信号を3i番目の出力チャンネルに供給する段階と、第7スイッチを用いて、前記チャンネル変更信号に応じて3i番目の出力バッファーからの映像信号を3i番目の出力チャンネルに供給する段階とを備えることを特徴とする。
前記データラインを前記映像信号出力チャンネルにそれぞれ接続させる段階は、6i−4番目、6i−3番目、6i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられた複数の第1スイッチング素子を用いて、前記第2選択信号に応じて、前記6i−4番目、6i−3番目、6i−1番目のデータラインのそれぞれをそれに対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる段階と、6i−5番目、6i−2番目、6i番目のデータラインとそれにそれぞれ対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられた複数の第2スイッチング素子を用いて、前記第1選択信号に応じて、前記6i−5番目、6i−2番目、6i番目のデータラインのそれぞれをそれに対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる段階とを備えることを特徴とする。
前記データスイッチング部とデータ駆動部の動作をそれぞれ制御する段階は、前記表示パネルの画素がRGBの順に反復配列された場合に、前記1水平期間のうち1/2期間や奇数フレーム期間には、前記チャンネルスイッチング部の第1、第4、第7スイッチがターン−オンされるように前記チャンネル変更信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、前記チャンネルスイッチング部の第1、第5、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給する段階と、前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間にはターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給する段階とを備えることを特徴とする。
前記データラインを前記映像信号出力チャンネルにそれぞれ接続させる段階は、6i−4番目、6i−2番目、6i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられた複数の第1スイッチング素子を用いて、前記第2選択信号に応じて、前記6i−4番目、6i−2番目、6i−1番目のデータラインをそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる段階と、6i−5番目、6i−3番目、6i番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられた複数の第2スイッチング素子を用いて、前記第1選択信号に応じて、前記6i−5番目、6i−3番目、6i番目のデータラインをそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる段階とを備えることを特徴とする。
前記データスイッチング部とデータ駆動部の動作をそれぞれ制御する段階は、前記表示パネルの画素がBGRの順に反復配列された場合に、1水平期間のうち1/2期間や奇数フレーム期間には、前記チャンネルスイッチング部の第2、第3、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、前記チャンネルスイッチング部の第1、第5、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給する段階と、前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給する段階と、を具備することを特徴とする。
前記データラインを前記映像信号出力チャンネルにそれぞれ接続させる段階は、4i−2番目、4i番目のデータラインとそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられた複数の第1スイッチング素子を用いて、前記第2選択信号に応じて、前記4i−2番目、4i番目のデータラインをそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる段階と、4i−3番目、4i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられた複数の第2スイッチング素子を用いて、前記第1選択信号に応じて、4i−3番目、4i−1番目のデータラインをそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる段階とを備えることを特徴とする。
前記データスイッチング部とデータ駆動部の動作をそれぞれ制御する段階は、前記表示パネルの画素がRGBGの順序、BGRGの順序、又はRGRGとBGBGとを組み合わせた順序で反復配列された場合に、奇数番目の水平期間のうち1/2期間には前記チャンネルスイッチング部の第1、第7スイッチがターン−オンされるようにチャンネル変更信号を生成し、前記奇数番目の水平期間のうち残り1/2期間には前記チャンネルスイッチング部の第1、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成し、偶数番目の水平期間のうち1/2期間には前記チャンネルスイッチング部の第2、第6スイッチがターン−オンされるようにチャンネル変更信号を生成し、前記偶数番目の水平期間のうち残り1/2期間には前記チャンネルスイッチング部の第1、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給する段階と、前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給する段階とを備えることを特徴とする。
上記のような様々な技術的特徴を有する本発明の実施例に係る映像表示装置及びその駆動方法は、画素配置構造が異なる様々な形態の映像表示パネルを単一の駆動集積回路を用いて駆動することによって、駆動集積回路の設計及び開発コストと製品の製造コストを節減させることができる。
また、映像表示パネルのデータラインに交互に選択供給される映像信号の電圧レベルが歪まないようにすることによって、表示画質の低下を防止し、その信頼性を向上させることができる。
本発明の実施例に係る有機発光ダイオード表示装置を示す構成ブロック図である。 図1に示したデータ駆動部及びデータスイッチング部の第1実施例を示す構成回路図である。 図2に示したデータ駆動部、データスイッチング部及び各データラインの駆動方法を説明するためのタイミング図である。 図1に示したデータ駆動部及びデータスイッチング部の第2実施例を示す構成回路図である。 図4に示したデータ駆動部、データスイッチング部及び各データラインの駆動方法を説明するためのタイミング図である。 図1に示したデータ駆動部及びデータスイッチング部の第3実施例を示す構成回路図である。 図6に示したデータ駆動部、データスイッチング部及び各データラインの駆動方法を説明するためのタイミング図である。
以下、上記のような特徴を有する本発明の実施例に係る映像表示装置及びその駆動方法を、添付の図面を参照して詳しく説明する。本発明の映像表示装置としては、液晶表示装置、電界放出表示装置、プラズマディスプレイパネルなどが挙げられるが、以下では、説明の便宜上、有機発光ダイオード表示装置を取り上げて本発明の様々な実施例を説明する。
図1は、本発明の実施例に係る有機発光ダイオード表示装置を示す構成ブロック図である。
図1に示す有機発光ダイオード表示装置は、複数の画素P領域を備え、映像を表示する表示パネル1と、表示パネル1のゲートラインGL1〜GLnを駆動するゲート駆動部2と、表示パネル1のデータラインDL1〜DLmのうち、互いに隣接するデータラインに交互に供給されるように映像信号を生成し、表示パネル1の画素P配置構造に応じて映像信号の出力チャンネルCH1〜CHnを変えて出力するデータ駆動部3と、表示パネル1の電源ラインPL1〜PLmに第1及び第2電源信号VDD、GNDを供給する電源供給部4と、複数のデータラインDL1〜DLmのうち、互いに隣接するデータラインに交互に映像信号が供給されるように、それぞれのデータラインを交互に選択してデータ駆動部3の出力チャンネルCH1〜CHnに電気的に接続させるデータスイッチング部10と、外部から入力された映像データRGBを整列してデータ駆動部3に供給するとともに、複数の選択信号SC、CS、チャンネル変更信号SWS及びゲート制御信号GVSをそれぞれ生成してデータスイッチング部10、データ駆動部3及びゲート駆動部2の動作をそれぞれ制御するタイミング制御部5と、を備えている。
映像表示パネル1は、複数の画素Pがそれぞれの画素領域にマトリクス状に配列されて映像を表示する。ここで、赤色(R)、緑色(G)、青色(B)の画素Pは、RGBG又はBGRGなどの順序で反復配列されることもあり、RGB又はBGRの順序で反復配列されることもある。
RGBG若しくはBGRGなどの順序、又はRGB若しくはBGRの順序で反復配列されたそれぞれの画素Pは、発光ダイオード(Light Emitting Diode)と、その発光ダイオードを独立して駆動するダイオード駆動回路と、を備える。具体的に、各画素Pは、一つのゲートラインGL、データラインDL、及び電源ラインPLに接続されたダイオード駆動回路と、ダイオード駆動回路と第2電源信号GNDとの間に接続された発光ダイオードと、を備える。
ダイオード駆動回路は、それぞれ接続されたデータラインDLからのアナログデータ信号、すなわち映像信号を発光ダイオードに供給しながらも、映像信号が充電されて発光状態を維持するようにする。
ゲート駆動部2は、タイミング制御部5からのゲート制御信号GVS、例えば、ゲートスタートパルス(GSP;Gate Start Pulse)及びゲートシフトクロック(GSC;Gate Shift Clock)に応答してゲートオン信号(例えば、ロー論理のゲート電圧)を順次生成し、ゲート出力イネーブル(GOE;Gate Output Enable)信号によってゲートオン信号のパルス幅を制御する。そして、ゲートオン信号をゲートラインGL1〜GLnに順次供給する。ここで、ゲートラインGL1〜GLnにゲートオン電圧が供給されない期間にはゲートオフ電圧(例えば、ハイ論理のゲート電圧)が供給される。
データ駆動部3は、タイミング制御部5からのデータ制御信号DVS、例えば、ソーススタート信号(SSP;Source Start Pulse)、ソースシフトクロック(SSC;Source Shift Clock)、ソース出力イネーブル(SOE;Source Output Enable)信号などを用いて、互いに隣接するデータラインDL1〜DLmが毎水平期間において交互に駆動されるように1/2水平周期ごとに1/2水平ライン分ずつ映像信号を生成する。具体的に、データ駆動部3は、SSCに応じて1/2水平ライン分ずつ入力されるデジタル映像データをラッチした後、ラッチされた映像データDataの階調値に基づいて所定レベルを持つガンマ電圧を選択することによって、互いに隣接するデータラインDL1〜DLmが1水平期間において交互に駆動されるように映像信号に変換する。そして、SOE信号に応答して、各ゲートラインGL1〜GLnにスキャンパルスが供給される1水平期間に、2画素分の映像信号を各出力チャンネルCH1〜CHnに供給する。この時、データ駆動部3は、表示パネル1の画素P配置構造に応じて、供給されるチャンネル変更信号SWSに応答して映像信号の出力チャンネルCH1〜CHnを変えて出力する。言い換えれば、データ駆動部3は、表示パネル1の画素P配置構造に対応するように、タイミング制御部5で生成されるチャンネル変更信号SWSを1/2水平期間単位に受信する。そして、1/2水平期間単位に受信したチャンネル変更信号SWSに応答して、1/2水平期間単位に映像信号の出力チャンネルCH1〜CHnを変えて出力する。
データスイッチング部10は、複数のスイッチング素子で構成された複数のマルチプレクサ回路を備えており、タイミング制御部5から入力される第1及び第2選択信号SC、CSに応じて、3i−2番目のデータライン(ここで、iは0以外の自然数)と3i−1番目のデータラインが互いに異なったフレーム期間に駆動されるように、3i−2番目又は3i−1番目のデータラインを交互にデータ駆動部3の映像信号出力チャンネルCH1〜CHnに電気的に接続させる。言い換えれば、データスイッチング部10は、第1選択信号CSに応答して、1/2水平期間に3i−2番目のデータラインをそれぞれ対応する映像信号出力チャンネルCH1〜CHnに電気的に接続させる。そして、残り1/2水平期間には第2選択信号SCに応答して、3i−1番目のデータラインをそれぞれ対応する映像信号出力チャンネルCH1〜CHnに電気的に接続させる。
タイミング制御部5は、互いに隣接するデータラインDL1〜DLmが少なくとも一つの水平期間内に交互に駆動されて映像を表示するように、外部からの映像データRGBを整列してデータ駆動部3に供給する。そして、外部からの同期信号DCLK、DE、Hsync、Vsyncを用いてゲート制御信号GCSとデータ制御信号DCSを生成してデータ駆動部34とゲート駆動部2をそれぞれ制御する。
特に、タイミング制御部5は、データ駆動部3で1/2水平期間単位に生成された映像信号が、表示パネル1の画素P配置構造にそれぞれ対応して出力されるように、1/2水平期間単位にチャンネル変更信号SWSを生成する。表示パネル1の各画素Pは、RGBG又はBGRGなどの順序で反復配列されていることもあり、RGB又はBGRの順序で反復配列されていることもある。そこで、タイミング制御部5は、データ駆動部3の映像信号が表示パネル1の画素P配置構造に対応して出力されるようにチャンネル変更信号SWSを生成する。そして、チャンネル変更信号SWSをデータ駆動部3に供給し、データ駆動部3が表示パネル1の画素P配置構造に応じて映像信号の出力チャンネルCH1〜CHnを変えて出力するように制御する。
また、タイミング制御部5は、データスイッチング部10が、互いに隣接するデータラインDL1〜DLmを交互に選択してデータ駆動部3の映像信号出力チャンネルCH1〜CHnに電気的に接続させるように、第1及び第2選択信号SC、CSを生成し、データスイッチング部10を制御する。この時、タイミング制御部5は、第1及び第2選択信号SC、CSの位相(例えば、論理レベル)が1/2水平期間単位に交互に変わるように生成してデータスイッチング部10に供給する。この時、タイミング制御部5は、第1及び第2選択信号SC、CSの位相(例えば、論理レベル)が1/2水平期間単位や、毎フレーム期間のうち映像表示期間単位に交互に変わるように生成してデータスイッチング部10に供給する。例えば、1/2水平期間や、毎フレーム期間のうち奇数フレームの映像表示期間には、ロー論理レベルの第1選択信号CSを生成する一方で、ハイ論理レベルの第2選択信号SCを生成する。そして、残り1/2水平期間や、毎フレーム期間のうち偶数フレームの映像表示期間には、ハイ論理レベルの第1選択信号CSを生成する一方で、ロー論理レベルの第2選択信号SCを生成する。
図2は、図1に示したデータ駆動部及びデータスイッチング部の第1実施例を示す構成回路図である。
図2に示すデータ駆動部3は、タイミング制御部5からの映像データDataを順次サンプリングして1ライン分のデータを同時に出力する複数の第1ラッチ部11、複数の第1ラッチ部11から入力される1ライン分のデータのうち、互いに隣接する画素のデータを1/2水平期間単位に分けて順次出力する複数の第2ラッチ部12、赤色(R)及び緑色(G)の階調レベルを細分化した第1ガンマ電圧セットRG_Gammaを用いて、複数の第2ラッチ部12から入力される赤色と緑色の映像データをアナログ映像信号に変換して出力するRG_DAC(RG_Digital Analog Converter)13、青色(B)の階調レベルを細分化した第2ガンマ電圧セットB_Gammaを用いて、複数の第2ラッチ部12から入力される青色の映像データをアナログ映像信号に変換して出力するB_DAC(B_Digital Analog Converter)14、RG_DAC13及びB_DAC14からそれぞれ入力される映像信号を増幅して出力する複数の出力バッファー15、及び表示パネル1の画素P配置構造に応じて変更されて供給されるチャンネル変更信号SWSに応答して、各出力バッファー15から供給される映像信号の出力チャンネルCH1〜CHnを変えて出力するチャンネルスイッチング部16を備えている。
複数の第1ラッチ部11は、タイミング制御部5から供給される映像データDataを順次サンプリングして1水平ライン分ずつ保存し、保存された1水平ライン分の映像データを複数の第2ラッチ部12に同時に出力する。
複数の第2ラッチ部12は、複数の第1ラッチ部11からそれぞれ入力される1ライン分のデータのうち、互いに隣接する画素のデータを1/2水平期間単位に分けて保存し、保存された1/2水平期間単位の映像データを、その出力端に配置されたRG_DAC13又はB_DAC14に順次供給する。
RG_DAC13は、赤色(R)及び緑色(G)の階調レベルを細分化した第1ガンマ電圧セットRG_Gammaを用いて、第2ラッチ部12からそれぞれ入力される赤色及び緑色の映像データをアナログ映像信号に変換する。すなわち、赤色及び緑色の映像データを、単一のRG_DAC13を用いて赤色及び緑色の映像信号に変換して出力する。このとき、RG_DAC13は、1/2水平期間単位に分けて赤色及び緑色の映像データを変換して出力する。
B_DAC14は、青色(B)の階調レベルを細分化した第2ガンマ電圧セットB_Gammaを用いて、複数の第2ラッチ部12から入力される青色映像データをアナログ映像信号に変換して出力する。青色の映像データは、赤色及び緑色とは違い、青色の階調レベルを細分化した第2ガンマ電圧セットB_Gammaを別個に用いてアナログ映像信号に変換して出力する。
チャンネルスイッチング部16は、備えられている表示パネル1の画素P配置構造に応じてタイミング制御部5から変更されて供給されるチャンネル変更信号SWSに応答して、それぞれの出力バッファー15から供給される映像信号の出力チャンネルCH1〜CHnを変えて出力する。そのために、チャンネルスイッチング部16は、チャンネル変更信号SWSに応答して3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給する第1スイッチS1、チャンネル変更信号SWSに応答して3i番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給する第2スイッチS2、チャンネル変更信号SWSに応答して3i−2番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給する第3スイッチS3、チャンネル変更信号SWSに応答して3i−1番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給する第4スイッチS4、チャンネル変更信号SWSに応答して3i番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給する第5スイッチS5、チャンネル変更信号SWSに応答して3i−1番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する第6スイッチS6、及びチャンネル変更信号SWSに応答して3i番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する第7スイッチS7を備えている。
第1乃至第7スイッチS1〜S7のそれぞれは、複数のチャンネル変更信号SWSのうち、一つずつの変更信号をそれぞれ受信する。そして、それぞれ受信したチャンネル変更信号SWSの論理レベル(例えば、ロー又はハイレバル)に従ってターン−オン又はターン−オフされる。例えば、第1乃至第7スイッチS1〜S7は、NMOSやPMOSトランジスタで構成されるとよい。このような第1乃至第7スイッチS1〜S7のそれぞれは1/2水平期間単位に入力されるチャンネル変更信号SWSの論理レベルによってそれぞれターン−オン又はターン−オフされ、それぞれの出力バッファー15から供給される映像信号の出力チャンネルCH1〜CHnを変えて出力する。
図2のデータスイッチング部10は、6i−4番目、6i−3番目、6i−1番目のデータラインとそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、第2選択信号SCに応じて、6i−4番目、6i−3番目、6i−1番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子TS1、及び6i−5番目、6i−2番目、6i番目のデータラインとそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、第1選択信号CSに応じて、6i−5番目、6i−2番目、6i番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子TS2を備えている。
複数の第1スイッチング素子TS1と複数の第2スイッチング素子TS2はNMOSトランジスタで構成されても、PMOSトランジスタで構成されてもよいが、本発明の実施例は、複数の第1及び第2スイッチング素子TS1、TS2がPMOSトランジスタで構成された場合を取り上げて説明する。この場合、複数の第1スイッチング素子TS1のそれぞれは、第2選択信号SCがロー論理レベルで供給される期間にのみターン−オンされ、6i−4番目、6i−3番目、6i−1番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる。そして、複数の第2スイッチング素子TS2のそれぞれは、第1選択信号CSがロー論理レベルで供給される期間にのみターン−オンされ、6i−5番目、6i−2番目、6i番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる。
表示パネル1の画素がRGBの順に反復配列された場合においては、赤色画素列はいずれも、同一の1/2水平期間やフレーム期間に赤色映像を表示するものの、緑色画素列とは異なる1/2水平期間やフレーム期間に映像を表示し、緑色画素列もいずれも、同様に、同一の1/2水平期間やフレーム期間に緑色映像を表示するものの、赤色画素列とは異なる1/2水平期間やフレーム期間に映像を表示する。こうすると、奇数番目又は偶数番目の単位にのみデータラインを交互に駆動する場合とは違い、各データラインDLに交互に選択供給される赤色と緑色の映像信号の電圧レベルが歪まず、表示画質の低下を防止することができる。青色画素列は、交互に赤色や緑色の画素列と同一のフレーム期間に駆動されてもよいが、青色は人の目に認識される敏感度が低いため、たとえその明暗度が多少歪んだとしても画質への影響が少ない。
図3は、図2に示したデータ駆動部、データスイッチング部及び各データラインの駆動方法を説明するためのタイミング図である。
まず、図3を参照すると、表示パネル1の画素がRGBの順に反復配列された場合に、タイミング制御部5は、1水平期間のうち、1/2期間や奇数フレーム期間には、チャンネルスイッチング部16の第1、第4、第7スイッチS1、S4、S7がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する。そして、1水平期間のうち、残り1/2期間や偶数フレーム期間には、チャンネルスイッチング部16の第1、第5、第6スイッチS1、S5、S6がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する(下記の表1を参照)。この場合、チャンネルスイッチング部16の第1スイッチS1は、チャンネル変更信号SWSがターン−オンレベルで供給された1/2期間や奇数フレーム期間に、3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第4スイッチS4は、3i−2番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給し、第7スイッチS7は、3i番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。また、チャンネルスイッチング部16の第1スイッチS1は、チャンネル変更信号SWSがターン−オンレベルで供給された残り1/2水平期間や偶数番目フレーム期間において、3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第5スイッチS5は、3i番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給し、第6スイッチS6は、3i−2番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。このような制御動作は次の1水平期間や奇数及び偶数フレーム期間にも反復される。
Figure 0005911467
表示パネル1の画素がRGBの順に反復配列された場合に、タイミング制御部5は、1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号CSを生成し、ターン−オフレベルの第2選択信号SCを生成する。そして、1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号CSを生成し、ターン−オンレベルの第2選択信号SCを生成する。毎フレーム期間のうち、映像が表示されないブランク期間には、互いに同一のターン−オフ論理レベルとしてもよい。この場合、複数の第2スイッチング素子TS2のそれぞれは、第1選択信号CSがターン−オンレベルで供給される期間にのみターン−オンされ、6i−5番目、6i−2番目、6i番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルCH1、CH2、CH3にそれぞれ電気的に接続させる。一方、複数の第1スイッチング素子TS1のそれぞれは、第2選択信号SCがターン−オンレベルで供給される期間にのみターン−オンされ、6i−4番目、6i−3番目、6i−1番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルCH1、CH2、CH3にそれぞれ電気的に接続させる。このような制御動作は次の1水平期間や奇数及び偶数フレーム期間にも反復される。
上述した通り、データ駆動部3とデータスイッチング部10は、互いに異なった論理レベルとして位相差を有するように生成されたチャンネル変更信号SWSと第1及び第2選択信号SC、CSとに応答して、赤色(R)画素列に設けられた3i−2番目のデータライン及び緑色(G)画素列に設けられた3i−1番目のデータラインが互いに異なったフレーム期間に駆動されるようにすることによって、赤色画素と緑色画素とのカップリング現象を防止することができる。
特に、RGBの順に画素が反復配列された表示パネル1に単一タイプのデータ駆動部3を適用させ、表示パネル1のデータラインを選択的に駆動することによって、表示パネル1のドライバー回路を簡素化することができる。これにより、映像表示装置の製造コストを節減しながらも、映像表示パネルの表示画質の低下を防止して信頼性を向上させることができる。
図4は、図1に示したデータ駆動部及びデータスイッチング部の第2実施例を示す構成回路図である。
図4におけるデータ駆動部3の構造は、図2に示したデータ駆動部3の構造と同一であり、その説明は省略する。
ただし、図4のデータスイッチング部10は、6i−4番目、6i−2番目、6i−1番目のデータラインとそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、第2選択信号SCに応じて、6i−4番目、6i−2番目、6i−1番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子TS1、及び6i−5番目、6i−3番目、6i番目のデータラインとそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、第1選択信号CSに応じて、6i−5番目、6i−3番目、6i番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子TS2を備えている。
複数の第1スイッチング素子TS1のそれぞれは、第2選択信号SCがターン−オンレベルで供給される期間にのみターン−オンされ、6i−4番目、6i−2番目、6i−1番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる。そして、複数の第2スイッチング素子TS2のそれぞれは、第1選択信号CSがターン−オンレベルで供給される期間にのみターン−オンされ、6i−5番目、6i−3番目、6i番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる。
図5は、図4に示したデータ駆動部、データスイッチング部及び各データラインの駆動方法を説明するためのタイミング図である。
まず、図5を参照すると、表示パネル1の画素がBGRの順に反復配列された場合に、タイミング制御部5は、1水平期間のうち1/2期間や奇数フレーム期間には、チャンネルスイッチング部16の第2、第3、第6スイッチS2、S3、S6がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する。そして、1水平期間のうち残り1/2期間や偶数フレーム期間には、チャンネルスイッチング部16の第1、第5、第6スイッチS1、S5、S6がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する(上記の表1を参照)。この場合、チャンネルスイッチング部16の第2スイッチS2は、チャンネル変更信号SWSがターン−オンレベルで供給された1/2期間や奇数フレーム期間に、3i番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第3スイッチS3は3i−2番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給し、第6スイッチS6は3i−1番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。また、チャンネルスイッチング部16の第1スイッチS1は、チャンネル変更信号SWSがターン−オンレベルで供給された残り1/2水平期間や偶数番目フレーム期間には、3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第5スイッチS5は3i番目の出力バッファー15からの映像信号を3i−1番目の出力チャンネルに供給し、第6スイッチS6は3i−2番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。このような制御動作は次の1水平期間や奇数及び偶数フレーム期間にも反復される。
表示パネル1の画素がBGRの順に反復配列された場合に、タイミング制御部5は、1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号CSを生成し、ターン−オフレベルの第2選択信号SCを生成する。そして、1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号CSを生成し、ターン−オンレベルの第2選択信号SCを生成する。毎フレーム期間のうち、映像が表示されないブランク期間には、互いに同一のターン−オフ論理レベルとしてもよい。この場合、複数の第2スイッチング素子TS2のそれぞれは、第1選択信号CSがターン−オンレベルで供給される期間にのみターン−オンされ、6i−5番目、6i−3番目、6i番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルCH1、CH2、CH3にそれぞれ電気的に接続させる。一方、複数の第1スイッチング素子TS1のそれぞれは、第2選択信号SCがターン−オンレベルで供給される期間にのみターン−オンされ、6i−4番目、6i−2番目、6i−1番目のデータラインをそれに対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルCH1、CH2、CH3にそれぞれ電気的に接続させる。このような制御動作は次の1水平期間や奇数及び偶数フレーム期間にも反復される。
上述した通り、本発明の第2実施例によれば、BGRの順に画素が反復配列された表示パネル1にも単一タイプのデータ駆動部3を適用することができ、表示パネル1のデータラインを選択的に駆動することによって表示パネル1のドライバー回路を簡素化させることができる。
図6は、図1に示したデータ駆動部及びデータスイッチング部の第3実施例を示す構成回路図である。
図6におけるデータ駆動部3の構造は、図2に示したデータ駆動部3の構造と同一であり、その説明は省略する。
ただし、図6のデータスイッチング部10は、4i−2番目、4i番目のデータラインとそれに対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、第2選択信号SCに応じて、4i−2番目、4i番目のデータラインをそれに対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子TS1、及び4i−3番目、4i−1番目のデータラインとそれに対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、第1選択信号CSに応じて、4i−3番目、4i−1番目のデータラインをそれに対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子TS2を備えている。
複数の第1スイッチング素子TS1のそれぞれは、第2選択信号SCがターン−オンレベルで供給される期間にのみターン−オンされ、4i−2番目、4i番目のデータラインをそれに対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる。そして、複数の第2スイッチング素子TS2のそれぞれは、第1選択信号CSがターン−オンレベルで供給される期間にのみターン−オンされ、4i−3番目、4i−1番目のデータラインをそれに対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる。
図7は、図6に示したデータ駆動部、データスイッチング部及び各データラインの駆動方法を説明するためのタイミング図である。
まず、図7を参照すると、表示パネル1の画素がRGBGの順序、BGRGの順序、又はRGRGとBGBGとを組み合わせた順序で反復配列された場合に、タイミング制御部5は、奇数番目の水平期間のうち1/2期間には、チャンネルスイッチング部16の第1、第7スイッチS1、S7がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する。そして、奇数番目の水平期間のうち残り1/2期間には、チャンネルスイッチング部16の第1、第6スイッチS1、S6がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する(上記の表1を参照)。一方、偶数番目の水平期間のうち1/2期間には、チャンネルスイッチング部16の第2、第6スイッチS2、S6がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する。そして、偶数番目の水平期間のうち残り1/2期間には、チャンネルスイッチング部16の第1、第6スイッチS1、S6がターン−オンされるようにチャンネル変更信号SWSを生成及び出力する。
この場合、チャンネルスイッチング部16の第1スイッチS1は、チャンネル変更信号SWSがターン−オンレベルで供給された奇数番目の水平期間の1/2期間や奇数フレーム期間に、3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第7スイッチS7は、3i番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。そして、チャンネルスイッチング部16の第1スイッチS1は、チャンネル変更信号SWSがターン−オンレベルで供給された奇数番目の水平期間の残り1/2水平期間には、3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第6スイッチS6は、3i−1番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。
その後、チャンネルスイッチング部16の第2スイッチS2は、チャンネル変更信号SWSがターン−オンレベルで供給された偶数番目の水平期間の1/2期間に、3i番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第6スイッチS6は、3i−1番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。そして、チャンネルスイッチング部16の第1スイッチS1は、チャンネル変更信号SWSがターン−オンレベルで供給された偶数番目の水平期間の残り1/2水平期間には、3i−2番目の出力バッファー15からの映像信号を3i−2番目の出力チャンネルに供給し、第6スイッチS6は、3i−1番目の出力バッファー15からの映像信号を3i番目の出力チャンネルに供給する。このような制御動作は次の1水平期間や奇数及び偶数フレーム期間にも反復される。
表示パネル1の画素がRGBGの順序、BGRGの順序、又はRGRGとBGBGとを組み合わせた順序で反復配列された場合に、タイミング制御部5は、1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号CSを生成し、ターン−オフレベルの第2選択信号SCを生成する。そして、1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号CSを生成し、ターン−オンレベルの第2選択信号SCを生成する。毎フレーム期間のうち、映像が表示されないブランク期間には、互いに同一のターン−オフ論理レベルとしてもよい。この場合、複数の第2スイッチング素子TS2のそれぞれは、第1選択信号CSがターン−オンレベルで供給される期間にのみターン−オンされ、4i−3番目、4i−1番目のデータラインをそれに対応する3i−2番目、3i番目の映像信号出力チャンネルCH1、CH3にそれぞれ電気的に接続させる。一方、複数の第1スイッチング素子TS1のそれぞれは、第2選択信号SCがターン−オンレベルで供給される期間にのみターン−オンされ、4i−2番目、4i番目のデータラインをそれに対応する3i−2番目、3i番目の映像信号出力チャンネルCH1、CH3にそれぞれ電気的に接続させる。このような制御動作は次の1水平期間や奇数及び偶数フレーム期間にも反復される。
上述した通り、本発明の第3実施例によれば、RGBGの順序、BGRGの順序、又はRGRGとBGBGとを組み合わせた順序で画素が反復配列された表示パネル1にも、第1及び第2実施例で適用されたのと同じデータ駆動部3を適用することができ、表示パネル1のデータラインを選択的に駆動することによって表示パネル1のドライバー回路を簡素化させることができる。
上述した通り、データ駆動部3とデータスイッチング部10は、互いに異なった論理レベルとして位相差を有するように生成されたチャンネル変更信号SWSと第1及び第2選択信号SC、CSに応答して、赤色(R)画素列に設けられた3i−2番目のデータラインと緑色(G)画素列に設けられた3i−1番目のデータラインが、互いに異なったフレーム期間に駆動されるようにすることによって、赤色画素と緑色画素とのカップリング現象を防止することができる。
特に、RGBの順に画素が反復配列された表示パネル1に単一タイプのデータ駆動部3を適用することができ、表示パネル1のデータラインを選択的に駆動することによって表示パネル1のドライバー回路を簡素化させることができる。その結果、映像表示装置の製造コストを節減しながらも、映像表示パネルの表示画質の低下を防止し、その信頼性を向上させることができる。
以上説明した内容から、本発明の技術思想から逸脱しない範囲で様々な変更及び修正が可能であるということが当業者にとって理解される。したがって、本発明の技術的範囲は、明細書の詳細な説明に記載された内容に限定されず、特許請求の範囲により定められるべきである。
1 表示パネル
2 ゲート駆動部
3 データ駆動部
4 電源供給部
5 タイミング制御部
10 データスイッチング部
11 第1ラッチ部
12 第2ラッチ部
13 RG_DAC
14 B_DAC
15 出力バッファー
16 チャンネルスイッチング部

Claims (10)

  1. 第1画素配置構造を有する、複数の画素領域を備え、映像を表示する第1表示パネルと、
    前記第1表示パネルのデータラインのうち、互いに隣接するデータラインに交互に供給されるように映像信号を生成し、チャンネル変更信号によって前記第1表示パネルの前記第1画素配置構造により定まる態様で前記映像信号を複数の出力チャンネルでそれぞれ出力するデータ駆動部と、
    前記複数のデータラインのうち、互いに隣接するデータラインに交互に前記映像信号が供給されるように、それぞれのデータラインを交互に選択して前記データ駆動部の出力チャンネルに電気的に接続させるデータスイッチング部と、
    外部から入力された映像データを整列して前記データ駆動部に供給するとともに、第1選択信号及び前記第1選択信号とは位相が異なる第2選択信号を生成して前記データスイッチング部の動作を制御し、前記第1画素配置構造に当たるように前記映像信号が供給される出力チャンネルを決めるための前記チャンネル変更信号及び前記映像信号を生成するためのデータ制御信号を生成して前記データ駆動部の動作を制御するタイミング制御部と
    を備え
    前記データ駆動部は、お互いに異なる画素配置構造を持つ複数の表示パネルを支援し、前記複数の表示パネルの中のいずれか一つで、前記第1画素配置構造とカラー配置が異なる、第2画素配置構造を有する第2表示パネルに適用される時と異なる前記チャンネル変更信号によって、前記データ駆動部は前記映像信号が供給される出力チャンネルを決めて、前記映像信号を該当の出力チャンネルで供給することを特徴とする、映像表示装置。
  2. 前記データ駆動部は、
    前記タイミング制御部から入力される映像データを順次サンプリングして1水平ライン分のデータを同時に出力する複数の第1ラッチ部と、
    前記複数の第1ラッチ部から入力される1水平ライン分のデータのうち、互いに隣接する画素のデータを1/2水平期間単位に分けて順次出力する複数の第2ラッチ部と、
    赤色及び緑色階調レベルを同一に細分化した第1ガンマ電圧セットを用いて、前記複数の第2ラッチ部から入力される赤色及び緑色の映像データをアナログ映像信号に変換して出力するRG_DAC(RG_Digital Analog Converter)と、
    青色階調レベルを細分化した第2ガンマ電圧セットを用いて、前記複数の第2ラッチ部から入力される青色映像データをアナログ映像信号に変換して出力するB_DAC(B_Digital Analog Converter)と、
    前記RG_DAC及びB_DACからそれぞれ入力される映像信号を増幅して出力する複数の出力バッファーと、
    前記第1表示パネルの前記第1画素配置構造に応じて定まる前記チャンネル変更信号に応答して、前記各出力バッファーから供給される映像信号を該当の出力チャンネル出力するチャンネルスイッチング部と
    を備えることを特徴とする、請求項1に記載の映像表示装置。
  3. 前記チャンネルスイッチング部は、
    前記チャンネル変更信号に応答して3i−2番目(iは0以外の自然数)の出力バッファーからの映像信号を3i−2番目の出力チャンネルに供給する第1スイッチと、
    前記チャンネル変更信号に応答して3i番目の出力バッファーからの映像信号を3i−2番目の出力チャンネルに供給する第2スイッチと、
    前記チャンネル変更信号に応答して3i−2番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する第3スイッチと、
    前記チャンネル変更信号に応答して3i−1番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する第4スイッチと、
    前記チャンネル変更信号に応答して3i番目の出力バッファーからの映像信号を3i−1番目の出力チャンネルに供給する第5スイッチと、
    前記チャンネル変更信号に応答して3i−1番目の出力バッファーからの映像信号を3i番目の出力チャンネルに供給する第6スイッチと、
    前記チャンネル変更信号に応答して3i番目の出力バッファーからの映像信号を3i番目の出力チャンネルに供給する第7スイッチと
    を備えることを特徴とする、請求項2に記載の映像表示装置。
  4. 前記データスイッチング部は、
    6i−4番目、6i−3番目、6i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第2選択信号に応じて、前記6i−4番目、6i−3番目、6i−1番目のデータラインのそれぞれをそれに対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子と、
    6i−5番目、6i−2番目、6i番目のデータラインとそれにそれぞれ対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第1選択信号に応じて、前記6i−5番目、6i−2番目、6i番目のデータラインのそれぞれをそれに対応する前記3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子と
    を備えることを特徴とする、請求項3に記載の映像表示装置。
  5. 前記表示パネルの画素がRGBの順に反復配列されており、
    前記タイミング制御部は、
    前記1水平期間のうち1/2期間や奇数フレーム期間には、前記チャンネルスイッチング部の第1、第4、第7スイッチがターン−オンされるように前記チャンネル変更信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、前記チャンネルスイッチング部の第1、第5、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給し、
    前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給することを特徴とする、請求項4に記載の映像表示装置。
  6. 前記データスイッチング部は、
    6i−4番目、6i−2番目、6i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第2選択信号に応じて、前記6i−4番目、6i−2番目、6i−1番目のデータラインをそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子と、
    6i−5番目、6i−3番目、6i番目のデータラインとそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第1選択信号に応じて、前記6i−5番目、6i−3番目、6i番目のデータラインをそれにそれぞれ対応する3i−2番目、3i−1番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子と
    を備えることを特徴とする、請求項3に記載の映像表示装置。
  7. 前記表示パネルの画素がBGRの順に反復配列されており、
    前記タイミング制御部は、
    1水平期間のうち1/2期間や奇数フレーム期間には、前記チャンネルスイッチング部の第2、第3、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、前記チャンネルスイッチング部の第1、第5、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給し、
    前記1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給することを特徴とする、請求項6に記載の映像表示装置。
  8. 前記データスイッチング部は
    4i−2番目、4i番目のデータラインとそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第2選択信号に応じて、前記4i−2番目、4i番目のデータラインをそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第1スイッチング素子と、
    4i−3番目、4i−1番目のデータラインとそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルとの間にそれぞれ設けられ、前記第1選択信号に応じて、4i−3番目、4i−1番目のデータラインをそれにそれぞれ対応する3i−2番目、3i番目の映像信号出力チャンネルにそれぞれ電気的に接続させる複数の第2スイッチング素子と
    を備えることを特徴とする、請求項3に記載の映像表示装置。
  9. 前記表示パネルの画素がRGBGの順序、BGRGの順序、又はRGRGとBGBGとを組み合わせた順序で反復配列されており、
    前記タイミング制御部は、
    奇数番目の水平期間のうち1/2期間には前記チャンネルスイッチング部の第1、第7スイッチがターン−オンされるようにチャンネル変更信号を生成し、前記奇数番目の水平期間のうち残り1/2期間には前記チャンネルスイッチング部の第1、第6スイッチがターンオンされるように前記チャンネル変更信号を生成し、偶数番目の水平期間のうち1/2期間には前記チャンネルスイッチング部の第2、第6スイッチがターン−オンされるようにチャンネル変更信号を生成し、前記偶数番目の水平期間のうち残り1/2期間には前記チャンネルスイッチング部の第1、第6スイッチがターン−オンされるように前記チャンネル変更信号を生成して前記チャンネルスイッチング部の各スイッチに供給し、
    1水平期間のうち1/2期間や奇数フレーム期間には、ターン−オンレベルの第1選択信号を生成する一方で、ターン−オフレベルの第2選択信号を生成し、前記1水平期間のうち残り1/2期間や偶数フレーム期間には、ターン−オフレベルの第1選択信号を生成する一方で、ターン−オンレベルの第2選択信号を生成して前記データスイッチング部に供給することを特徴とする、請求項8に記載の映像表示装置。
  10. 前記データ駆動部は、
    前記タイミング制御部から入力される前記映像データをアナログ映像信号に変換して出力するDAC(Digital Analog Converter)と、
    前記DACから入力される映像信号を3つの前記出力チャンネルに出力する第1スイッチング回路とを備え
    前記データスイッチング部は、
    前記3つの出力チャンネルから入力される映像信号を、前記画素配置構造に適するように出力する第2スイッチング回路を備えることを特徴とする、請求項1に記載の映像表示装置。
JP2013254799A 2012-12-11 2013-12-10 映像表示装置 Active JP5911467B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020120143939A KR101451589B1 (ko) 2012-12-11 2012-12-11 영상 표시장치와 그 구동방법
KR10-2012-0143939 2012-12-11

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015214033A Division JP6258279B2 (ja) 2012-12-11 2015-10-30 映像表示装置の駆動装置

Publications (2)

Publication Number Publication Date
JP2014115656A JP2014115656A (ja) 2014-06-26
JP5911467B2 true JP5911467B2 (ja) 2016-04-27

Family

ID=49918128

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2013254799A Active JP5911467B2 (ja) 2012-12-11 2013-12-10 映像表示装置
JP2015214033A Active JP6258279B2 (ja) 2012-12-11 2015-10-30 映像表示装置の駆動装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2015214033A Active JP6258279B2 (ja) 2012-12-11 2015-10-30 映像表示装置の駆動装置

Country Status (6)

Country Link
US (1) US9262974B2 (ja)
JP (2) JP5911467B2 (ja)
KR (1) KR101451589B1 (ja)
CN (1) CN103871357B (ja)
DE (1) DE102013113787B4 (ja)
GB (1) GB2509600B (ja)

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102084231B1 (ko) * 2013-08-29 2020-03-04 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102137079B1 (ko) * 2014-03-03 2020-07-24 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102263258B1 (ko) * 2014-08-25 2021-06-10 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
KR102283925B1 (ko) * 2014-10-29 2021-08-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102325659B1 (ko) * 2014-12-29 2021-11-12 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102325675B1 (ko) * 2014-12-29 2021-11-12 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102261352B1 (ko) 2014-12-31 2021-06-04 엘지디스플레이 주식회사 데이터 제어회로 및 이를 포함하는 평판표시장치
KR102303277B1 (ko) * 2015-03-16 2021-09-23 삼성디스플레이 주식회사 표시 장치
JP2016184097A (ja) * 2015-03-26 2016-10-20 株式会社ジャパンディスプレイ 表示装置
CN104732944B (zh) * 2015-04-09 2018-02-13 京东方科技集团股份有限公司 源极驱动电路、源极驱动方法及显示装置
CN104766564B (zh) * 2015-04-24 2017-03-15 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
KR102328583B1 (ko) * 2015-04-30 2021-11-18 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치
KR102350392B1 (ko) * 2015-04-30 2022-01-17 엘지디스플레이 주식회사 표시장치
CN104952408B (zh) * 2015-07-06 2018-11-23 深圳市华星光电技术有限公司 源极驱动模块以及液晶面板
KR102426668B1 (ko) 2015-08-26 2022-07-28 삼성전자주식회사 디스플레이 구동 회로 및 디스플레이 장치
KR102482846B1 (ko) * 2015-09-10 2023-01-02 삼성디스플레이 주식회사 표시장치
CN105810173B (zh) * 2016-05-31 2018-08-14 武汉华星光电技术有限公司 多路复用型显示驱动电路
KR102593453B1 (ko) * 2016-05-31 2023-10-24 엘지디스플레이 주식회사 가상 현실용 디스플레이 시스템 및 그 구동 방법
US20180075817A1 (en) * 2016-09-09 2018-03-15 Samsung Electronics Co., Ltd. Display driver integrated circuit for driving display panel
KR102656686B1 (ko) * 2016-11-21 2024-04-11 엘지디스플레이 주식회사 평판 패널 표시 장치의 데이터 구동 회로
TWI632535B (zh) * 2017-07-05 2018-08-11 友達光電股份有限公司 顯示裝置及其驅動方法
KR102450738B1 (ko) * 2017-11-20 2022-10-05 삼성전자주식회사 소스 구동 회로 및 이를 포함하는 디스플레이 장치
KR102006674B1 (ko) * 2018-03-05 2019-08-02 주식회사 라온텍 평판 디스플레이를 위한 자가 테스트 및 자가 수리 기능이 구비된 구동 장치
US10860399B2 (en) 2018-03-15 2020-12-08 Samsung Display Co., Ltd. Permutation based stress profile compression
CN108335663A (zh) * 2018-05-14 2018-07-27 京东方科技集团股份有限公司 显示面板的驱动方法及显示面板、显示装置
US10848149B2 (en) * 2018-07-22 2020-11-24 Novatek Microelectronics Corp. Channel circuit of source driver and operation method thereof
US11158234B2 (en) * 2018-07-22 2021-10-26 Novatek Microelectronics Corp. Channel circuit of source driver
KR102508898B1 (ko) * 2018-08-10 2023-03-10 매그나칩 반도체 유한회사 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
KR102563109B1 (ko) * 2018-09-04 2023-08-02 엘지디스플레이 주식회사 디스플레이 장치
KR102659838B1 (ko) * 2018-09-19 2024-04-22 엘지디스플레이 주식회사 데이터 구동부 및 이를 이용한 발광표시장치
US10803791B2 (en) 2018-10-31 2020-10-13 Samsung Display Co., Ltd. Burrows-wheeler based stress profile compression
KR102593910B1 (ko) * 2018-12-28 2023-10-26 엘지디스플레이 주식회사 표시장치
KR20200107021A (ko) 2019-03-05 2020-09-16 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 표시 장치
CN110111752A (zh) * 2019-04-08 2019-08-09 北海惠科光电技术有限公司 一种驱动电路和显示装置
US11132963B2 (en) 2019-04-08 2021-09-28 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel, method of driving display panel, and display device
US11308873B2 (en) 2019-05-23 2022-04-19 Samsung Display Co., Ltd. Redundancy assisted noise control for accumulated iterative compression error
US11245931B2 (en) 2019-09-11 2022-02-08 Samsung Display Co., Ltd. System and method for RGBG conversion
KR102637057B1 (ko) * 2019-09-24 2024-02-14 엘지디스플레이 주식회사 디스플레이 장치
US10873339B1 (en) * 2019-12-24 2020-12-22 Ipgreat Incorporated On-chip pattern generator for high speed digital-to-analog converter
KR20210086193A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 이의 구동방법
CN111383576A (zh) 2020-03-24 2020-07-07 维沃移动通信有限公司 像素驱动电路、显示面板及电子设备
WO2022115118A1 (en) * 2020-11-25 2022-06-02 Google Llc Column interchangeable mux structure in amoled displays
JP7515424B2 (ja) 2021-01-29 2024-07-12 ラピステクノロジー株式会社 表示ドライバ及び表示装置
US11769436B2 (en) 2021-02-17 2023-09-26 Samsung Electronics Co., Ltd. Display apparatus including display driving circuit and display panel
KR20220139509A (ko) 2021-04-07 2022-10-17 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN113674669B (zh) * 2021-08-17 2023-06-27 武汉华星光电半导体显示技术有限公司 显示面板
CN113889043B (zh) * 2021-09-30 2023-04-14 晟合微电子(肇庆)有限公司 显示驱动电路和显示面板
CN115938306B (zh) * 2023-02-21 2023-10-27 惠科股份有限公司 伽马电压发生器、显示装置及显示面板的驱动方法
CN116110320A (zh) * 2023-03-14 2023-05-12 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1173164A (ja) 1997-08-29 1999-03-16 Sony Corp 液晶表示装置の駆動回路
JP2001343636A (ja) * 2000-05-31 2001-12-14 Sharp Corp マトリクス型カラー表示装置
KR100864918B1 (ko) * 2001-12-26 2008-10-22 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치
JP2004045702A (ja) 2002-07-11 2004-02-12 Sharp Corp 液晶表示装置
KR100889234B1 (ko) * 2002-12-16 2009-03-16 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR20050102385A (ko) 2004-04-22 2005-10-26 엘지.필립스 엘시디 주식회사 일렉트로-루미네센스 표시장치
KR100622070B1 (ko) * 2004-05-25 2006-09-08 주식회사 실리콘웍스 액정디스플레이 구동회로 및 구동 시스템
JP2007010946A (ja) 2005-06-30 2007-01-18 Seiko Epson Corp 電気光学装置、駆動方法および電子機器
KR101430149B1 (ko) 2007-05-11 2014-08-18 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR101274704B1 (ko) * 2007-12-13 2013-06-12 엘지디스플레이 주식회사 데이터 구동장치 및 이를 이용한 액정 표시장치
TWI387956B (zh) * 2008-03-12 2013-03-01 Au Optronics Corp 實現點反轉的資料多工器架構之液晶顯示裝置及其驅動方法
US8638276B2 (en) * 2008-07-10 2014-01-28 Samsung Display Co., Ltd. Organic light emitting display and method for driving the same
CA2637343A1 (en) 2008-07-29 2010-01-29 Ignis Innovation Inc. Improving the display source driver
KR101171749B1 (ko) * 2010-10-29 2012-08-07 주식회사 티엘아이 레이아웃 면적을 저감하는 디스플레이 소스 드라이버

Also Published As

Publication number Publication date
GB201320734D0 (en) 2014-01-08
KR20140075513A (ko) 2014-06-19
KR101451589B1 (ko) 2014-10-16
JP6258279B2 (ja) 2018-01-10
JP2014115656A (ja) 2014-06-26
DE102013113787B4 (de) 2016-06-02
DE102013113787A1 (de) 2014-06-12
US20140160172A1 (en) 2014-06-12
GB2509600A (en) 2014-07-09
US9262974B2 (en) 2016-02-16
JP2016027433A (ja) 2016-02-18
CN103871357A (zh) 2014-06-18
GB2509600B (en) 2015-09-02
CN103871357B (zh) 2016-11-09

Similar Documents

Publication Publication Date Title
JP6258279B2 (ja) 映像表示装置の駆動装置
US11410613B2 (en) Display device and method of driving the same
US10078980B2 (en) Data driver, display driving circuit, and operating method of display driving circuit
US10242634B2 (en) Display device
US9972265B2 (en) Display apparatus, method of driving display panel using the same and driver for the display apparatus
US10255871B2 (en) Display device including a MUX to vary voltage levels of a switching circuit used to drive a display panel
US9368083B2 (en) Liquid crystal display device adapted to partial display
JP2011039205A (ja) タイミングコントローラ、画像表示装置及びリセット信号出力方法
CN114446232A (zh) 显示驱动设备和方法
KR20130128675A (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR101830604B1 (ko) 평판 표시장치
JP2018041001A (ja) 表示ドライバー、電気光学装置、電子機器及び表示ドライバーの制御方法
KR101878176B1 (ko) 영상 표시장치의 구동장치와 그 구동방법
KR20230102585A (ko) 게이트 구동 회로 및 이를 이용한 표시 장치
KR20080097668A (ko) 소스 드라이버 집적회로 및 이를 구비한 액정 표시 장치
KR20140031760A (ko) 데이터 처리 장치, 이의 동작 방법, 및 이를 포함하는 장치들
CN113129826A (zh) 有机发光二极管显示装置及其驱动方法
US20230063249A1 (en) Display driver and display device
KR20090071083A (ko) 액정표시장치의 데이터 구동회로
KR20170036853A (ko) 데이터 구동회로와 이를 이용하는 표시장치와 그의 구동방법
KR102339650B1 (ko) 표시장치
KR20100066228A (ko) 액정표시장치
KR101118923B1 (ko) 사전 구동 방식이 적용된 소스 드라이버 구동장치
KR20030095424A (ko) 액정패널, 그를 이용한 액정표시장치, 그리고 그액정표시장치의 구동 방법
KR20170064209A (ko) 액정표시장치

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140922

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140930

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20141226

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150128

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150630

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151030

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20151106

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160301

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160329

R150 Certificate of patent or registration of utility model

Ref document number: 5911467

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250