JP2732091B2 - Video signal processing device - Google Patents

Video signal processing device

Info

Publication number
JP2732091B2
JP2732091B2 JP63273356A JP27335688A JP2732091B2 JP 2732091 B2 JP2732091 B2 JP 2732091B2 JP 63273356 A JP63273356 A JP 63273356A JP 27335688 A JP27335688 A JP 27335688A JP 2732091 B2 JP2732091 B2 JP 2732091B2
Authority
JP
Japan
Prior art keywords
video signal
mode
signal processing
image
holding means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63273356A
Other languages
Japanese (ja)
Other versions
JPH02121475A (en
Inventor
勲 針ヶ谷
久敬 広瀬
宏爾 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP63273356A priority Critical patent/JP2732091B2/en
Publication of JPH02121475A publication Critical patent/JPH02121475A/en
Priority to US08/025,737 priority patent/US5333015A/en
Application granted granted Critical
Publication of JP2732091B2 publication Critical patent/JP2732091B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ビデオ信号を処理するビデオ信号処理装置
に関するものである。
Description: TECHNICAL FIELD The present invention relates to a video signal processing device for processing a video signal.

〔従来の技術〕 従来、デジタル特殊効果は、ビデオ信号をデジタル化
し一旦フィールドメモリに蓄え、そのメモリ内容を操作
し出力するデジタル信号処理であって、スチルなどの特
殊再生をノイズレスで行ったり、多画面表示とかワイプ
やフェード等の機能に利用される。あるいはノイズリデ
ューサ(雑音軽減装置)の様にフィールド間にわたり、
信号演算を行うフィールド間デジタル信号処理がある。
一般に使われている、1枚のフィールドメモリで繰返し
加算の出来る巡回形ノイズリデューサを利用したブロッ
ク図を第2図に示す。このブロックを簡単に説明する
と、カメラ2からのビデオ信号をAD変換器3でアナログ
からデジタルに変換し、この入力デジタルビデオ信号は
処理回路14の乗算部12で(1−K)倍に減衰され加算部
13を経てフィールドメモリ6に入り、次に乗算部11でK
倍され、加算部13に入力され、ループ巡回する。
[Prior art] Conventionally, digital special effects are digital signal processing in which a video signal is digitized, temporarily stored in a field memory, and the contents of the memory are manipulated and output. It is used for functions such as screen display, wipe and fade. Or like a noise reducer (noise reduction device)
There is an inter-field digital signal processing for performing a signal operation.
FIG. 2 shows a block diagram using a generally used cyclic noise reducer that can be repeatedly added with one field memory. Briefly describing this block, the video signal from the camera 2 is converted from analog to digital by the AD converter 3, and this input digital video signal is attenuated by (1-K) times in the multiplier 12 of the processing circuit 14. Adder
13 and enters the field memory 6, and then the multiplication unit 11
The signal is multiplied and input to the adder 13, and looped.

D/A10はデジタルビデオ信号をアナログビデオ信号に
変更するデコーダ、同期分離4はビデオ信号からフィー
ルド毎の同期を取る回路、メモリコントローラ5はデジ
タルビデオ信号のメモリ6への書き込み位置あるいは読
み出す位置をコントロールしたり、書き込まれたデジタ
ルビデオ信号加工して出力するコントローラ、フィール
ドメモリ6はフィールド単位にデジタルビデオ信号を記
録するメモリ、操作釦9はモードをいろいろ切換えられ
る操作釦、係数発生器7はそれぞれのモードに応じて係
数Kの値を可変して1−K及びKの値を変えるものであ
る。
D / A 10 is a decoder for changing a digital video signal into an analog video signal, sync separation 4 is a circuit for synchronizing a video signal for each field, and memory controller 5 controls a position for writing or reading a digital video signal to / from memory 6. A controller that processes and outputs digital video signals that have been written and processed, a field memory 6 is a memory that records digital video signals in field units, an operation button 9 is an operation button that can switch modes in various ways, and a coefficient generator 7 is The value of the coefficient K is varied according to the mode to change the values of 1-K and K.

ノイズリディーサとしての働きは、ノイズを含んだビ
デオ信号は、乗算部12で(1−K)倍に減衰され、加算
回路13を経てフィールドメモリ6に記録後、乗算部11で
K倍され加算回路13へとメモリを含むループを巡回する
が、ノイズは各フレームごとにランダムに入っているの
でビデオ信号中のノイズ成分だけが抑圧される。
The function as a noise reducer is that a video signal containing noise is attenuated (1-K) times by the multiplication unit 12, recorded in the field memory 6 through the addition circuit 13, and then multiplied by K in the multiplication unit 11 and added. A loop including a memory is circulated to the circuit 13, but since noise is randomly included in each frame, only a noise component in the video signal is suppressed.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

この回路構成では静止画と動画のワイプあるいはフェ
ード機能をいれようとすると、カメラ2からのビデオ信
号をフィールドメモリ6に書き込むとき処理回路14を経
由して入力することになる。それゆえ、K値の設定をす
るための準備期間が必要であり、カメラ撮影時、K値の
初期値設定等の処理時間がかかり、ダイレクトフレーズ
という様な瞬間的な画を扱う場合に不利になる。
In this circuit configuration, if a wipe or fade function for a still image and a moving image is to be provided, a video signal from the camera 2 is input to the field memory 6 via the processing circuit 14 when it is written. Therefore, a preparation period for setting the K value is required, and it takes time to set an initial value of the K value at the time of photographing with a camera, which is disadvantageous when dealing with an instantaneous image such as a direct phrase. Become.

本発明は、このような事情の基でなされたもので、装
置の初期設定等の処理を必要としないビデオ信号処理装
置を提供することを目的とするものである。
The present invention has been made under such circumstances, and an object of the present invention is to provide a video signal processing device that does not require processing such as initial setting of the device.

〔課題を解決するための手段〕[Means for solving the problem]

本発明のビデオ信号処理装置は、ビデオ信号を処理す
る装置であって、ビデオ信号を保持するための保持手段
と、外部より入力される第1のビデオ信号と、前記保持
手段により出力される第2のビデオ信号とを混合するこ
とにより、第3のビデオ信号を形成し、出力するビデオ
信号処理手段と、ワイプ画像やフェード画像等の特殊効
果画像を出力させる第1のモードと、ノイズリデュース
処理が施された高品質画像を出力させる第2のモードと
を有し、何れかのモードを指示するためのモード指示手
段と、前記第1のビデオ信号と前記ビデオ信号処理手段
より出力される第3のビデオ信号のうちの何れか一方を
前記保持手段に供給する手段であって、前記モード指示
手段により前記第1のモードが指示されている場合には
前記保持手段に対して前記第1のビデオ信号を供給する
ように制御され、前記モード指示手段により前記第2の
モードが指示されている場合には前記保持手段に対して
前記第3のビデオ信号を供給するように制御される供給
手段と、前記モード指示手段により指示されているモー
ドに応じて、前記ビデオ信号処理手段における前記第1
のビデオ信号と前記第2のビデオ信号との混合比を設定
するための混合比設定手段とを備えたものである。
A video signal processing apparatus according to the present invention is an apparatus for processing a video signal, comprising a holding unit for holding a video signal, a first video signal input from the outside, and a first video signal output from the holding unit. Video signal processing means for forming and outputting a third video signal by mixing the second video signal and the second video signal, a first mode for outputting a special effect image such as a wipe image or a fade image, and a noise reduction process A second mode for outputting a high-quality image subjected to the processing, a mode instructing unit for instructing any one of the modes, and a second mode output from the first video signal and the video signal processing unit. 3 means for supplying one of the video signals to the holding means, and when the first mode is instructed by the mode instruction means, Is controlled to supply the first video signal, and is controlled to supply the third video signal to the holding means when the second mode is instructed by the mode instruction means. The video signal processing means according to the mode specified by the supply means and the mode specified by the mode specification means.
And a mixing ratio setting means for setting a mixing ratio between the video signal and the second video signal.

〔作用〕[Action]

上述の構成により、装置の初期設定を必要とせずにビ
デオ信号の処理を行うことができるようになる。
With the above configuration, it is possible to process a video signal without requiring an initial setting of the device.

〔実施例〕〔Example〕

以下本発明を実施例により説明する。 Hereinafter, the present invention will be described with reference to examples.

第1図は本発明の一実施例のブロック図である。図に
於いて、1は、デジタルビデオ信号入力端の信号と処理
回路14の出力即ち、デジタルビデオ信号出力端の信号と
を切換えフィールドメモリ6に供給する切換えスイッ
チ、2はビデオカメラ、3はADコンバータ、4は同期分
離回路、5はデジタルビデオ信号のフィールドメモリ6
への書込みあるいは読出し位置を制御したりするメモリ
コントーラ、6はデジタルビデオ信号をフィールド毎に
記録するフィールドメモリ、7はモードに対応して係数
Kの値を発生させる係数発生器、8はビデオ信号を出力
する出力端子、9はモードを変える操作釦、10はDAコン
バータ、11,12,13は従来と同様の処理回路14の構成要素
である。
FIG. 1 is a block diagram of one embodiment of the present invention. In the figure, 1 is a switch for switching between a signal at a digital video signal input terminal and an output of the processing circuit 14, that is, a signal at a digital video signal output terminal, to a field memory 6, 2 is a video camera, 3 is an AD camera. Converter, 4 a sync separation circuit, 5 a digital video signal field memory 6
A memory controller for controlling a write or read position to or from a memory; 6 a field memory for recording a digital video signal for each field; 7 a coefficient generator for generating a coefficient K value corresponding to a mode; Is an operation button for changing the mode, 10 is a DA converter, and 11, 12, and 13 are components of a processing circuit 14 similar to the conventional one.

この構成で、切換スイッチ1をA側に切換えると、第
2図に示す従来例と同じ構成となり、ノイズリデューサ
機能が得られる。
With this configuration, when the changeover switch 1 is switched to the A side, the configuration becomes the same as that of the conventional example shown in FIG. 2, and a noise reducer function is obtained.

又、切換スイッチ1をB側に倒すと、A/Dコンバータ
3からのデジタルビデオ入力信号は切換スイッチの接点
Bを介してフィールドメモリ6に入力される。これによ
り静止画をフィールドメモリ6に入力し、この静止画の
信号とA/Dコンバータ3からの動画とを処理回路14を通
じて組合せ、静止画と動画のワイプやフェード機能が得
られる。
When the changeover switch 1 is turned to the B side, the digital video input signal from the A / D converter 3 is input to the field memory 6 via the contact B of the changeover switch. As a result, the still image is input to the field memory 6, and the signal of the still image and the moving image from the A / D converter 3 are combined through the processing circuit 14, so that the wipe and fade functions of the still image and the moving image are obtained.

以上のように、本実施例においては、デジタルビデオ
信号入力端の信号とデジタルビデオ信号出力端の信号と
を切換スイッチにより切換えてフィールドメモリに入力
するようにしているので、ワイプ、フェード動作の際、
切換スイッチを入力端側に切換えることにより静止画取
込み時のK値の初期設定等の前処理が不要となる。
As described above, in this embodiment, the signal at the digital video signal input terminal and the signal at the digital video signal output terminal are switched by the changeover switch and input to the field memory. ,
By switching the changeover switch to the input end side, preprocessing such as initial setting of the K value when capturing a still image is not required.

したがって、カメラ撮影時にはシャッタチャンスに強
くなり、また、K値の初期値の処理回路が省略でき、回
路規模を小さくできる。
Therefore, when taking a picture with a camera, a shutter chance is increased, and a processing circuit for the initial value of the K value can be omitted, and the circuit scale can be reduced.

〔発明の効果〕〔The invention's effect〕

以上説明したように、本発明は、装置の初期設定等の
処理を必要としないビデオ信号処理装置を提供すること
ができるようになるものである。
As described above, the present invention can provide a video signal processing device that does not require processing such as initial setting of the device.

【図面の簡単な説明】[Brief description of the drawings]

第1図は実施例のブロック図、第2図は従来例のブロッ
ク図である。 1……切換スイッチ 6……フィールドメモリ 14……処理回路
FIG. 1 is a block diagram of an embodiment, and FIG. 2 is a block diagram of a conventional example. 1 Changeover switch 6 Field memory 14 Processing circuit

フロントページの続き (56)参考文献 特開 昭63−114471(JP,A) 特開 昭63−211880(JP,A) 実開 昭54−160550(JP,U)Continuation of the front page (56) References JP-A-63-114471 (JP, A) JP-A-63-211880 (JP, A) Jikai Sho 54-160550 (JP, U)

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】ビデオ信号を処理する装置であって、 ビデオ信号を保持するための保持手段と、 外部より入力される第1のビデオ信号と、前記保持手段
により出力される第2のビデオ信号とを混合することに
より、第3のビデオ信号を形成し、出力するビデオ信号
処理手段と、 ワイプ画像やフェード画像等の特殊効果画像を出力させ
る第1のモードと、ノイズリデュース処理が施された高
品質画像を出力させる第2のモードとを有し、何れかの
モードを指示するためのモード指示手段と、 前記第1のビデオ信号と前記ビデオ信号処理手段より出
力される第3のビデオ信号のうちの何れか一方を前記保
持手段に供給する手段であって、前記モード指示手段に
より前記第1のモードが指示されている場合には前記保
持手段に対して前記第1のビデオ信号を供給するように
制御され、前記モード指示手段により前記第2のモード
が指示されている場合には前記保持手段に対して前記第
3のビデオ信号を供給するように制御される供給手段
と、 前記モード指示手段により指示されているモードに応じ
て、前記ビデオ信号処理手段における前記第1のビデオ
信号と前記第2のビデオ信号との混合比を設定するため
の混合比設定手段とを備えたことを特徴とするビデオ信
号処理装置。
An apparatus for processing a video signal, comprising: holding means for holding a video signal; a first video signal input from the outside; and a second video signal output by the holding means. And a third mode for forming and outputting a third video signal, a first mode for outputting a special effect image such as a wipe image or a fade image, and a noise reduction process. A second mode for outputting a high-quality image, a mode instructing unit for instructing one of the modes, a third video signal output from the first video signal and the video signal processing unit Means for supplying one of the above to the holding means, and when the mode is instructed by the mode instruction means, the first video signal is supplied to the holding means. Supply means for controlling supply of the third video signal to the holding means when the second mode is designated by the mode designating means; And a mixing ratio setting unit for setting a mixing ratio between the first video signal and the second video signal in the video signal processing unit according to a mode instructed by the mode instruction unit. A video signal processing device comprising:
JP63273356A 1988-10-31 1988-10-31 Video signal processing device Expired - Lifetime JP2732091B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP63273356A JP2732091B2 (en) 1988-10-31 1988-10-31 Video signal processing device
US08/025,737 US5333015A (en) 1988-10-31 1993-03-03 Image signal processing apparatus having noise eliminating and special effect mode

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63273356A JP2732091B2 (en) 1988-10-31 1988-10-31 Video signal processing device

Publications (2)

Publication Number Publication Date
JPH02121475A JPH02121475A (en) 1990-05-09
JP2732091B2 true JP2732091B2 (en) 1998-03-25

Family

ID=17526759

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63273356A Expired - Lifetime JP2732091B2 (en) 1988-10-31 1988-10-31 Video signal processing device

Country Status (1)

Country Link
JP (1) JP2732091B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7163671B2 (en) 2000-02-29 2007-01-16 Chugai Seiyaku Kabushiki Kaisha Long-term stabilized formulations

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930011135B1 (en) * 1990-12-31 1993-11-24 주식회사 금성사 Overlapping apparatus of digital tv

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6223176Y2 (en) * 1978-04-28 1987-06-12
JP2546244B2 (en) * 1986-10-31 1996-10-23 ソニー株式会社 Image recording device
JPS63211880A (en) * 1987-02-27 1988-09-02 Hitachi Ltd Image signal processor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7163671B2 (en) 2000-02-29 2007-01-16 Chugai Seiyaku Kabushiki Kaisha Long-term stabilized formulations

Also Published As

Publication number Publication date
JPH02121475A (en) 1990-05-09

Similar Documents

Publication Publication Date Title
JPH01191581A (en) Title image inserting device
US5153728A (en) Image enlargement apparatus using plural diverse capacity memories
US5392069A (en) Image processing apparatus which can process a plurality of kinds of images having different aspect ratios
JPH0438081A (en) Video signal switching device
JP2732091B2 (en) Video signal processing device
US5333015A (en) Image signal processing apparatus having noise eliminating and special effect mode
JPH01208972A (en) Video camera
JP3319188B2 (en) Video signal processing apparatus and video signal recording / reproducing apparatus including the same
JP3182176B2 (en) Camera-integrated video tape recorder
JP3125903B2 (en) Imaging device
KR100188143B1 (en) System for recording/reproducing image signals
JPS5972284A (en) Digital x-ray television device
JP2862273B2 (en) Video signal processing device
JPH01223891A (en) Video information processor
JP2959055B2 (en) Video signal switching device
JPH04223677A (en) Video device
JP3237556B2 (en) Video processing device
JPH0411472A (en) Title picture inserting device
JPS63299688A (en) Image pickup device
JPH05161103A (en) Method and device for displaying video data
JPH01125081A (en) Video signal processor
JPH01196981A (en) Title picture inserting device
JP2645858B2 (en) Camera integrated magnetic recording / reproducing device
JP2522296Y2 (en) Video tape recorder device
JPH01318375A (en) Magnetic recording and reproducing device integrated with camera

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081226

Year of fee payment: 11

EXPY Cancellation because of completion of term