JP2584357B2 - Two-dimensional YC separation circuit - Google Patents

Two-dimensional YC separation circuit

Info

Publication number
JP2584357B2
JP2584357B2 JP3051534A JP5153491A JP2584357B2 JP 2584357 B2 JP2584357 B2 JP 2584357B2 JP 3051534 A JP3051534 A JP 3051534A JP 5153491 A JP5153491 A JP 5153491A JP 2584357 B2 JP2584357 B2 JP 2584357B2
Authority
JP
Japan
Prior art keywords
output
delay
color
correlation
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3051534A
Other languages
Japanese (ja)
Other versions
JPH04286493A (en
Inventor
修己 砂川
宏明 佐野
廣一 井出
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Denki Co Ltd
Original Assignee
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Denki Co Ltd filed Critical Sanyo Denki Co Ltd
Priority to JP3051534A priority Critical patent/JP2584357B2/en
Publication of JPH04286493A publication Critical patent/JPH04286493A/en
Application granted granted Critical
Publication of JP2584357B2 publication Critical patent/JP2584357B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、2次元YC分離回路の
改良に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an improvement of a two-dimensional YC separation circuit.

【0002】[0002]

【従来の技術】最近のビデオテープレコーダには、YC
分離のため3ラインロジカルコムフィルタが賞用されて
いる。例えば特開昭61−269474号公報(H04
N5/93)にもその詳しい構成が開示されている。
2. Description of the Related Art Recent video tape recorders include YC.
A three-line logical comb filter has been awarded for separation. For example, Japanese Patent Application Laid-Open No. 61-269474 (H04)
N5 / 93) also discloses its detailed configuration.

【0003】以下、図13に従い従来の3ラインロジカ
ルコムフィルタの構成と動作に付いて簡単に説明する。
まず、複合カラー映像信号は、従属接続された2段の第
1と第2の1H遅延回路1・2に供給される。非遅延信
号と、遅延により得られる1H遅延信号と2H遅延信号
は、それぞれカラー信号帯域を分離する第1と第2と第
のバンドパスフィルタ3・4・5に入力され、更に第
1バンドパス出力と第3バンドパス出力に付いては、そ
れぞれ第1と第2の符号反転回路6・7に入力されてそ
の極性を反転される。
Hereinafter, the configuration and operation of a conventional three-line logical comb filter will be briefly described with reference to FIG.
First, the composite color video signal is supplied to first and second 1H delay circuits 1 and 2 which are cascaded and connected in two stages. The non-delay signal, the 1H delay signal and the 2H delay signal obtained by the delay are first, second, and second signals respectively for separating the color signal band.
3 and the first and third band-pass outputs are input to first and second sign inverting circuits 6 and 7, respectively. Is inverted.

【0004】これらの反転出力と第2バンドパス出力
が、以下の論理演算回路に入力され、カラー成分が分離
される。この論理演算回路はまず隣接ライン同士を比較
してその最大値と最小値を選択する為、第1・第2最大
値選択回路24・25と第1・第2最小値選択回路26
・27にそれぞれ対応する反転出力と第2バンドパス出
力を供給している。
The inverted output and the second band-pass output are input to the following logical operation circuit to separate color components. The logical operation circuit first compares adjacent lines to select the maximum value and the minimum value. Therefore, the first and second maximum value selection circuits 24 and 25 and the first and second minimum value selection circuits 26
• Provides an inverted output and a second bandpass output corresponding to 27 respectively.

【0005】更に、最大値選択出力は第3の最小値選択
回路28に入力され、最小値選択出力は第3の最大値選
択回路29に入力され、その結果得られる出力が加算回
路30に入力される。加算出力は乗算回路31でその振
幅を1/2にされ、カラー成分として導出される。
The maximum value selection output is input to a third minimum value selection circuit 28, the minimum value selection output is input to a third maximum value selection circuit 29, and the resulting output is input to an addition circuit 30. Is done. The added output is halved in amplitude by the multiplication circuit 31 and is derived as a color component.

【0006】その結果、垂直方向に色ダレのないカラー
成分の導出が可能となる。尚、輝度信号Yは、タイミン
グ合わせの為に遅延回路32を介した1H遅延出力を、
減算回路23にてカラー成分を減算することにより分離
される。
As a result, it is possible to derive a color component without color sag in the vertical direction. The luminance signal Y is a 1H delay output via a delay circuit 32 for timing adjustment.
The color components are separated by subtraction in the subtraction circuit 23.

【0007】[0007]

【発明が解決しようとする課題】しかし、上述する従来
回路には以下の様な欠点がある。
However, the conventional circuit described above has the following disadvantages.

【0008】まず、図14に図示する様に空間周波数が
カラーサブキャリア相当周波数の縦縞パターンがある場
合、その上端部分と下端部分の輝度振幅が減衰され代わ
りに偽色信号が導出される。即ち、図15に示す様に縞
状パターンの上端のに於て、過去のラインV1がフラッ
トで現在及び未来のラインV2・V3に縞部分の信号が
発生している状態で、導出されるカラー成分C2に漏れ
が発生し、輝度成分Y2の振幅も半分になる。また、生
状パターンの下端に於て、過去と現在のラインV4とV
5に縞部分の信号が発生し、未来のラインV6がフラッ
トとなっている状態で、導出されるカラー成分C5に漏
れが発生し、輝度成分Y5の振幅も半分になる。
First, as shown in FIG. 14, when there is a vertical stripe pattern whose spatial frequency is a frequency corresponding to a color subcarrier, the luminance amplitude at the upper end and lower end is attenuated, and a false color signal is derived instead. That is, as shown in FIG. 15, in the state where the past line V1 is flat and the current and future lines V2 and V3 have a striped signal at the upper end of the striped pattern, the derived color is A leak occurs in the component C2, and the amplitude of the luminance component Y2 is also halved. At the lower end of the raw pattern, the past and present lines V4 and V4
In the state where the signal of the striped portion is generated in 5 and the future line V6 is flat, the derived color component C5 leaks, and the amplitude of the luminance component Y5 is also halved.

【0009】更に、図16に示す様に、現在ラインにの
み輝度信号にカラーサブキャリア成分が多重され他のラ
インがフラットな場合、導出されるカラー成分の振幅は
半分になり輝度成分に漏れが生じる。
Further, as shown in FIG. 16, when a color subcarrier component is multiplexed on a luminance signal only on the current line and the other lines are flat, the amplitude of the derived color component is reduced by half, and the luminance component has no leakage. Occurs.

【0010】図17は、上述する従来回路の出力を2次
元的に表現するものであり、X方向のパラメータにB−
A成分、即ち現在ライン成分と未来ライン成分の差を、
またY方向のパラメータにC−B成分、即ち過去ライン
成分と現在ライン成分の差をそれぞれ設定し、その区分
領域毎に対応する出力を表示している。
FIG. 17 shows the output of the above-described conventional circuit in a two-dimensional manner.
A component, that is, the difference between the current line component and the future line component,
Further, the CB component, that is, the difference between the past line component and the current line component is set as the parameter in the Y direction, and the output corresponding to each of the divided areas is displayed.

【0011】この図より明らかな様に、縞状パターンの
上端ではA=−α,B=α,C=0(但しαは正の値)
であり、X=2α,Y=−αとなり、Y=−X/2とな
る。よって、得られるC成分は(C+B)/2故、α/
2となる。また、縞状パターンの端ではA=0,B=
α,C=−αであり、X=α,Y=−2αとなり、Y=
−2Xとなる。よって、得られるC成分は(A+B)/
2故、α/2となり不所望なカラー成分を導出する。
As apparent from FIG. 1, A = -α, B = α, C = 0 (where α is a positive value) at the upper end of the striped pattern.
X = 2α, Y = −α, and Y = −X / 2. Therefore, since the obtained C component is (C + B) / 2, α /
It becomes 2. Further, under end of the striped pattern A = 0, B =
α, C = −α, X = α, Y = −2α, and Y =
-2X. Therefore, the obtained C component is (A + B) /
Therefore, it becomes α / 2, and an undesired color component is derived.

【0012】更に、現在ラインにのみ輝度成分とカラー
成分が存在する場合、A=C=0,B=αであり、X=
α,Y=−αとなり、Y=−Xとなる。よって、得られ
るC成分は(A+B)/2または(B+C)/2故、α
/2となり、輝度成分に残りのα/2が漏れ込むことに
なる。
Further, when a luminance component and a color component exist only in the current line, A = C = 0, B = α, and X =
α, Y = −α, and Y = −X. Therefore, since the obtained C component is (A + B) / 2 or (B + C) / 2, α
/ 2, and the remaining α / 2 leaks into the luminance component.

【0013】尚、図18はア〜オの各エリアとその境界
ラインに対応するA、B、Cの変化を摸式的に示すもの
である。
FIG. 18 schematically shows changes in A, B, and C corresponding to the respective areas A to E and their boundary lines.

【0014】[0014]

【課題を解決するための手段】本発明は、上述する点に
鑑み、従来の論理演算回路に、前記現ラインと前記過去
ラインのカラーの関が強い場合に前記過去ライン信号
を選択し前記現ラインと前記未来ラインのカラーの
が強い場合に前記未来ライン信号を選択するライン選択
手段と、各ライン間の輝度の相関が強いときカラーの
関の少ない側のライン対の相加平均を演算する演算手段
と、前記選択スイッチの出力と前記演算回路の出力を相
関の状態に応じて選択する出力選択手段とを配すること
を第1の特徴とし、更に、前記現在ライン信号のみの発
生を検出する検出回路と、一定期間以上該検出回路の出
力が発生したことを検出するスイッチング制御回路と、
該スイッチング制御回路の出力に基ずいて現ライン信号
を選択するスイチング回路とを、配することを第2の
特徴とする。
Means for Solving the Problems The present invention has been made in view of the point that above, the conventional logic circuit, wherein said select past line signal wherein when the correlation of the color of the current line and the last line is strong a line selection means for selecting the future line signal when the correlation of the color of the future line and current line is strong, the brightness phase <br/> function less side of the collar when the correlation is strong between the lines line The first feature is that a calculation means for calculating an arithmetic mean of the pair and an output selection means for selecting an output of the selection switch and an output of the calculation circuit in accordance with a state of correlation are further provided. A detection circuit that detects the occurrence of only the current line signal, a switching control circuit that detects that the output of the detection circuit has occurred for a certain period or more,
The Control button quenching circuit for selecting a current line signal have not a group to the output of the switching control circuit, the second feature that distribution.

【0015】[0015]

【作用】よって、第1の構成によれば、ライン対のカラ
ー相関の強い部分では特定のライン信号が選択されクロ
スカラーの発生が阻止され、輝度相関の強い部分では値
の小さい側の相加平均演算が為され、また第2の構成に
よれば、一定期間以上現在ラインにのみ信号が存在する
場合に現在ラインのみが選択されドット妨害が解消され
る。
Therefore, according to the first configuration, a specific line signal is selected in a portion where the color correlation of the line pair is strong, and the occurrence of cross color is prevented. Average calculation is performed, and according to the second configuration, when a signal exists only in the current line for a certain period or more, only the current line is selected, and dot disturbance is eliminated.

【0016】[0016]

【実施例】以下、本発明を採用する2次元YC分離回路
の一実施例について説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a two-dimensional YC separation circuit employing the present invention will be described below.

【0017】まず、本実施例は、図1に図示する様にカ
ラーサブキャリア周波数の4倍のサンプリング周波数で
カラー映像信号をAD変換してディジタル化した信号を
入力しており、図示する回路は全てディジタル回路で構
成されている。
First, in this embodiment, as shown in FIG. 1, a signal obtained by AD-converting a color video signal at a sampling frequency four times the color subcarrier frequency and digitized is input. All are composed of digital circuits.

【0018】カラー映像信号は従来技術と同様に従属接
続された第1と第2の1H遅延回路1・2に供給され
る。その結果得られる1H遅延信号と2H遅延信号と非
遅延信号は、それぞれカラー信号帯域を分離する第1と
第2と第3のバンドパスフィルタ3・4・5に入力さ
れ、更に第1バンドパス出力と第バンドパス出力に付
いては、それぞれ第1と第2の符号反転回路6・7に入
力されてその極性を反転される。
The color video signal is supplied to first and second 1H delay circuits 1 and 2 which are cascaded similarly to the prior art. The resulting 1H delayed signal, 2H delayed signal, and non-delayed signal are input to first, second, and third bandpass filters 3, 4, and 5, respectively, for separating a color signal band. The output and the third band-pass output are input to first and second sign inverting circuits 6 and 7, respectively, and their polarities are inverted.

【0019】以下、連続する3ラインに関連する出力を
処理する本実施例の論理演算回路の構成について説明す
る。
Hereinafter, the configuration of the logical operation circuit of the present embodiment for processing outputs related to three consecutive lines will be described.

【0020】第1反転出力Aと第2反転出力Cは第1比
較回路8に入力され、A≦Cの状態で第1比較出力Dを
発生し、前記第1反転出力Aと第2バンドパス出力Bは
第2比較回路9に入力され、A≦Bの状態で第2比較出
力Eを発生し、第2バンドパス出力Bと第2反転出力C
は第3比較回路10に入力され、B≦Cの状態で第3比
較出力Fを発生する。
The first inverted output A and the second inverted output C are input to a first comparing circuit 8, and generate a first compared output D in a state of A ≦ C. The output B is input to the second comparison circuit 9 and generates a second comparison output E in a state where A ≦ B, and outputs a second bandpass output B and a second inverted output C.
Is input to the third comparison circuit 10 and generates a third comparison output F in a state of B ≦ C.

【0021】上述する第1比較出力Dの出力パターンを
2次元座標で表示すると図2の様になる。また、第2比
較出力Eの出力パターンを2次元座標で表示すると図3
の様になる。更に、上述する第3比較出力Fの出力パタ
ーンを2次元座標で表示すると図4の様になる。
FIG. 2 shows the output pattern of the first comparison output D described above in two-dimensional coordinates. FIG. 3 shows the output pattern of the second comparison output E in two-dimensional coordinates.
It becomes like. FIG. 4 shows the output pattern of the third comparison output F described above in two-dimensional coordinates.

【0022】第1比較出力Dと第2比較出力Eは、第1
排他論理和回路13に入力され、図5の様な出力パター
ンの第1排他論理和出力Gを発生し、第1スイッチング
回路11(ライン選択手段)を第3反転出力C側より第
1反転出力A側に切換え、第2スイッチング回路12を
第1反転出力A側より第3反転出力C側に切換えてい
る。
The first comparison output D and the second comparison output E are
It is input to the exclusive OR circuit 13 and generates a first exclusive OR output G having an output pattern as shown in FIG. 5, and the first switching circuit 11 (line selecting means) outputs the first inverted output from the third inverted output C side. Switching to the A side, the second switching circuit 12 is switched from the first inverted output A side to the third inverted output C side.

【0023】第2比較出力Eと第3比較出力Fは、第2
排他論理和回路14に入力され、図6の様な出力パター
ンの第2排他論理和出力Jを発生し、第3スイッチング
回路20を第2バンドパス出力B側より演算出力側に切
換えている。
The second comparison output E and the third comparison output F are
It is input to the exclusive OR circuit 14 to generate a second exclusive OR output J having an output pattern as shown in FIG. 6, and switches the third switching circuit 20 from the second bandpass output B to the operation output.

【0024】また、第2バンドパス出力Bと第2スイッ
チング出力Kは加算回路15(演算手段)に入力され乗
算回路16(演算手段)でそのレベルを半分にされ、図
7の出力パターンに示す様な乗算出力Mを発生する。更
に、第4比較回路17は第1スイッチング出力Nと第2
乗算出力Mとを入力し、図8の出力パターンに示す様な
第4比較出力Pを発生する。この第4比較出力Pと第2
比較出力Eを入力する第3排他論理和回路18は、図9
の出力パターンに示す様な第3排他論理和出力Qを発生
する。
The second band-pass output B and the second switching output K are input to an adder 15 (arithmetic means) and halved in their levels by a multiplier 16 (arithmetic means), as shown in the output pattern of FIG. A multiplied output M is generated. Further, the fourth comparison circuit 17 outputs the first switching output N and the second switching output N
The multiplication output M is input to generate a fourth comparison output P as shown in the output pattern of FIG. The fourth comparison output P and the second comparison output P
The third exclusive OR circuit 18 that receives the comparison output E is
A third exclusive OR output Q as shown in the output pattern of FIG.

【0025】その結果、この排他論理和出力Qを制御入
力とし、第1スイッチング出力Nと乗算出力Mを入力す
る第3スイッチング回路19(出力選択手段)は、図9
の出力パターンに示す第3スイッチング出力Rを発生す
る。
As a result, the third switching circuit 19 (output selection means) which receives the exclusive OR output Q as a control input and inputs the first switching output N and the multiplication output M is shown in FIG.
The third switching output R shown in the output pattern of FIG.

【0026】一方、第1反転出力Aと第2バンドパス出
力Bと第2反転出力Cとを入力する検出回路21は、バ
ンドパス出力のみが発生している状態を検出する。次段
のスイッチング制御回路22は、検出出力の発生期間を
カウントして一定期間以上の検出出力が発生しとたとき
にのみスイッチング制御出力を発生する。
On the other hand, the detection circuit 21 to which the first inverted output A, the second bandpass output B, and the second inverted output C are input detects a state where only the bandpass output is generated. The switching control circuit 22 at the next stage counts a period during which the detection output is generated, and generates a switching control output only when the detection output is generated for a certain period or more.

【0027】このスイチング制御出力と、第2排他論理
和出力Jとを入力する第4排他論理和回路32は、図1
1のパターンに示す様な第4排他論理和出力Sを発生す
る。この排他論理和出力Sをスイッチング制御入力とす
る第4スイッチング回路20は、図12の出力パターン
に示す第4スイッチング出力をカラー成分Cout として
発生する。
The fourth exclusive OR circuit 32, which receives the switching control output and the second exclusive OR output J,
A fourth exclusive OR output S as shown in a pattern 1 is generated. The fourth switching circuit 20 having the exclusive OR output S as a switching control input generates a fourth switching output shown in the output pattern of FIG. 12 as a color component Cout.

【0028】このカラー成分Cout は、減算回路23に
て1H遅延出力より減算され、減算出力が輝度成分You
t として導出される。
The color component Cout is subtracted from the 1H delayed output by the subtraction circuit 23, and the subtracted output is a luminance component You.
derived as t.

【0029】図19は、図12の本実施例パターンと、
図17の従来例パターンを比較した図表であり、この図
より明らかな様に、カラーの相関の強いアのエリアで
は、過去のライン情報を選択するため従来例に比しカラ
ー成分の漏れが少なく、輝度の相関の強いイとウのエリ
アでは、振幅の小さい演算出力を選択するため従来例に
比しカラー成分の漏れが少なく、カラーの相関の強いエ
のエリアでは、未来のライン情報を選択するため従来例
に比しカラー成分の漏れが少なく、現在ラインにのみカ
成分の発生するエリアでは、現在のライン情報を選
択するため従来例に比しドット妨害がない。
FIG. 19 shows the pattern of this embodiment shown in FIG.
FIG. 18 is a table comparing the conventional example pattern of FIG. 17. As is clear from this figure, in the area A where the color correlation is strong, the past line information is selected, so that the leakage of the color component is smaller than in the conventional example. In areas A and C, where the luminance correlation is strong, the calculation output with a small amplitude is selected.Therefore, there is less leakage of color components than in the conventional example. less leakage of the color components than the prior art to, in the area of occurrence of mosquitoes <br/> La over component only to the current line, no dot interference compared with the conventional example to select the current line information.

【0030】[0030]

【発明の効果】よって、本発明によれば、従来の論理演
算に比べてクロスカラーもなくドット妨害もなく確実な
YC分離が可能になる。
As described above, according to the present invention, it is possible to perform reliable YC separation without cross color or dot interference as compared with the conventional logical operation.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の1実施例を示す回路ブロック図であ
る。
FIG. 1 is a circuit block diagram showing one embodiment of the present invention.

【図2】第1比較回路出力のパターン図である。FIG. 2 is a pattern diagram of a first comparison circuit output.

【図3】第2比較回路出力のパターン図である。FIG. 3 is a pattern diagram of an output of a second comparison circuit.

【図4】第3比較回路出力のパターン図である。FIG. 4 is a pattern diagram of an output of a third comparison circuit.

【図5】第1排他論理和出力のパターン図である。FIG. 5 is a pattern diagram of a first exclusive OR output.

【図6】第2排他論理和出力のパターン図である。FIG. 6 is a pattern diagram of a second exclusive OR output.

【図7】乗算出力のパターン図である。FIG. 7 is a pattern diagram of a multiplication output.

【図8】第4比較出力のパターン図である。FIG. 8 is a pattern diagram of a fourth comparison output.

【図9】第3排他論理和出力のパターン図である。FIG. 9 is a pattern diagram of a third exclusive OR output.

【図10】第3スイチング出力のパターン図である。FIG. 10 is a pattern diagram of a third switching output.

【図11】第4排他論理和出力のパターン図である。FIG. 11 is a pattern diagram of a fourth exclusive OR output.

【図12】第4スイッチング出力のパターン図である。FIG. 12 is a pattern diagram of a fourth switching output.

【図13】従来回路の回路ブロック図である。FIG. 13 is a circuit block diagram of a conventional circuit.

【図14】モニタ画面上の縦縞パターン図である。FIG. 14 is a vertical stripe pattern diagram on a monitor screen.

【図15】クロスカラー発生原理説明図である。FIG. 15 is a diagram illustrating the principle of generating a cross color.

【図16】ドット妨害発生原理説明図である。FIG. 16 is a diagram illustrating the principle of dot disturbance generation.

【図17】従来回路出力のパターン図である。FIG. 17 is a pattern diagram of a conventional circuit output.

【図18】各エリア毎のライン信号変化説明図である。FIG. 18 is an explanatory diagram of a line signal change for each area.

【図19】従来回路出力と本実施例回路出力の比較対照
図面である。
FIG. 19 is a comparative drawing of a conventional circuit output and a circuit output of the present embodiment.

【符号の説明】[Explanation of symbols]

11 第1スイッチング回路(ライン選択手段) 15 加算回路(演算手段) 16 乗算回路(演算手段) 19 第3スイッチング回路(出力選択手段) 21 検出回路 22 スイッチング制御回路 20 第4スイッチング回路 DESCRIPTION OF SYMBOLS 11 1st switching circuit (line selection means) 15 Addition circuit (arithmetic means) 16 Multiplication circuit (arithmetic means) 19 3rd switching circuit (output selection means) 21 detection circuit 22 switching control circuit 20 4th switching circuit

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭61−269474(JP,A) 特開 平1−208988(JP,A) 特開 平3−182190(JP,A) ──────────────────────────────────────────────────続 き Continuation of the front page (56) References JP-A-61-269474 (JP, A) JP-A-1-208988 (JP, A) JP-A-3-182190 (JP, A)

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 カラー映像信号と当該カラー映像信号の
1H遅延出力および2H遅延出力の各カラー信号帯域を
分離し、カラーサブキャリア位相を揃えて各信号を論理
演算回路に入力してYC分離をする2次元YC分離回路
に於て、 上記カラー映像信号と上記2H遅延手段の出力のカラー
信号帯域のレベルを比較する第1の比較手段と、 上記カラー映像信号と上記1H遅延手段の出力のカラー
信号帯域のレベルを比較する第2の比較手段と、 上記1H遅延手段と上記2H遅延手段の出力のカラー信
号帯域レベルを比較する第3の比較手段と、 上記第1,第2,第3の比較手段出力により、カラーレ
ベル相関を検出する第1の相関検出手段と、 上記カラー映像信号と上記1H遅延出力の相関が、上記
上記2H遅延出力と上記1H遅延出力の相関よりも強い
場合に、上記ライン選択手段に上記カラー映像信号を選
択する信号を出力し、上記上記2H遅延出力と上記1H
遅延出力の相関が上記カラー映像信号と上記1H遅延出
力の相関よりも強い場合に、上記2H遅延出力を選択す
る第1のライン選択手段と、 上記カラー映像信号と上記1H遅延出力の相関が、上記
上記2H遅延出力と上記1H遅延出力の相関よりも強い
場合に、上記ライン選択手段に上記2H遅延出力を選択
する信号を出力し、上記上記2H遅延出力と上記1H遅
延出力の相関が上記カラー映像信号と上記1H遅延出力
の相関よりも強い場合に、上記カラー映像信号を選択す
る第2のライン選択手段と、 上記第2のライン選択手段の出力と上記1H遅延出力の
相加平均を演算する演算手段と、 上記第1のライン選択手段と上記演算手段の出力を比較
する第4の比較手段と、 上記第4の比較手段の出力と上記第2の比較手段の出力
の輝度信号の相関を検出する第2の相関検出手段と、 上記第2の相関検出手段の出力により、上記第1のライ
ン選択手段の出力と上記演算手段の出力を選択する第3
のライン選択手段とを、 それぞれ配して成る2次元YC分離回路。
1. A color video signal and a color signal band of a 1H delay output and a 2H delay output of the color video signal are separated, and a color subcarrier phase is aligned and each signal is input to a logical operation circuit to perform YC separation. First comparing means for comparing the level of the color video signal with the level of the color signal band output from the 2H delay means, and the color of the color video signal and the output of the 1H delay means. Second comparing means for comparing the level of the signal band; third comparing means for comparing the color signal band level of the output of the 1H delay means and the output of the 2H delay means; First correlation detection means for detecting a color level correlation based on the output of the comparison means; and a correlation between the color video signal and the 1H delay output, wherein a correlation between the 2H delay output and the 1H delay output is obtained. If stronger than, and outputs a signal for selecting the color video signal to the line selection means, the said 2H delayed output and the 1H
When the correlation of the delay output is stronger than the correlation between the color video signal and the 1H delay output, first line selection means for selecting the 2H delay output, and the correlation between the color video signal and the 1H delay output is: When the correlation between the 2H delay output and the 1H delay output is stronger than the correlation between the 2H delay output and the 1H delay output, a signal for selecting the 2H delay output is output to the line selecting means. A second line selection unit for selecting the color video signal when the correlation between the video signal and the 1H delay output is stronger, and calculating an arithmetic average of an output of the second line selection unit and the 1H delay output Calculating means, a fourth comparing means for comparing outputs of the first line selecting means and the calculating means, and a luminance signal of an output of the fourth comparing means and an output of the second comparing means. A second correlation detecting means for detecting the correlation between the first line selecting means and an output from the calculating means based on the output of the second correlation detecting means.
A two-dimensional YC separation circuit comprising:
【請求項2】 カラー映像信号と当該カラー映像信号の
1H遅延出力および2H遅延出力の各カラー信号帯域を
分離し、カラーサブキャリア位相を揃えて各信号を論理
演算回路に入力してYC分離をする2次元YC分離回路
に於て、 上記カラー映像信号と、上記1H遅延出力と、上記2H
遅延出力を入力し、当該1H遅延出力の信号のみにカラ
ー信号を有することを検出する検出手段と、 当該検出手段の出力が所定期間以上継続して出力された
ことを検出するスイッチング制御手段と、 上記1H遅延出力と上記第3のライン選択手段の出力を
入力する第4のライン選択手段と、 を有し、 上記スイッチング制御出力に基づいて、上記カラー映像
信号と当該カラー映像信号の1H遅延出力および2H遅
延出力の信号にカラーおよび輝度のどちらの相関も無い
場合に、第4のライン選択手段により上記1H遅延出力
手段を選択することを特徴とする請求項1記載の2次元
YC分離回路。
2. A color video signal and each color signal band of a 1H delay output and a 2H delay output of the color video signal are separated, and the signals are input to a logical operation circuit with the color subcarrier phases aligned to perform YC separation. In the two-dimensional YC separation circuit, the color video signal, the 1H delay output, and the 2H
Detecting means for receiving a delayed output and detecting that only the 1H delayed output signal has a color signal; switching control means for detecting that the output of the detecting means has been continuously output for a predetermined period or more; And a fourth line selecting means for inputting the 1H delay output and the output of the third line selecting means. Based on the switching control output, the color video signal and a 1H delay output of the color video signal are provided. 2. The two-dimensional YC separation circuit according to claim 1, wherein the 1H delay output means is selected by a fourth line selection means when there is no correlation between color and luminance in the signals of the 2H delay output and the 2H delay output signal.
JP3051534A 1991-03-15 1991-03-15 Two-dimensional YC separation circuit Expired - Fee Related JP2584357B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3051534A JP2584357B2 (en) 1991-03-15 1991-03-15 Two-dimensional YC separation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3051534A JP2584357B2 (en) 1991-03-15 1991-03-15 Two-dimensional YC separation circuit

Publications (2)

Publication Number Publication Date
JPH04286493A JPH04286493A (en) 1992-10-12
JP2584357B2 true JP2584357B2 (en) 1997-02-26

Family

ID=12889690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3051534A Expired - Fee Related JP2584357B2 (en) 1991-03-15 1991-03-15 Two-dimensional YC separation circuit

Country Status (1)

Country Link
JP (1) JP2584357B2 (en)

Also Published As

Publication number Publication date
JPH04286493A (en) 1992-10-12

Similar Documents

Publication Publication Date Title
EP0358453B1 (en) Digital luminance/chrominance separation apparatus
US4809060A (en) Hanging dot reduction arrangement
KR100394534B1 (en) Luminance signal and chrominance signal separating circuit
US4636840A (en) Adaptive luminance-chrominance separation apparatus
JPH0644829B2 (en) Y / C separation circuit
KR0130951B1 (en) Y/c separating circuit
JP2584357B2 (en) Two-dimensional YC separation circuit
KR100376404B1 (en) 2-line yc separation device
EP0076542B1 (en) Line standard conversion circuit for a television signal
JP2699488B2 (en) Comb filter
JPH0630433A (en) Luminance signal/chrominance signal separating device
JPH0436516B2 (en)
JPH03187697A (en) Yc separation circuit
JP2964641B2 (en) Luminance signal / color signal separation device
JP2840754B2 (en) Filter circuit
KR0141127B1 (en) Apparatus for separating chroma signal
JPH114458A (en) Adaptive comb-line filter circuit
JP2596736B2 (en) Image correlation compatible luminance signal color signal separation filter
JPS63296593A (en) Luminance signal/chrominance signal separator circuit
JPH05115073A (en) Adaptive control y/c separator circuit
JPH04351090A (en) Y/c separation device
JP2006121132A (en) Y/c separation circuit and y/c separation method
JPH0630432A (en) Luminance signal/chrominance signal separating circuit
JPH01251981A (en) Method for separating y/c
JPH0767128A (en) Vertical correlator for comb filter

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091121

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101121

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees