JP2015228588A5 - - Google Patents

Download PDF

Info

Publication number
JP2015228588A5
JP2015228588A5 JP2014113343A JP2014113343A JP2015228588A5 JP 2015228588 A5 JP2015228588 A5 JP 2015228588A5 JP 2014113343 A JP2014113343 A JP 2014113343A JP 2014113343 A JP2014113343 A JP 2014113343A JP 2015228588 A5 JP2015228588 A5 JP 2015228588A5
Authority
JP
Japan
Prior art keywords
video processing
memory
video
processing apparatus
processing means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014113343A
Other languages
Japanese (ja)
Other versions
JP6351382B2 (en
JP2015228588A (en
Filing date
Publication date
Application filed filed Critical
Priority to JP2014113343A priority Critical patent/JP6351382B2/en
Priority claimed from JP2014113343A external-priority patent/JP6351382B2/en
Publication of JP2015228588A publication Critical patent/JP2015228588A/en
Publication of JP2015228588A5 publication Critical patent/JP2015228588A5/ja
Application granted granted Critical
Publication of JP6351382B2 publication Critical patent/JP6351382B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

上記目的を達成するための一手段として、本発明の映像処理装置は以下の構成を有する。すなわち、入力された映像信号に対して映像処理を行う複数の映像処理手段と、実行すべき映像処理機能に応じて前記複数の映像処理手段のうちメモリへのアクセスを行う映像処理手段を選択する選択手段、とを有し、前記選択手段により選択された映像処理手段は前記メモリへのアクセスを介した前記映像処理を行うことを特徴とする。 As a means for achieving the above object, the video processing apparatus of the present invention has the following configuration. That is, a plurality of video processing means for performing video processing on the input video signal and a video processing means for accessing the memory are selected from the plurality of video processing means according to the video processing function to be executed. Selection means, and the video processing means selected by the selection means performs the video processing via access to the memory.

Claims (14)

映像処理装置であって、
入力された映像信号に対して映像処理を行う複数の映像処理手段と、
実行すべき映像処理機能に応じて前記複数の映像処理手段のうちメモリへのアクセスを行う映像処理手段を選択する選択手段、とを有し、
前記選択手段により選択された映像処理手段は前記メモリへのアクセスを介した前記映像処理を行うことを特徴とする映像処理装置。
A video processing device,
A plurality of video processing means for performing video processing on the input video signal;
Selecting means for selecting video processing means for accessing the memory among the plurality of video processing means according to the video processing function to be executed ,
The video processing apparatus, wherein the video processing means selected by the selection means performs the video processing via access to the memory.
前記複数の映像処理手段のうち、前記選択手段により選択されなかった映像処理手段による映像処理を迂回させる迂回手段を更に有することを特徴とする請求項1に記載の映像処理装置。   The video processing apparatus according to claim 1, further comprising a bypass unit that bypasses video processing by the video processing unit that is not selected by the selection unit among the plurality of video processing units. 映像信号の外部への出力タイミングを示す第一の同期信号を生成し、前記選択手段により選択された映像処理手段のうちの最後段の映像処理手段に対して前記第一の同期信号を供給する第一の同期信号生成手段を更に有し、
前記最後段の映像処理手段は該外部への出力タイミングに従って前記メモリへのアクセスを介した前記映像処理を行うことを特徴とする請求項1または2に記載の映像処理装置。
A first synchronization signal indicating the output timing of the video signal to the outside is generated, and the first synchronization signal is supplied to the last video processing means among the video processing means selected by the selection means. A first synchronization signal generating means;
The video processing apparatus according to claim 1, wherein the video processing means at the last stage performs the video processing via access to the memory according to an output timing to the outside.
前記最後段の映像処理手段は、前記入力された映像信号に対して幾何変形処理を行った結果を前記メモリへ書き込み、前記外部への出力タイミングに従って、前記結果を前記メモリから読み出して外部へ出力することを特徴とする請求項3に記載の映像処理装置。   The last-stage video processing means writes the result of performing geometric deformation processing on the input video signal to the memory, reads the result from the memory according to the output timing to the outside, and outputs the result to the outside The video processing apparatus according to claim 3, wherein: 前記最後段の映像処理手段は、前記入力された映像信号に対して画像拡張処理をおこなった結果を前記メモリへ書き込み、前記外部への出力タイミングに従って、前記結果を前記メモリから読み出して外部へ出力することを特徴とする請求項3に記載の映像処理装置。   The last-stage video processing means writes the result of image expansion processing on the input video signal to the memory, reads the result from the memory according to the output timing to the outside, and outputs the result to the outside The video processing apparatus according to claim 3, wherein: 前記最後段の映像処理手段は、複数の前記入力された映像信号を前記メモリに書き込み、前記外部への出力タイミングに従って、前記書き込んだ映像信号を前記メモリから読み出してレイアウトして外部へ出力することを特徴とする請求項3に記載の映像処理装置。   The last-stage video processing means writes a plurality of the input video signals to the memory, reads out the written video signals from the memory according to the output timing to the outside, lays out and outputs them to the outside. The video processing apparatus according to claim 3. 内部の動作タイミングを示す第二の同期信号を生成し、前記選択手段により選択された映像処理手段のうちの最前段の映像処理手段に対して前記第二の同期信号を供給する第二の同期信号生成手段を更に有し、
前記最前段の映像処理手段は該内部の動作タイミングに従って前記メモリへのアクセスを介した前記映像処理を行うことを特徴とする請求項1乃至6のいずれか1項に記載の映像処理装置。
A second synchronization signal that generates a second synchronization signal indicating an internal operation timing, and supplies the second synchronization signal to the first-stage video processing means among the video processing means selected by the selection means. A signal generating means;
The video processing apparatus according to claim 1, wherein the video processing unit in the forefront stage performs the video processing via access to the memory in accordance with the internal operation timing.
前記最前段の映像処理手段は、前記入力された映像信号を前記メモリに書き込み、前記内部の動作タイミングに従って前記メモリから読み出して、前記選択手段により選択されている次の映像処理手段に出力することを特徴とする請求項7に記載の映像処理装置。   The foremost video processing means writes the input video signal into the memory, reads out from the memory according to the internal operation timing, and outputs it to the next video processing means selected by the selection means. The video processing apparatus according to claim 7. 前記入力された映像信号が1つの映像信号から分割された複数の分割映像信号であることを特徴とする請求項8に記載の映像処理装置。 The video processing apparatus according to claim 8, wherein the input video signal is a plurality of divided video signals divided from one video signal. 前記入力された映像信号が別個の複数の信号である場合、前記最前段の映像処理手段は、該複数の映像信号を前記メモリに書き込み、前記内部の動作タイミングに従ってシリアライズに前記メモリから読み出すことを特徴とする請求項8に記載の映像処理装置。   When the input video signal is a plurality of separate signals, the first-stage video processing means writes the plurality of video signals to the memory and reads them from the memory for serialization according to the internal operation timing. 9. The video processing apparatus according to claim 8, wherein 前記最前段の映像処理手段は、前記入力された映像信号に対してIP変換(インターレース・プログレッシブ変換)した結果を前記メモリに書き込み、前記内部の動作タイミングに従って前記メモリから読み出して、前記選択手段により選択されている次の映像処理手段に出力することを特徴とする請求項7に記載の映像処理装置。   The foremost video processing means writes the result of IP conversion (interlace / progressive conversion) to the input video signal into the memory, reads out from the memory in accordance with the internal operation timing, and the selection means 8. The video processing apparatus according to claim 7, wherein the video processing apparatus outputs to the next selected video processing means. 前記最前段の映像処理手段は、前記入力された映像信号に対して解像度変換した結果を前記メモリに書き込み、前記内部の動作タイミングに従って前記メモリから読み出して、前記選択手段により選択されている次の映像処理手段に出力することを特徴とする請求項7に記載の映像処理装置。   The first-stage video processing means writes the result of resolution conversion of the input video signal to the memory, reads out from the memory according to the internal operation timing, and selects the next selected by the selection means The video processing apparatus according to claim 7, wherein the video processing apparatus outputs the video processing means. 映像処理装置の制御方法であって、
入力された映像信号に対して映像処理を行う複数の映像処理工程と、
実行すべき映像処理機能に応じて前記複数の映像処理工程のうちメモリへのアクセスを行う映像処理工程を選択する選択工程、とを有し、
前記選択工程において選択された映像処理工程では前記メモリへのアクセスを介した前記映像処理を行うことを特徴とする映像処理装置の制御方法。
A method for controlling a video processing apparatus,
A plurality of video processing steps for performing video processing on the input video signal;
A selection step of selecting a video processing step for accessing the memory among the plurality of video processing steps according to a video processing function to be executed ,
The method of controlling a video processing apparatus, wherein the video processing is performed through access to the memory in the video processing step selected in the selection step.
請求項1乃至請求項12のいずれか1項に記載の映像処理装置の各手段としてコンピュータを機能させるためのプログラム。   The program for functioning a computer as each means of the video processing apparatus of any one of Claims 1 thru | or 12.
JP2014113343A 2014-05-30 2014-05-30 VIDEO PROCESSING DEVICE, ITS CONTROL METHOD, AND PROGRAM Expired - Fee Related JP6351382B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014113343A JP6351382B2 (en) 2014-05-30 2014-05-30 VIDEO PROCESSING DEVICE, ITS CONTROL METHOD, AND PROGRAM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014113343A JP6351382B2 (en) 2014-05-30 2014-05-30 VIDEO PROCESSING DEVICE, ITS CONTROL METHOD, AND PROGRAM

Publications (3)

Publication Number Publication Date
JP2015228588A JP2015228588A (en) 2015-12-17
JP2015228588A5 true JP2015228588A5 (en) 2017-07-06
JP6351382B2 JP6351382B2 (en) 2018-07-04

Family

ID=54885829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014113343A Expired - Fee Related JP6351382B2 (en) 2014-05-30 2014-05-30 VIDEO PROCESSING DEVICE, ITS CONTROL METHOD, AND PROGRAM

Country Status (1)

Country Link
JP (1) JP6351382B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020012643A1 (en) 2018-07-13 2020-01-16 Necディスプレイソリューションズ株式会社 Multi-screen display adjustment system and method for adjusting multi-screen display

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3573614B2 (en) * 1998-03-05 2004-10-06 株式会社日立製作所 Image processing apparatus and image processing system
JP4047316B2 (en) * 2003-09-25 2008-02-13 キヤノン株式会社 Frame rate conversion device, overtaking prediction method used therefor, display control device, and video reception display device
JP2007281741A (en) * 2006-04-05 2007-10-25 Seiko Epson Corp Image processing using pipeline processing
JP5335273B2 (en) * 2008-04-17 2013-11-06 キヤノン株式会社 Memory control device and memory control method
JP5172452B2 (en) * 2008-04-24 2013-03-27 三菱電機株式会社 Video synthesizer
JP2010245682A (en) * 2009-04-02 2010-10-28 Seiko Epson Corp Image processing device, image processing method, and computer program
JP4740364B2 (en) * 2009-09-29 2011-08-03 パナソニック株式会社 Three-dimensional image processing apparatus and control method thereof
JP2011107558A (en) * 2009-11-20 2011-06-02 Seiko Epson Corp Device and method for processing video, and computer program

Similar Documents

Publication Publication Date Title
WO2015000919A3 (en) Method and processor for efficient video processing in a streaming environment
JP2014216013A5 (en)
JP2018107759A5 (en)
JP2014160987A5 (en)
JP2016144151A5 (en)
EP3021285A3 (en) Low latency augmented reality display
JP2017535854A5 (en)
JP2013229853A5 (en)
JP2012009097A5 (en)
JP2017046196A5 (en)
JP2018130556A5 (en)
JP2014068330A5 (en)
JP2015170863A5 (en) Imaging apparatus, control method therefor, program, and storage medium
JP2014216833A5 (en)
JP2016127373A5 (en)
JP2011028738A5 (en) Image processing apparatus, printer, and image processing method
JP2014165755A5 (en)
JP2015226206A5 (en)
JP6435826B2 (en) Data processing apparatus and data processing method
JP2015228588A5 (en)
JP2012086450A5 (en) Image forming apparatus, image forming method, and program
JP2011041154A5 (en)
JP2017054263A5 (en) Image processing device
JP2015213261A5 (en)
JP2016110486A5 (en) Screen sharing system, screen sharing server, screen sharing system control method, and program