JP2007306632A - レベルシフト回路 - Google Patents
レベルシフト回路 Download PDFInfo
- Publication number
- JP2007306632A JP2007306632A JP2007218337A JP2007218337A JP2007306632A JP 2007306632 A JP2007306632 A JP 2007306632A JP 2007218337 A JP2007218337 A JP 2007218337A JP 2007218337 A JP2007218337 A JP 2007218337A JP 2007306632 A JP2007306632 A JP 2007306632A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- supply voltage
- inverter
- voltage
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
【解決手段】出力端OUTがハイレベルHVHのときに第1電源電圧Vdd1が0Vになった場合は、2段目のインバータINV2の出力端がローレベルになったときと同じであり、出力端OUTからハイレベルHVHの信号が出力され、出力端OUTがローレベルのときに第1電源電圧Vdd1が0Vになったときは、レベルシフト回路1は、2段目のインバータINV2の出力端がローレベルになったときと同じ動作を行うようにした。
【選択図】図1
Description
低電圧側の電源をなす第1電源電圧で作動し、前記低電圧側の信号が入力される第1インバータと、
前記第1電源電圧で作動し、該第1インバータに直列に接続された第2インバータと、
高電圧側の電源をなす第2電源電圧を降圧して第3電源電圧を生成し出力する降圧回路と、
該第3電源電圧で作動し、前記第2インバータに直列に接続された第3インバータと、
前記第2電源電圧で作動し、出力信号が前記高電圧側の信号をなす、該第3インバータに直列に接続された第4インバータと、
該第4インバータの出力信号に応じて、前記第3電源電圧として第2電源電圧を前記第3インバータに供給する第2電源電圧供給回路と、
を備えるものである。
第1の実施の形態.
図1は、本発明の第1の実施の形態におけるレベルシフト回路の例を示した回路図である。
図1におけるレベルシフト回路1は、入力端INに入力された低電圧側の信号SLを高電圧側の信号SHに変換して出力端OUTから出力する回路であり、低電圧側の電源電圧を第1電源電圧Vdd1とし、高電圧側の電源電圧を第2電源電圧Vdd2とする。なお、以下、第1電源電圧Vdd1の電圧レベルを有するハイレベルをLVHとし、第2電源電圧Vdd2の電圧レベルを有するハイレベルをHVHとする。
図3において、降圧回路2は、n(nは、n>0の整数)個のNMOSトランジスタQ1〜Qn及びQaで構成されている。第2電源電圧Vdd2とノードN1との間にNMOSトランジスタQaが接続され、NMOSトランジスタQaのサブストレートゲートは接地電圧に接続されている。
図4において、降圧回路2は、NMOSトランジスタQ1〜Qnで構成されている。第2電源電圧Vdd2とノードN1との間に、NMOSトランジスタQ1〜Qnが直列に接続されており、NMOSトランジスタQ1〜Qnの各ゲートはそれぞれのソースに対応して接続され、NMOSトランジスタQ1〜Qnはそれぞれダイオードを形成している。NMOSトランジスタQ1〜Qnの各サブストレートゲートは、それぞれ接地電圧に接続されている。図4の場合、PMOSトランジスタ3は、NMOSトランジスタQ1〜Qnの直列回路に並列に接続されている。このような構成にすることによっても、降圧回路2は、第2電源電圧Vdd2を第1電源電圧Vdd1まで降圧してノードN1に印加する。
2 降圧回路
3,QP1〜QP4 PMOSトランジスタ
INV1〜INV4 インバータ
QN1〜QN4,Q1〜Qn,Qa NMOSトランジスタ
Claims (4)
- 低電圧側の信号を高電圧側の信号に変換して出力するレベルシフト回路において、
低電圧側の電源をなす第1電源電圧で作動し、前記低電圧側の信号が入力される第1インバータと、
前記第1電源電圧で作動し、該第1インバータに直列に接続された第2インバータと、
高電圧側の電源をなす第2電源電圧を降圧して第3電源電圧を生成し出力する降圧回路と、
該第3電源電圧で作動し、前記第2インバータに直列に接続された第3インバータと、
前記第2電源電圧で作動し、出力信号が前記高電圧側の信号をなす、該第3インバータに直列に接続された第4インバータと、
該第4インバータの出力信号に応じて、前記第3電源電圧として第2電源電圧を前記第3インバータに供給する第2電源電圧供給回路と、
を備えることを特徴とするレベルシフト回路。 - 前記第2電源電圧供給回路は、第4インバータの出力信号がローレベルになると、前記第3電源電圧として第2電源電圧を第3インバータに供給し、第4インバータの出力信号がハイレベルになると、第3インバータに対する第2電源電圧の供給を停止することを特徴とする請求項1記載のレベルシフト回路。
- 前記降圧回路は、第2電源電圧と第3電源電圧との間に接続されたトランジスタと、第2電源電圧と該トランジスタの制御信号入力端との間に直列に接続され、第2電源電圧を降圧して該トランジスタの制御信号入力端に入力する少なくとも1つのダイオードとで構成されることを特徴とする請求項1又は2記載のレベルシフト回路。
- 前記降圧回路は、第2電源電圧と第3電源電圧との間に直列に接続され、第2電源電圧を降圧して第3電源電圧を生成する少なくとも1つのダイオードで構成されることを特徴とする請求項1又は2記載のレベルシフト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007218337A JP2007306632A (ja) | 2007-08-24 | 2007-08-24 | レベルシフト回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007218337A JP2007306632A (ja) | 2007-08-24 | 2007-08-24 | レベルシフト回路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003002315A Division JP4025203B2 (ja) | 2003-01-08 | 2003-01-08 | レベルシフト回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007306632A true JP2007306632A (ja) | 2007-11-22 |
Family
ID=38840113
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007218337A Pending JP2007306632A (ja) | 2007-08-24 | 2007-08-24 | レベルシフト回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2007306632A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101156735B1 (ko) | 2010-12-21 | 2012-06-14 | 전자부품연구원 | 로직 레벨 변환기 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60237720A (ja) * | 1984-05-11 | 1985-11-26 | Seiko Epson Corp | 出力回路 |
JPH037423A (ja) * | 1989-02-13 | 1991-01-14 | Texas Instr Inc <Ti> | 温度補償電圧増倍装置 |
JPH06326595A (ja) * | 1993-04-20 | 1994-11-25 | Internatl Business Mach Corp <Ibm> | インターフェース回路及び低電圧信号受信回路 |
JP2000174610A (ja) * | 1998-12-04 | 2000-06-23 | Matsushita Electric Ind Co Ltd | レベルシフタ回路およびそれを用いた半導体装置 |
JP2000349617A (ja) * | 1999-06-04 | 2000-12-15 | Hitachi Ltd | 半導体集積回路装置 |
JP2001326570A (ja) * | 2000-05-16 | 2001-11-22 | Toshiba Corp | レベル変換回路及び液晶駆動回路 |
JP2002185307A (ja) * | 2000-12-14 | 2002-06-28 | Toshiba Corp | 中継用マクロセル |
JP2003198358A (ja) * | 2001-12-26 | 2003-07-11 | Ricoh Co Ltd | レベルシフト回路 |
JP2004112310A (ja) * | 2002-09-18 | 2004-04-08 | Nec Yamagata Ltd | トランジスタ回路 |
JP4025203B2 (ja) * | 2003-01-08 | 2007-12-19 | 株式会社リコー | レベルシフト回路 |
-
2007
- 2007-08-24 JP JP2007218337A patent/JP2007306632A/ja active Pending
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60237720A (ja) * | 1984-05-11 | 1985-11-26 | Seiko Epson Corp | 出力回路 |
JPH037423A (ja) * | 1989-02-13 | 1991-01-14 | Texas Instr Inc <Ti> | 温度補償電圧増倍装置 |
JPH06326595A (ja) * | 1993-04-20 | 1994-11-25 | Internatl Business Mach Corp <Ibm> | インターフェース回路及び低電圧信号受信回路 |
JP2000174610A (ja) * | 1998-12-04 | 2000-06-23 | Matsushita Electric Ind Co Ltd | レベルシフタ回路およびそれを用いた半導体装置 |
JP2000349617A (ja) * | 1999-06-04 | 2000-12-15 | Hitachi Ltd | 半導体集積回路装置 |
JP2001326570A (ja) * | 2000-05-16 | 2001-11-22 | Toshiba Corp | レベル変換回路及び液晶駆動回路 |
JP2002185307A (ja) * | 2000-12-14 | 2002-06-28 | Toshiba Corp | 中継用マクロセル |
JP2003198358A (ja) * | 2001-12-26 | 2003-07-11 | Ricoh Co Ltd | レベルシフト回路 |
JP2004112310A (ja) * | 2002-09-18 | 2004-04-08 | Nec Yamagata Ltd | トランジスタ回路 |
JP4025203B2 (ja) * | 2003-01-08 | 2007-12-19 | 株式会社リコー | レベルシフト回路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101156735B1 (ko) | 2010-12-21 | 2012-06-14 | 전자부품연구원 | 로직 레벨 변환기 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3152867B2 (ja) | レベルシフト半導体装置 | |
JP5095184B2 (ja) | レベルシフタ回路 | |
JP2008061242A (ja) | 低電力レベルシフタ及び低電力レベルシフティング方法 | |
KR20100104124A (ko) | 레벨 쉬프팅이 가능한 로직 회로 | |
JP2007306042A (ja) | レベル変換回路及びこれを用いた入出力装置 | |
JP2006033825A (ja) | レベルシフタ及びレベルシフティング方法 | |
JP2007074191A (ja) | 半導体装置 | |
JP2007174311A (ja) | 電圧選択回路 | |
WO2018055666A1 (ja) | インターフェース回路 | |
JP2004128590A (ja) | レベルシフタ回路 | |
JP4630782B2 (ja) | レベルシフト回路 | |
JP2007060344A (ja) | レベルシフト回路 | |
JP2007166174A (ja) | 出力回路 | |
JP4772480B2 (ja) | 半導体集積装置 | |
JP4025203B2 (ja) | レベルシフト回路 | |
JP2007306632A (ja) | レベルシフト回路 | |
JP2007235815A (ja) | レベル変換回路 | |
TWI455484B (zh) | 電位轉換電路 | |
JP2005184774A (ja) | レベルシフト回路 | |
JP2008177755A (ja) | レベルシフト回路およびそれを用いた半導体装置 | |
JP4829034B2 (ja) | 半導体集積回路 | |
JP2006295252A (ja) | レベルシフト回路及びレベルシフト装置 | |
JP2003198358A (ja) | レベルシフト回路 | |
JP2006352204A (ja) | 電位検出回路及びそれを備える半導体集積回路 | |
JP4356836B2 (ja) | レベルシフト回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070824 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100202 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100330 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A132 Effective date: 20100506 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100616 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100824 |