DE69117032T2 - Endstufe mit dem Verstärkungsfaktor Eins insbesondere für monolithisch integrierbare Leistungsverstärker - Google Patents
Endstufe mit dem Verstärkungsfaktor Eins insbesondere für monolithisch integrierbare LeistungsverstärkerInfo
- Publication number
- DE69117032T2 DE69117032T2 DE69117032T DE69117032T DE69117032T2 DE 69117032 T2 DE69117032 T2 DE 69117032T2 DE 69117032 T DE69117032 T DE 69117032T DE 69117032 T DE69117032 T DE 69117032T DE 69117032 T2 DE69117032 T2 DE 69117032T2
- Authority
- DE
- Germany
- Prior art keywords
- transistor
- terminal
- output stage
- source
- gate terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000010586 diagram Methods 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 6
- 230000003321 amplification Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45278—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using BiFET transistors as the active amplifying circuit
- H03F3/45282—Long tailed pairs
- H03F3/45286—Non-folded cascode stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3001—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
- H03F3/3008—Bifet SEPP output stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3001—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
- H03F3/3033—NMOS SEPP output stages
- H03F3/3037—NMOS SEPP output stages with asymmetric control, i.e. one control branch containing a supplementary phase inverting stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45278—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using BiFET transistors as the active amplifying circuit
- H03F3/45282—Long tailed pairs
- H03F3/45291—Folded cascode stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45028—Indexing scheme relating to differential amplifiers the differential amplifier amplifying transistors are folded cascode coupled transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45188—Indexing scheme relating to differential amplifiers the differential amplifier contains one or more current sources in the load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45471—Indexing scheme relating to differential amplifiers the CSC comprising one or more extra current sources
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Description
- Die vorliegende Erfindung betrifft eine Endstufe mit dem Verstärkungsfaktor Eins, insbesondere für monolithisch integrierte Leistungsverstärker, die N-Kanal MOS- Leistungstransistoren im AB-Betrieb verwenden.
- Das wichtigste technische Problem, das bei Leistungsverstärkern mit N-Kanal MOS- Transistoren im AB-Betrieb auftritt, hängt mit der wirksamen Steuerung des Vorspannungsstroms in Endstufentransistoren sowie der Verringerung von Übernahmeverzerrungen zusammen.
- Den Vorspannungsstrom zu steuern ist erforderlich, weil ein Kompromiß eingegangen werden muß zwischen der notwendigen Begrenzung der Verlustleistung, die einen geringen Vorspannungsstrom Iq verlangt, und der erforderlichen Minimierung von Übernahmeverzerrungen, die aufgrund der Nichtlinearität der Endstufentransistoren auftreten und in den Bereichen mit niedrigem Vorspannungsstrom zu beobachten sind.
- Außerdem werden, wie allgemein bekannt, Übernahmeverzerrungen durch das Phänomen der vollständigen Sperrung von entweder des einen oder des anderen Endstufentransistors während einer vollständigen Ausgangssignalperiode und durch Einschaltverzögerungen, die als Folge davon insbesondere bei sehr hohen Frequenzen entstehen, verursacht.
- In der Literatur werden einige Beispiele für die Steuerung des Vorspannungsstroms beschrieben; der Artikel von B. Roehr, "A simple direct-coupled power mosfet audio amplifier topology featuring bias stabilization", veröffentlicht in den IEEE Transactions on Consumer Electronics, Band CE-28, Nr.4, November 1982, Seiten 546 bis 552, nachfolgend mit [1] bezeichnet, und der Artikel "Une autre conception de l'amplificateur de puissance", veröffentlicht im Siliconix Katalog, AN80-5, Seiten 75 bis 79, nachfolgend mit [2] bezeichnet, sind von besonderer Bedeutung.
- Im Artikel [1] wird ein Leistungsverstärker beschrieben, bei dem der Vorspannungsstrom in den Endstufentransistoren mit Hilfe eines komplizierten Systems zum Erfassen des Vorspannungsstroms Iq gesteuert wird, das mit einer Begrenzungsschaltung und nachfolgendem Filtern arbeitet und, unter anderem, einen Operationsverstärker und einen Kondensator mit hoher Kapazität verwendet. Der Wert des verwendeten Kondensators liegt um zwei Größenordnungen höher als der der anderen Kondensatoren, die in [1] auf Seite 550 dargestellt sind.
- Die in [2] beschriebene Verstärkerschaltung ist im wesentlichen die gleiche wie die vorangegangene, die Schaltung zum Erfassen des Vorspannungsstroms Iq ist jedoch nicht vorhanden. Die Steuerung des Vorspannungsstroms Iq wird bei dieser zuletzt genannten Schaltung einem Potentiometer übertragen, der im Diagramm auf Seite 78 von [2] dargestellt ist.
- Die beiden vorgeschlagenen Lösungen und insbesondere die beiden Kondensatoren hoher Kapazität sowie das Potentiometer können nicht in integrierter Form hergestellt werden.
- Aus der Darstellung auf Seite 79 von [2] geht außerdem hervor, daß die Schaltung zum Ansteuern der Gate-Anschlüsse der Leistungstransistoren der Endstufen PNP- Transistoren mit hoher Stromkapazität enthalten, was problematisch ist. Im Hinblick auf die monolithische Integration verbrauchen diese Transistoren Nutzfläche, und es ist von Vorteil, ihre Anzahl zu begrenzen.
- Es ist das Ziel der vorliegenden Erfindung, die im vorhergehenden Text beschriebenen Nachteile bekannter Arten von Verstärkungsschaltungen auszuschalten oder wesentlich zu reduzieren, indem eine Endstufe mit dem Verstärkungsfaktor Eins insbesondere für monolithisch integrierte Leistungsverstärker geschaffen wird, die Übernahmeverzerrungen unabhängig von ihrem Ursprung minimiert.
- Im Rahmen dieses Ziels ist es eine Aufgabe der vorliegenden Erfindung, eine Endstufe zu schaffen, die keine nicht integrierbaren Bauelemente wie Kondensatoren mit hoher Kapazität, Potentiometer und dergleichen verwendet.
- Eine weitere Aufgabe der vorliegenden Erfindung ist die Schaffung einer Endstufe, die den Vorspannungsstrom in den Endstufentransistoren wirksam steuert.
- Außerdem besteht eine wichtige Aufgabe der vorliegenden Erfindung darin, eine Endstufe mit dem Verstärkungsfaktor Eins insbesondere für monolithisch integrierte Leistungsverstärker zu schaffen, die verhältnismäßig einfach und kostengünstig herzustellen ist.
- Dieses Ziel wird erreicht und die beschriebenen sowie andere Aufgaben, die der nachfolgende Text verdeutlicht, werden gelöst durch eine Endstufe mit dem Verstärkungsfaktor Eins nach der Erfindung, insbesondere für monolithisch integrierte Leistungsverstärker, die ausgerüstet ist mit einem Paar N-Kanal MOS-Endstufentransistoren, wobei der Drain-Anschluß des ersten Transistors mit einer Betriebsspannung, der Source-Anschluß mit dem Drain-Anschluß des zweiten Transistors verbunden ist, dessen Source-Anschluß mit Masse verbunden ist, und der Ausgangsanschluß des Leistungsverstärkers mit dem Source-Anschluß des ersten Transistors und dem Drain-Anschluß des zweiten Transistors verbunden ist, und die dadurch gekennzeichnet ist, daß sie einen Rückkopplungs-Differenzverstärker mit hoher Verstärkung enthält, dessen nicht invertierender Eingangsanschluß mit dem Eingang der Endstufe, dessen invertierender Eingangsanschluß mit dem Ausgangsanschluß der Endstufe und dessen Ausgangsanschluß mit dem Gate- Anschluß des zweiten Transistors verbunden ist; daß eine Pegelschaltung mit dem Gate-Anschluß des zweiten Transistors verbunden und zum Steuern des zweiten Transistors ausgelegt ist; daß ein dritter MOS-Transistor vorgesehen ist, dessen Source-Anschluß mit dem Eingang der genannten Endstufe verbunden ist, wobei der Gate-Anschluß und der Drain-Anschluß des dritten MOS-Transistors mit dem Gate-Anschluß des ersten Transistors und einer ersten Stromquelle verbunden sind.
- Weitere Charakteristika und Vorteile der Erfindung werden anhand der Beschreibung einiger bevorzugter, jedoch nicht andere Möglichkeiten ausschließender Ausführungsbeispiele einer Endstufe mit dem Verstärkungsfaktor Eins nach der Erfindung, insbesondere für monolithisch integrierte Leistungsverstärker, verdeutlicht; diese Endstufe ist in den beigefügten Zeichnungen als Beispiel dargestellt, das in keiner Weise einschränkend wirken soll. Es zeigt:
- Figur 1 ein Diagramm eines Leistungsverstärkers mit einer Endstufe nach der Erfindung,
- Figur 2 ein Diagramm einer Ausführungsform eines Differenzverstärkers mit hoher Verstärkung,
- Figur 3 ein Diagramm einer weiteren Ausführungsform eines Differenzverstärkers mit hoher Verstärkung,
- Figur 4 ein Diagramm einer weiteren Ausführungsform eines Differenzverstärkers mit hoher Verstärkung,
- Figur 5 ein Diagramm einer letzten Ausführungsform eines Differenzverstärkers mit hoher Verstärkung und
- Figur 6 ein Diagramm einer Pegelschaltung.
- Wie in Figur 1 dargestellt, enthält eine Endstufe mit dem Verstärkungsfaktor Eins nach der Erfindung ein Paar N-Kanal MOS-Endstufentransistoren, 1 und 2. Der Drain-Anschluß des ersten Transistors 1 ist mit einer Betriebsspannung 3 und sein Source-Anschluß ist mit dem Drain-Anschluß des zweiten Transistors 2 verbunden. Der Source-Anschluß des zweiten Transistors 2 ist mit Masse verbunden. Der Ausganganschluß 4 des Leistungsverstärkers ist mit dem Source-Anschluß des ersten Transistors 1 und dem Drain-Anschluß des zweiten Transistors 2 verbunden.
- Weiter enthält die erfindungsgemäße Endstufe einen Rückkopplungs-Differenzverstärker hoher Verstärkung 5, dessen nicht invertierender Eingangsanschluß mit dem Eingang des Leistungsverstärkers verbunden ist. Der invertierende Eingangsanschluß des Differenzverstärkers 5 ist mit dem Ausgangsanschluß 4 des Verstärkers verbunden, und der Ausgangsanschluß des genannten Differenzverstärkers 5 ist mit dem Gate-Anschluß des zweiten Transistors 2 verbunden. Außerdem ist eine Pegelschaltung 6 mit dem Gate-Anschluß des zweiten Transistors 2 verbunden, was im nachfolgenden Text noch näher erläutert wird. Es ist ein dritter MOS- Transistor, 7, vorgesehen, dessen Source-Anschluß mit dem Eingang des Leistungsverstärkers verbunden ist. Gate-Anschluß und Drain-Anschluß des dritten MOS-Transistors 7 sind mit dem Gate-Anschluß des ersten Transistors 1 und einer ersten Stromquelle 8 verbunden.
- Im Leerlauf hält eine Rückkopplungsschleife, die durch den Differenzverstärker 5 und den zweiten Transistor 2 gebildet wird, die Eingangsspannung Vin, die in der Zeichnung durch eine Spannungsquelle 9 dargestellt ist, gleich der Ausgangsspannung Vout am Anschluß 4. Die Gate-Source-Spannung des dritten Transistors 7 Vgs,7 ist damit gleich der Gate-Source-Spannung des ersten Transistors 1 Vgs,1, das heißt Vgs,7 = Vgs,1 und damit ist der Strom Iq, der in den beiden Transistoren 1 und 2 fließt, gleich:
- Iq = [(W/L),1 / (W/L),7] * Id wobei W und L die Kanalbreite bzw. die Kanallänge der MOS-Transistoren darstellen und also (W/L),1 und (W/L),7 die jeweiligen Breiten/Längen-Verhältnisse für den ersten Transistor 1 und den dritten Transistor 7 sind, während Id den von der ersten Stromquelle 8 erzeugten Strom darstellt.
- Es ist evident, daß durch eine geeignete Auswahl von Strom Id und des Verhältnisses (W/L),7 der Vorspannungsstrom Iq mit einer Präzision gesteuert werden kann, die von der Abstimmung des Flächenverhältnisses und der Verschiebung von invertierendem Eingang und nicht invertierendem Eingang des Differenzverstärkers 5 abhängt. Diese Präzision kann in jedem Fall auf einem hohen Niveau gehalten werden.
- Die vorliegende Erfindung löst das weiter oben angesprochene Problem der Übernahmeverzerrung auf vorteilhafte Weise, indem die beiden Transistoren 1 und 2 auch während der Halbwelle des Ausgangssignals an der Leitfähigkeitsschwelle gehalten werden, während der sie normalerweise gesperrt wären.
- Das wird während der negativen Halbwelle aufgrund der besonderen Topologie der Schaltung erreicht. Leitet der zweite Transistor 2 intensiv, so ist die Differenz zwischen Eingang und Ausgang, Vin - Vout, die gleich der Spannung Vsb an dem nicht invertierenden Eingang und dem invertierenden Eingang des Differenzverstärkers 5 ist, tatsächlich auf das Ungleichgewicht zwischen den invertierenden und nicht invertierenden Eingängen des Differenzverstärkers 5 begrenzt, welches notwendig ist, um das Ausgangssignal des Differenzverstärkers 5 auf einen hohen Wert anzuheben. Es gilt also
- Vgs,1 = Vgs,7 - Vsb.
- Es wird deutlich, daß die Spannung Vgs,1 sich vom Leerlaufwert Vgs,7 um den Betrag Vsb unterscheidet, welcher Betrag gering ist, und daß die genannte Spannung Vgs,1 nie Null ist.
- Bei der positiven Halbwelle ist der Differenzverstärker 5 stattdessen vollständig im Ungleichgewicht und hat die Tendenz, die Gate-Source-Spannung Vgs,2 des zweiten Transistors 2 auf Null zu verringern. In diesem Fall bewirkt der durch die Pegelschaltung 6 angedeutete Block, wie später noch näher erläutert wird, daß die Spannung Vgs,2 auf einem geeigneten Wert gehalten wird, der geringfügig niedriger ist als der Leerlaufwert.
- In Figur 2 ist eine Ausführungsform des Differenzverstärkers 5 dargestellt, die einen vierten P-Kanal MOS-Transistor, 10, enthält, dessen Gate-Anschluß den nicht invertierenden Eingangsanschluß bildet, sowie einen fünften P-Kanal MOS-Transistor, 11, dessen Gate-Anschluß den invertierenden Anschluß bildet. Der vierte Transistor 10 und der fünfte Transistor 11 sind miteinander und mit einer zweiten Stromquelle 12 über die entsprechenden Source-Anschlüsse verbunden.
- Der Drain-Anschluß des vierten Transistors 10 ist mit dem Kollektor eines sechsten, bipolaren NPN-Transistors, 1 3, und dem Gate-Anschluß des zweiten Transistors 2 verbunden. Der Drain-Anschluß des fünften Transistors 11 ist mit der Anode einer Diode 14 und der Basis des sechsten Transistors 13 verbunden. Der Emitter des sechsten Transistors 13 und die Kathode der Diode 14 sind mit Masse verbunden.
- Diese beschriebene Ausführungsform des Differenzverstärkers 5 ist einfach auszuführen, hat jedoch eine begrenzte Dynamik. Geht die Eingangsspannung Vin nach Null und ist der Wert der Lastimpedanz gering, so muß sich der zweite Transistor 2 im maximalen Leitfähigkeitszustand befinden, um in den Grenzen des Sättigungswiderstandes des Endstufentransistors 2 die Spannung Vout auch gegen Null gehen zu lassen, das heißt, die Spannung Vgs,2 muß hoch sein. In diesem Fall kann die Spannung Vgs,2 jedoch höchstens einen Wert erreichen, der den vierten Transistor 10 vollständig sättigt, das heißt
- Vgs,2,max = Vin + Vgs,10
- wobei Vgs,10 die Gate-Source-Spannung des vierten P-Kanal MOS-Transistors 10 darstellt. Der Wert Vgs,2,max ist darum möglicherweise nicht hoch genug. Dieses Problem kann durch die Verwendung der in Figur 3 dargestellten Schaltung gelöst werden.
- Die in Figur 3 dargestellt Ausführungsform des Differenzverstärkers 5 enthält den vierten P-Kanal MOS-Transistor 10, dessen Gate-Anschluß mit einem Anschluß einer ersten Spannungsquelle 15 verbunden ist, wobei der andere Anschluß der ersten Spannungsquelle 15 den nicht invertierenden Anschluß darstellt, und enthält den fünften P-Kanal MOS-Transistor 11, dessen Gate-Anschluß mit einem Anschluß einer zweiten Spannungsquelle, 1 6, verbunden ist. Der andere Anschluß der zweiten Spannungsquelle 1 6 stellt den invertierenden Anschluß dar. Der vierte Transistor 10 und der fünfte Transistor 11 sind miteinander und mit der zweiten angesteuerten Stromquelle 12 über die entsprechenden Source-Anschlüsse verbunden.
- Der Drain-Anschluß des vierten Transistors 10 ist mit dem Kollektor des sechsten Transistors 13 und dem Gate-Anschluß des zweiten Transistors 2 verbunden. Der Drain-Anschluß des fünften Transistors 11 ist mit der Anode der Diode 14 und der Basis des sechsten Transistors 13 verbunden. Der Emitter des sechsten Transistors 13 und die Kathode der Diode 14 sind mit Masse verbunden.
- Der größte Wert, der von der Spannung Vgs,2 erreicht werden kann, ist gleich Vin +Vsg,10 + Vbatt, wobei Vsg,10 die Source-Gate-Spannung des vierten Transistors 20 und Vbatt die von der ersten Spannungsquelle 15 erzeugte Spannung ist. Dieser Wert kann modifiziert werden, indem die Spannung Vbatt als Ausgleich verwendet wird. Die Spannungsquellen 15 und 16 wirken so als echte Pegelverschiebeschaltungen.
- Der in Figur 4 dargestellte Differenzverstärker 5 enthält den vierten Transistor 10, dessen Gate-Anschluß mit dem Gate-Anschluß und dem Drain-Anschluß eines siebten N-Kanal MOS-Transistors 17 verbunden ist. Der Source-Anschluß des siebten Transistors 17 bildet den nicht invertierenden Anschluß des Differenzverstärkers 5. Der Differenzverstärker 5 enthält den fünften P-Kanal MOS-Transistor 11, dessen Gate-Anschluß mit dem Gate-Anschluß und dem Drain-Anschluß eines achten P-Kanal MOS-Transistors, 18, verbunden ist. Der Source-Anschluß des achten Transistors 18 bildet den invertierenden Anschluß. Der vierte und der fünfte Transistor, 10 und 11, sind miteinander und mit einer zweiten angesteuerten Stromquelle 12 über ihre jeweiligen Source-Anschlüsse verbunden.
- Jeder der Drain- und Gate-Anschlüsse des siebten Transistors 17 und des achten Transistors 18 ist mit einer dritten Stromquelle 19 bzw. einer vierten Stromquelle 20 verbunden.
- Die Pegelverschiebeschaltungen sind in Figur 4 als eine der möglichen Ausführungsformen dargestellt. Die Spannung Vbatt wird angepaßt, indem der Wert des von der dritten angesteuerten Stromquelle 19 und der vierten angesteuerten Stromquelle 20 erzeugte Strom variiert wird.
- In Figur 5 wird der allgemeine Aufbau, wie er im vorhergehenden Text beschrieben wurde, wiederholt; dort ist der Drain-Anschluß des vierten Transistors 10 mit dem Emitter eines neunten, bipolaren NPN-Transistor 21 und einem ersten Widerstand 22 verbunden, dessen anderer Anschluß mit Masse verbunden ist.
- Der Drain-Anschluß des fünften Transistors 11 ist mit dem Emitter eines zehnten, bipolaren NPN-Transistor 23 und einem Anschluß eines zweiten Widerstandes 24 verbunden, dessen anderer Anschluß mit Masse verbunden ist.
- Der Kollektor des neunten Transistors 21 ist mit dem Gate-Anschluß des zweiten Transistors 2und einerfünften angesteuerten Stromquelle 25 verbunden. Die Basis des neunten Transistors 21 ist außerdem mit der Basis und dem Kollektor des zehnten Transistors 23 verbunden. Diese letztgenannten Anschlüsse sind mit einer sechsten Stromquelle 26 verbunden.
- Bei der Ausführungsform nach Figur 5 sind die vorher beschriebenen Pegelverschiebeschaltungen nicht vorhanden, und bei dieser Ausführungsform ergibt sich keine obere Grenze für den Pegel, der von der Spannung Vgs,2 erreicht werden kann, wenn die Widerstände 22 und 24 einen dementsprechenden Wert haben, wie der Strom I&sub1;, I&sub2; und I&sub3;.
- Eine Ausführungsform der Pegelschaltung ist in Figur 6 dargestellt, bei der die Pegelschaltung 6 einen elften, bipolaren NPN-Transistor, 27, enthält, dessen Kollektor und Basis mit einer siebten angesteuerten Stromquelle, 28, verbunden sind. Der Emitter des elften Transistors 27 ist mit dem Drain- und dem Gate- Anschluß eines zwölften N-Kanal MOS-Transistors, 29, verbunden. Der Source- Anschluß des zwölften Transistors 29 ist mit Masse verbunden.
- Basis und Kollektor des elften Transistors 27 sind mit der Basis eines dreizehnten, bipolaren NPN-Transistors, 30, verbunden, dessen Kollektor mit der Betriebsspannung 3 und dessen Emitter mit dem Gate-Anschluß des zweiten Transistors 2 verbunden ist.
- In der Pegelschaltung kann die Spannung Vgs,2 nicht unter den Wert fallen, der durch Vgs,29 + Vbe,27 - Vbe,30 definiert ist, wobei Vgs,29 die Gate-Source- Spannung des zwölften Transistors 29 ist und Vbe,30 die Basis-Emitter-Spannungen des elften Transistors 27 und des dreizehnten Transistors 30 sind. Dieser Wert ist etwa gleich Vgs,29. Der Wert der genannten Grenze wird in jedem Fall durch die geeignete Wahl des Wertes von Strom Ip eingestellt, der von der siebten Stromquelle 28 erzeugt wird. Fällt die Spannung Vgs,2 unter den durch
- Vgs,29 + Vbe,27 - Vbe,30
- definierten Wert, dann schaltet der dreizehnte Transistor 30 ein und erhöht die Spannung Vgs,2 auf den in der vorhergehenden Formel definierten Schwellenwert.
- Mit der vorliegenden Erfindung ist eine präzise Steuerung des Vorspannungsstroms und eine Minimierung der Übernahmeverzerrung in einem monolithisch integrierten Leistungsverstärker auf vorteilhafte Weise möglich.
- Die Erfindung bietet einfache Schaltungslösungen, die ohne Schwierigkeiten in integrierter Form ausgebildet werden können, ohne daß auf externe Bauelemente wie Kondensatoren, wie sie in [1] eingesetzt werden, oder auf Potentiometer, wie sie in [2] verwendet werden, zurückgegriffen wird.
- Schließlich wird die Verwendung von Bauteilen mit hohen Strom- oder hohen Vorspannungsstromwerten auf vorteilhafte Weise vermieden.
- Die so entstandene Erfindung kann auf vielerlei Weise modifiziert und variiert werden und bleibt dennoch im Bereich der Erfindung. Alle Details können außerdem durch andere technisch gleichwertige Elemente ersetzt werden.
- In der Praxis können die verwendeten Materialien und Abmessungen den Erfordernissen angepaßt werden.
- Sind technische Merkmale in den Ansprüchen mit Bezugszeichen versehen, so sind diese Bezugszeichen nur eingefügt, um die Verständlichkeit der Ansprüche zu verbessern; solche Bezugszeichen bewirken demnach keinerlei Einschränkung des auf diese Weise bezeichneten Teiles.
Claims (14)
1. Endstufe mit dem Verstärkungsfaktor Eins, insbesondere für monolithisch
integrierte Leistungsverstärker mit einem Paar N-Kanal MOS-Endstufentransistoren (1,
2), wobei der Drain-Anschluß des ersten Transistors (1) mit einer Betriebsspannung
(3), der Source-Anschluß mit dem Drain-Anschluß des zweiten Transistors (2)
verbunden ist, dessen Source-Anschluß mit Masse verbunden ist, und der
Ausgangsanschluß (4) des Leistungsverstärkers mit dem Source-Anschluß des ersten
Transistors (1) und dem Drain-Anschluß des zweiten Transistors (2) verbunden ist,
dadurch gekennzeichnet, daß sie einen Rückkopplungs-Differenzverstärker (5) mit
hoher Verstärkung enthält, dessen nicht invertierender Eingangsanschluß mit dem
Eingang der Endstufe, dessen invertierender Eingangsanschluß mit dem
Ausgangsanschluß (4) der Endstufe und dessen Ausgangsanschluß mit dem Gate-Anschluß
des zweiten Transistors (2) verbunden ist; daß eine Pegelschaltung (6) mit dem
Gate-Anschluß des zweiten Transistors (2) verbunden und zum Steuern des
zweiten Transistors (2) ausgelegt ist; daß ein dritter MOS-Transistor (7) vorgesehen ist,
dessen Source-Anschluß mit dem Eingang der genannten Endstufe verbunden ist,
wobei der Gate-Anschluß und der Drain-Anschluß des dritten MOS-Transistors (7)
mit dem Gate-Anschluß des ersten Transistors (1) und einer ersten Stromquelle (8)
verbunden sind.
2. Endstufe nach Anspruch 1,
dadurch gekennzeichnet, daß der Rückkopplungs-Differenzverstärker (5) mit hoher
Verstärkung einen vierten P-Kanal MOS-Transistor (10) enthält, dessen Gate-
Anschluß den nicht invertierenden Eingangsanschluß darstellt, und einen fünften P-
Kanal MOS-Transistor (11), dessen Gate-Anschluß den invertierenden Anschluß
darstellt, wobei der vierte Transistor (10) und der fünfte Transistor (11)
miteinander und mit einer zweiten Stromquelle (1 2) über die jeweiligen
Source-Anschlüsse verbunden sind.
3. Endstufe nach Anspruch 2,
dadurch gekennzeichnet, daß der Drain-Anschluß des vierten Transistors (10) mit
dem Kollektor eines sechsten, bipolaren NPN-Transistors (13) und dem Gate-
Anschluß des zweiten Transistors (2) verbunden ist, wobei der Drain-Anschluß des
fünften Transistors (11) mit der Anode einer Diode (14) und der Basis des sechsten
Transistors (13) verbunden ist.
4. Endstufe nach Anspruch 3,
dadurch gekennzeichnet, daß der Emitter des sechsten Transistors (13) und die
Kathode der Diode (14) mit Masse verbunden sind.
5. Endstufe nach Anspruch 1,
dadurch gekennzeichnet, daß der Rückkopplungs-Differenzverstärker (5) mit hoher
Verstärkung einen vierten P-Kanal MOS-Transistor (10) enthält, dessen Gate-
Anschluß mit einem Anschluß einer ersten Spannungsquelle (15) verbunden ist,
deren anderer Anschluß den nicht invertierenden Eingang darstellt, und einen
fünften P-Kanal MOS-Transistor (11) enthält, dessen Gate-Terminal mit einem
Anschluß einer zweiten Spannungsquelle (16) verbunden ist, deren anderer
Anschluß den invertierenden Anschluß darstellt, wobei der vierte Transistor (10) und
der fünfte Transistor (11) miteinander und über die entsprechenden
Source-Anschlüsse mit einer zweiten Stromquelle (12) verbunden sind.
6. Endstufe nach Anspruch 5,
dadurch gekennzeichnet, daß der Drain-Anschluß des vierten Transistors (10) mit
dem Kollektor eines sechsten bipolaren PNP-Transistors (13) und dem
Gate-Anschluß des zweiten Transistors (2) verbunden ist und der Drain-Anschluß des
fünften Transistors (11) mit der Anode einer Diode (14) und der Basis des sechsten
Transistors (13) verbunden ist.
7. Endstufe nach Anspruch 6,
dadurch gekennzeichnet, daß der Emitter des sechsten Transistors (13) und die
Kathode der Diode (14) mit Masse verbunden sind.
8. Endstufe nach Anspruch 1,
dadurch gekennzeichnet, daß der Rückkopplungs-Differenzverstärker (5) mit hoher
Verstärkung einen vierten P-Kanal MOS-Transistor (10) enthält, dessen Gate-
Anschluß mit dem Gate-Anschluß und dem Drain-Anschluß eines siebten N-Kanal
MOS-Transistors (17) verbunden ist, wobei der Source-Anschluß des siebten
Transistors (17) den nicht invertierenden Anschluß darstellt; und einen fünften P-
Kanal MOS-Transistor (11), dessen Gate-Anschluß mit dem Gate-Anschluß und
dem Drain-Anschluß eines achten P-Kanal MOS-Transistors (18) verbunden ist,
wobei der Source-Anschluß des achten Transistors (18) den invertierenden
Anschluß darstellt; der vierte Transistor (10) und der fünfte Transistor (11)
miteinander und mit einer zweiten Stromquelle (1 2) über die entsprechenden Source-
Anschlüsse verbunden sind.
9. Endstufe nach Anspruch 8,
dadurch gekennzeichnet, daß jeder der Drain- und Gate-Anschlüsse des siebten
(17) und achten (18) Transistors mit einer dritten (19) bzw. vierten (20)
Stromquelle verbunden ist.
10. Endstufe nach Anspruch 2,
dadurch gekennzeichnet, daß der Drain-Anschluß des vierten Transistors (10) mit
dem Emitter eines neunten, bipolaren NPN-Transistors (21) und einem ersten
Widerstand (22) verbunden ist, dessen anderer Anschluß mit Masse verbunden ist.
11. Endstufe nach Anspruch 10,
dadurch gekennzeichnet, daß der Drain-Anschluß des fünften Transistors (11) mit
dem Emitter eines zehnten, bipolaren NPN-Transistor (23) und einem Anschluß
eines zweiten Widerstandes (24) verbunden ist, dessen anderer Anschluß mit
Masse verbunden ist.
12. Endstufe nach Anspruch 11,
dadurch gekennzeichnet, daß der Kollektor des neunten Transistors (21) mit dem
Gate-Anschluß des zweiten Transistors (2) und einer fünften Stromquelle (25)
verbunden ist, wobei die Basis des neunten Transistors (21) mit der Basis und dem
Kollektor des zehnten Transistors (23) verbunden ist, wobei letztere mit einer
sechsten Stromquelle (26) verbunden sind.
13. Endstufe nach Anspruch 1,
dadurch gekennzeichnet, daß die Pegelschaltung (6) einen elften, bipolaren NPN-
Transistor (27) enthält, dessen Kollektor mit einer siebten Stromquelle (28)
verbunden ist, wobei der Emitter des elften Transistors (27) mit dem Drain- und Gate-
Anschluß eines zwölften N-Kanal MOS-Transistors (29) verbunden ist, dessen
Source-Anschluß mit Masse verbunden ist.
14. Endstufe nach Anspruch 13,
dadurch gekennzeichnet, daß die Basis des elften Transistors (27) mit der Basis
eines dreizehnten, bipolaren NPN-Transistors (30) verbunden ist, dessen Kollektor
mit der Betriebsspannung (3) und dessen Emitter mit dem Gate-Anschluß des
zweiten Transistors (2) verbunden ist.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IT02244990A IT1244210B (it) | 1990-12-20 | 1990-12-20 | Stadio finale a guadagno unitario particolarmente per amplificatori di potenza integrabili monoliticamente |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69117032D1 DE69117032D1 (de) | 1996-03-21 |
DE69117032T2 true DE69117032T2 (de) | 1996-06-20 |
Family
ID=11196447
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69117032T Expired - Fee Related DE69117032T2 (de) | 1990-12-20 | 1991-12-17 | Endstufe mit dem Verstärkungsfaktor Eins insbesondere für monolithisch integrierbare Leistungsverstärker |
Country Status (6)
Country | Link |
---|---|
US (1) | US5216381A (de) |
EP (1) | EP0492374B1 (de) |
JP (1) | JPH04307804A (de) |
KR (1) | KR920013891A (de) |
DE (1) | DE69117032T2 (de) |
IT (1) | IT1244210B (de) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5748035A (en) * | 1994-05-27 | 1998-05-05 | Arithmos, Inc. | Channel coupled feedback circuits |
FR2724072A1 (fr) * | 1994-08-25 | 1996-03-01 | Philips Composants | Etage amplificateur de puissance, de type suiveur. |
FI97655C (fi) * | 1995-04-05 | 1997-01-27 | Nokia Telecommunications Oy | Offset-kompensoitu lineaarinen RF-ilmaisin |
WO1997008823A2 (en) * | 1995-08-29 | 1997-03-06 | Philips Electronics N.V. | Circuit arrangement provided with a voltage - current converter |
EP1211804B1 (de) * | 2000-12-04 | 2007-03-28 | Infineon Technologies AG | Treiber für einen externen Feldeffekttransistor mit hoher Genauigkeit und Gate-Spannungsschutz |
US6374043B1 (en) * | 2001-03-30 | 2002-04-16 | Texas Instruments Incorporated | Fully-integrated VCM driver with controlled and predictable Class-AB linear operation |
US6750722B2 (en) * | 2002-06-28 | 2004-06-15 | Freescale Semiconductor, Inc. | Bias control for HBT power amplifiers |
JP2011142402A (ja) * | 2010-01-05 | 2011-07-21 | Toshiba Corp | 出力回路 |
CN115955235B (zh) * | 2023-03-15 | 2023-05-30 | 北京永乐华航精密仪器仪表有限公司 | 一种陀螺仪抗干扰输出电路 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4966057A (de) * | 1972-10-27 | 1974-06-26 | ||
US3987369A (en) * | 1974-05-22 | 1976-10-19 | Nippon Gakki Seizo Kabushiki Kaisha | Direct-coupled FET amplifier |
JPS5541025A (en) * | 1978-09-14 | 1980-03-22 | Nagasawa:Kk | Bias current automatic adjusting method and push pull amplifier circuit |
JPS5642409A (en) * | 1979-08-31 | 1981-04-20 | Hitachi Ltd | Output amplifying circuit |
DE3523426A1 (de) * | 1985-06-29 | 1987-01-02 | Johannes F M Van Den Biggelaar | Audio-verstaerkeranordnung mit einem elektrodynamischen lautsprecher, insbesondere aktivlautsprecher |
IT1185935B (it) * | 1985-09-18 | 1987-11-18 | Sgs Microelettronica Spa | Stradio di uscita cmos a grande escursione di tensione e con stabilizzazione della corrente di rifoso |
-
1990
- 1990-12-20 IT IT02244990A patent/IT1244210B/it active IP Right Grant
-
1991
- 1991-12-17 EP EP91121650A patent/EP0492374B1/de not_active Expired - Lifetime
- 1991-12-17 US US07/808,498 patent/US5216381A/en not_active Expired - Lifetime
- 1991-12-17 DE DE69117032T patent/DE69117032T2/de not_active Expired - Fee Related
- 1991-12-18 KR KR1019910023381A patent/KR920013891A/ko not_active Application Discontinuation
- 1991-12-19 JP JP3336691A patent/JPH04307804A/ja not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP0492374B1 (de) | 1996-02-07 |
JPH04307804A (ja) | 1992-10-30 |
US5216381A (en) | 1993-06-01 |
KR920013891A (ko) | 1992-07-29 |
DE69117032D1 (de) | 1996-03-21 |
IT9022449A0 (it) | 1990-12-20 |
IT9022449A1 (it) | 1992-06-21 |
EP0492374A1 (de) | 1992-07-01 |
IT1244210B (it) | 1994-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69023061T2 (de) | Pufferverstärker mit niedrigem Ausgangswiderstand. | |
DE3123735C2 (de) | Schaltung zur Zuführung eines Stromes an eine Last | |
DE68927535T2 (de) | Verstärker | |
DE69410649T2 (de) | Kapazitätsvervielfacher für innere Frequenzgangkompensation von integrierten Schaltreglern | |
DE2424812A1 (de) | Verstaerker mit ueberstromschutz | |
DE2920793C2 (de) | Linearer Gegentakt-B-Verstärker | |
DE1948850A1 (de) | Differenzverstaerker | |
DE69020748T2 (de) | Differenzverstärker mit Spannungsverschiebung zur Erzielung einer Eingangsfähigkeit über den ganzen, sehr niedrigen Versorgungsspannungsbereich. | |
DE1901804A1 (de) | Stabilisierter Differentialverstaerker | |
DE2638801B2 (de) | Rauscharme Tonverstärkerschaltung | |
DE69117032T2 (de) | Endstufe mit dem Verstärkungsfaktor Eins insbesondere für monolithisch integrierbare Leistungsverstärker | |
DE2501407A1 (de) | Verbundtransistorschaltung | |
DE3432510A1 (de) | Gegentaktschaltkreis mit eintaktausgang vom emitterfolgertyp | |
DE2905659C3 (de) | Gegentakt-Verstärkerkreis | |
DE2533421A1 (de) | Monolithischer verstaerker | |
DE2623245B2 (de) | Halbleiterverstärker | |
DE3856194T2 (de) | Verstärkerschaltung und mit der Verstärkerschaltung versehene Wiedergabeanordnung | |
DE69821197T2 (de) | Differenzverstärker, integrierte schaltung und telefon | |
DE1909721B2 (de) | Schaltungsanordnung zur gleichspannungsteilung | |
DE3545392C2 (de) | ||
DE10128570B4 (de) | Verbesserte Anstiegsgeschwindigkeit in Verstärkerschaltungen | |
DE69707940T2 (de) | Ruhestromeinstellung für Verstärkerausgangsstufe | |
DE2328402A1 (de) | Konstantstromkreis | |
DE3810058A1 (de) | Schmitt-trigger-schaltung | |
DE1537656B2 (de) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: STMICROELECTRONICS S.R.L., AGRATE BRIANZA, MAILAND |
|
8339 | Ceased/non-payment of the annual fee |