CN202472500U - 嵌入式计算机主板 - Google Patents

嵌入式计算机主板 Download PDF

Info

Publication number
CN202472500U
CN202472500U CN2012200416598U CN201220041659U CN202472500U CN 202472500 U CN202472500 U CN 202472500U CN 2012200416598 U CN2012200416598 U CN 2012200416598U CN 201220041659 U CN201220041659 U CN 201220041659U CN 202472500 U CN202472500 U CN 202472500U
Authority
CN
China
Prior art keywords
embedded computer
pin
cpld
main board
computer main
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2012200416598U
Other languages
English (en)
Inventor
程实
张红琳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd
Original Assignee
CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd filed Critical CHENGDU EMTRONIX INFORMATION TECHNOLOGY Co Ltd
Priority to CN2012200416598U priority Critical patent/CN202472500U/zh
Application granted granted Critical
Publication of CN202472500U publication Critical patent/CN202472500U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一种嵌入式计算机主板,它包括ARM处理器和***电路,它还包括电平驱动模块和可编程逻辑器件CPLD,所述的ARM处理器的逻辑控制信号端通过电平转换电路后与可编程逻辑器件CPLD引脚相连,可编程逻辑器件CPLD的控制输出信号与主板的输入输出缓冲器以及主板引脚相连。本实用新型以i.MX257为核心,利用固有的数据总线接口连接DDR2,NANDFLASH,PHY,SD卡座及LCD接口。同时考虑到更多地利用***固有的优秀资源,利用ARM的1.8V引脚,外加电平驱动器后,引入可编程逻辑器件CPLD,再输出到引脚上供外设使用,结构简单,***固有资源的利用率高。

Description

嵌入式计算机主板
技术领域
本实用新型涉及一种EM9170工控主板,尤其是采用可编程逻辑器件CPLD控制引脚功能的主板。
背景技术
目前,Freescale公司推出的i.MX257是一颗采用ARM926内核的嵌入式处理器,该芯片拥有众多的应用功能,但其仅有400个引脚,且有五分之二是电源,所以它的引脚上的功能复用程度相对较高,从而导致在使用时无法合理地安装这些资源,且一部份引脚资源非常有限,而它的输出高电平仅为1.8V,与常用的3.3V、5.0V电平不兼容,从而加剧了应用的难度。如i.MX257的B1、B2引脚,它是输出高电平1.8V的双向输入输出引脚,且复用了串口、输入、输出、SPI控制信号,因此该引脚资源非常珍贵,而在使用该引脚时又非常不方便,即要考虑到它的输入、输出性质,又要保证它与3.3V、5.0V电平兼容。在i.MX257的引脚资源中,存在这样的情况相当多。
实用新型内容
本实用新型的目的是针对上述问题,提出一种嵌入式计算机主板,本实用新型通过合理地组织***结构,使可用资源高效地利用。
本实用新型的技术方案是:
一种嵌入式计算机主板,它包括ARM处理器和***电路,它还包括电平驱动模块和可编程逻辑器件CPLD,所述的ARM处理器的逻辑控制信号端通过电平转换电路后与可编程逻辑器件CPLD引脚相连,可编程逻辑器件CPLD的控制输出信号与主板的输入输出缓冲器以及主板引脚相连。
本实用新型的***电路包括DDR2存储器,NandFlash存储器,以太网PHY芯片,SD卡座、时钟模块和LCD接口,所述的***电路的各模块与ARM处理器的对应接口相连。
本实用新型的DDR2存储器为64MbDDR2存储器,NandFlash存储器为128Mb NandFlash存储器,以太网PHY芯片为10M/100M以太网PHY芯片。
本实用新型的嵌入式计算机主板还包括电源和电源检测电路,所述的电源为嵌入式计算机主板的各模块供电,电源检测电路与处理器双向连接。
本实用新型的ARM处理器为i.MX257。
本实用新型的有益效果:
本实用新型以i.MX257为核心,利用固有的数据总线接口连接DDR2,NANDFLASH,PHY,SD卡座及LCD接口。同时考虑到更多地利用***固有的优秀资源,利用ARM的1.8V引脚,外加电平驱动器后,引入可编程逻辑器件CPLD,再输出到引脚上供外设使用,结构简单,***固有资源的利用率高。***的电源有三路,1.45V,1.5V,3.3V,在设计中考虑到功耗问题,选用了转换效率在95%的DC-DC器件。
附图说明
图1是本实用新型的原理框图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的说明。
如图1所示,一种嵌入式计算机主板,它包括ARM处理器和***电路,其特征是它还包括电平驱动模块和可编程逻辑器件CPLD,所述的ARM处理器的逻辑控制信号端通过电平转换电路后与可编程逻辑器件CPLD引脚相连,可编程逻辑器件CPLD的控制输出信号与主板的输入输出缓冲器以及主板引脚相连。
本实用新型嵌入式计算机主板采用紧凑型方式,外型尺寸为:74*53(mm)
信号引脚:
嵌入式计算机主板主要通过3个信号输出接口向***外提供通讯:两组双排针(2.54mm间距,每组38芯)及一个ZIF40(0.5mm间距、40芯)显示器(TFT LCD)接口,分别是CN1、CN2、CN3。CN1在计算机主板左边,CN2在计算机主板右边,是双排直插的插针,CN3在左下角,是40芯扁平线座。
EM9170_CN1各管脚的信号定义如下表:
Figure BDA0000134767940000031
Figure BDA0000134767940000041
EM9170_CN2各管脚的对DIO操作时,各信号定义如下表:
Figure BDA0000134767940000042
EM9170_CN2各管脚的对对精简ISA扩展总线操作时,各管脚的定义如下:
Figure BDA0000134767940000052
Figure BDA0000134767940000061
CN3:LCD显示信号引脚说明:
Figure BDA0000134767940000062
Figure BDA0000134767940000071
本实用新型未涉及部分均与现有技术相同或可采用现有技术加以实现。

Claims (5)

1.一种嵌入式计算机主板,它包括ARM处理器和***电路,其特征是它还包括电平驱动模块和可编程逻辑器件CPLD,所述的ARM处理器的逻辑控制信号端通过电平转换电路后与可编程逻辑器件CPLD引脚相连,可编程逻辑器件CPLD的控制输出信号与主板的输入输出缓冲器以及主板引脚相连。
2.根据权利要求1所述的嵌入式计算机主板,其特征是所述的***电路包括DDR2存储器,NandFlash存储器,以太网PHY芯片,SD卡座、时钟模块和LCD接口,所述的***电路的各模块与ARM处理器的对应接口相连。
3.根据权利要求2所述的嵌入式计算机主板,其特征是所述的DDR2存储器为64MbDDR2存储器, NandFlash存储器为128Mb NandFlash存储器,以太网PHY芯片为10M/100M以太网PHY芯片。
4.根据权利要求1所述的嵌入式计算机主板,其特征是所述的嵌入式计算机主板还包括电源和电源检测电路,所述的电源为嵌入式计算机主板的各模块供电,电源检测电路与处理器双向连接。
5.根据权利要求1所述的嵌入式计算机主板,其特征是所述的ARM处理器为i.MX257。
CN2012200416598U 2012-02-09 2012-02-09 嵌入式计算机主板 Expired - Fee Related CN202472500U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012200416598U CN202472500U (zh) 2012-02-09 2012-02-09 嵌入式计算机主板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012200416598U CN202472500U (zh) 2012-02-09 2012-02-09 嵌入式计算机主板

Publications (1)

Publication Number Publication Date
CN202472500U true CN202472500U (zh) 2012-10-03

Family

ID=46920644

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012200416598U Expired - Fee Related CN202472500U (zh) 2012-02-09 2012-02-09 嵌入式计算机主板

Country Status (1)

Country Link
CN (1) CN202472500U (zh)

Similar Documents

Publication Publication Date Title
CN106970894A (zh) 一种基于Arria10的FPGA异构加速卡
CN102637453B (zh) 一种包括串行输入输出接口的相变存储器
CN202383569U (zh) 一种具有多功能、可扩展的pcie接口装置的主板
CN105118441A (zh) 用于异步控制***的led显示屏控制卡
CN105224486A (zh) 基于lbe总线的1553b总线协议模块
CN202421970U (zh) 实现pci-e外扩展的输入输出装置
CN204066271U (zh) 一种面向pos机或溯源秤定制的装置
CN202472500U (zh) 嵌入式计算机主板
CN203366045U (zh) 一种基于can总线的数字量输入输出装置
CN203102076U (zh) 一种扩展主板及扩展***
CN204595691U (zh) 一种基于申威处理器和套片的cpci-e计算机主板
CN201540505U (zh) 组合式计算机主板
CN205210761U (zh) 一种基于申威套片的cpex工控机主板
CN202889378U (zh) 工业级通讯信息处理平台
CN205353855U (zh) 嵌入式计算机主板
CN202512473U (zh) 一种基于ddr3 sodimm设计的控制板卡
CN203151466U (zh) 一种正负逻辑电平转换电路
CN202736041U (zh) 一种前端机的通用核心板及其前端机
CN102855210B (zh) 一种实现两个单片机间相互通信且数据共享的方法
CN202102336U (zh) 一种支持loongson3B CPU的主板
CN201628975U (zh) 一种带spi接口的iic存储卡读写装置
CN202748707U (zh) 一种计算机主板通信转接板
CN202771422U (zh) 一种龙芯3号系列cpu与芯片组互联的装置
CN209946765U (zh) 一种基于国产cpu的高性能服务器结构
CN220455836U (zh) 一种基于Intel ADL-S的主板以及计算机设备

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20121003

Termination date: 20150209

EXPY Termination of patent right or utility model