CN1991943A - 驱动装置 - Google Patents

驱动装置 Download PDF

Info

Publication number
CN1991943A
CN1991943A CNA200610146864XA CN200610146864A CN1991943A CN 1991943 A CN1991943 A CN 1991943A CN A200610146864X A CNA200610146864X A CN A200610146864XA CN 200610146864 A CN200610146864 A CN 200610146864A CN 1991943 A CN1991943 A CN 1991943A
Authority
CN
China
Prior art keywords
clock signal
output
dff
signal
drive unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200610146864XA
Other languages
English (en)
Other versions
CN1991943B (zh
Inventor
平间厚志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Publication of CN1991943A publication Critical patent/CN1991943A/zh
Application granted granted Critical
Publication of CN1991943B publication Critical patent/CN1991943B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明提供一种驱动装置。该驱动装置不使用OE(Output Enable)信号,以简单的结构来驱动显示面板。在显示装置所具备的扫描线驱动电路(16)中包括:输入像素信号(DATA)(20)的DFF(D-Flip Flop)(22-1);与DFF(22-1)的输出(Q1)连接的DFF(22-2);与DFF(22-2)的输出(Q2)连接的DFF(22-3);与DFF(22-3)的输出(Q3)连接的未图示的DFF;与最后级连接的DFF(22-n),这些DFF(22)的输出连接至“与”电路(26-1)~(26-n),向各DFF(22)以及各“与”电路(26)输入共同的时钟信号(CLK)(24),响应于该时钟信号(24),将DFF(22)的各保持值分别依次延迟、移位至下一级的DFF(22)中。

Description

驱动装置
技术领域
本发明涉及一种驱动显示面板的驱动装置,涉及例如驱动液晶显示面板或电致发光显示面板的驱动装置。
背景技术
近年来,作为显示视频的显示装置,液晶显示装置和电致发光显示装置等平板显示装置已经为人们所了解。这种平板型的显示装置包括扫描线驱动电路和信号线驱动电路,该扫描线驱动电路对与具有在水平和垂直扫描方向上分别排列的切换(switching)元件和液晶单元的液晶显示面板连接的扫描线进行驱动,该信号线驱动电路在信号线上施加像素信号来进行驱动,这种平板型的显示装置采取如下驱动方式:按照每条扫描线依次扫描各信号线,针对各水平扫描期间依次写入每一个水平期间的像素。
施加沿垂直扫描方向扫描的驱动信号的扫描线驱动电路,例如,以往如专利文献1的图6所示的那样,构成为具有移位寄存器、非选择化电路、以及电平移位器,将移位时钟CK输入到移位寄存器,将开始信号ST依次移位,向非选择化单元施加输出控制信号EN,将由“与”门输出的扫描信号设为低电平。
专利文献1:日本特开2003-140619号公报
然而,在现有的驱动方式中有以下问题:为了防止从移位寄存器向“与”门输入的扫描信号的重叠,必须准备输出控制信号EN,即OE(Output Enable,输出使能)信号,为此,必须生成OE(Output Enable)信号,同时增加信号线。另外,存在因此而使得总计成本增高的问题。
发明内容
本发明的目的是,提供一种驱动装置,该驱动装置消除了现有技术的上述缺点,无需使用OE(Output Enable)信号,用简单的结构即可驱动液晶显示面板等显示面板。
本发明为了解决上述问题,驱动显示面板的驱动装置的特征在于,该装置包括沿着扫描线方向驱动显示面板的扫描线驱动单元,扫描线驱动单元包括:移位寄存器单元,其将多个延迟单元的输出依次连接,并响应于第1时钟信号而将输入数据依次移位;多个运算单元,其分别对应地连接多个延迟单元的输出,对该输出和上述第1时钟信号进行运算;以及多个电平移位单元,其分别对应地连接多个运算单元的运算输出,分别对运算输出的电压电平进行变换并输出。
根据本发明,扫描线驱动单元具有依次连接多个延迟单元的输出、响应于第1时钟信号而将输入数据依次移位的移位寄存器单元,通过响应于第1时钟信号来选择移位寄存器单元的输出,能够减少OE信号以及OE信号的输入线。另外,具有从第3时钟信号中分离而生成第1以及第2时钟信号的生成单元,响应于这两个第1以及第2时钟信号,移位寄存器单元的各延迟单元进行动作,根据该结构,能获得良好的输出信号,还可在不使电路规模极端增大的情况下,进行对移位寄存器单元的复位动作。
附图说明
图1是表示扫描线驱动电路的结构例的图。
图2是表示应用了本发明的显示装置的实施例的概要图。
图3是表示扫描线驱动电路的动作的时序图。
图4是表示扫描线驱动电路的其他的结构例的图。
图5是表示DFF的结构例的图。
图6是表示生成电路的结构例的图。
图7是表示扫描线驱动电路的动作的时序图。
标号说明
10:显示装置;12:液晶显示面板;14:信号线驱动电路;16:扫描线驱动电路;22-1~22-n:DFF(D-Flip Flop);26-1~26-n:“与”电路;30-1~30-n:电平移位器。
具体实施方式
下面参照附图详细说明本发明的驱动装置的实施例。参照图2,表示应用了本发明的驱动装置的显示装置的一个实施例。本实施例的显示装置10包括:液晶显示面板12,其包括分别排列于水平以及垂直扫描方向上的切换元件和液晶单元;信号线驱动电路14,其在信号线上施加像素信号来进行驱动;以及扫描线驱动电路16,其生成沿着垂直扫描方向扫描的驱动信号,按照每条扫描线依次扫描各信号线,针对各水平扫描期间依次写入每一个水平期间的像素。再有,在以下的说明中对没有直接关系的部分省略了图示和其说明,另外,信号的参照标号用其出现的连接线的参照号码来表示。
液晶显示面板12应用有源矩阵显示面板,该有源矩阵显示面板在基板上沿水平扫描方向设置有多条扫描线,在与这些扫描线正交的垂直扫描方向上设置有多条信号线,在扫描线与信号线的交点附近配置有至少1个以上的切换元件和与该切换元件连接的像素电极。
信号线驱动电路14按照由外部输入的像素信号,生成驱动液晶显示面板12的各信号线的像素信号X1~Xm。信号线驱动电路14的输出Xl~Xm连接至液晶显示面板12。
扫描线驱动电路16生成沿垂直扫描方向扫描液晶显示面板12的各扫描线的驱动信号Y1~Yn。扫描线驱动电路16的输出Y1~Yn连接至液晶显示面板12。在图1中表示本实施例中的扫描线驱动电路16的结构例。
如图所示,扫描线驱动电路16包括:输入像素信号(DATA)20的第1级的DFF  (D-Flip Flop)22-1、与DFF 22-1的输出Q1连接的第2级的DFF 22-2、与DFF 22-2的输出Q2连接的DFF 22-3、与DFF 22-3的输出的Q3连接的未图示的DFF、以及与最后级n(n是整数)连接的DFF 22-n。向这些DFF 22-1~22-n(简称为DFF 22)分别输入共同的时钟信号(CLK)24,DFF 22形成在时钟信号的上升沿将各保持值依次延迟、移位至下一级的DFF 22的移位寄存器。各DFF 22的输出Q1~Qn分别连接到“与”电路26-1~26-n的一个输入。
向“与”电路26-1~26-n的另一个输入分别输入时钟信号(CLK)24,各“与”电路26-1~26-n(简称为“与”电路26)运算各DFF 22的输出Q1~Qn和时钟信号(CLK)24的逻辑和,将运算结果输出到各输出28-1~28-n。这些输出28-1~28-n分别连接至电平移位器30-1~30-n。电平移位器30-1~30-n是将“与”电路26的输出28-1~28-n电平转换为用于驱动液晶显示面板12内的切换元件的电压电平的电路。
DFF 22在时钟信号(CLK)24为低电平(L)的区间,分别使输出Ql~Qn为低电平,在时钟信号(CLK)24为低电平(H)的区间,对应于向输入20的输入信号,而分别针对输出Q1~Qn输出DFF 22(移位寄存器)的保持数据。另外,DFF 22构成为在时钟信号(CLK)24的上升沿进行数据转移。参照图3中所示的时序图说明该DFF 22的动作。
如图所示,DFF 22-1的输出Q1在时钟信号(CLK)24的上升定时(时间t1)成为高电平,在时钟信号的下一个上升定时(时间t3)成为低电平。下一级的DFF 22-2在该上升定时(时间t3)被输入输出Q1,接受其变化而成为高电平。同样,向再下一级的DFF 22-3在定时(时间t5)被输入输出Q2,接受其变化而成为高电平。
通过“与”电路26分别运算这些输出Q1~Q3和时钟信号(CLK)的逻辑“与”,分别生成时间t1~t2的输出Y1、时间t3~t4的输出Y2、时间t5~t6的输出Y3,分别作为驱动信号Y1~Y3从各电平移位器30输出。而且,关于从后级的DFF 22输出的驱动信号Yn也同样被生成,提供给液晶显示面板12。
这样在本实施例中,通过构成为以将提供给DFF 22的时钟信号提供给各“与”电路26的方式进行连接,可不使用OE(Output Enable)信号,而实现与利用了OE信号的情况同样的功能,通过构成为用“与”电路26来选择移位寄存器(DFF 22)的输出,可减少信号线,并且,减小用集成电路来形成本扫描线驱动电路16时的芯片尺寸。
下面,参照图4说明显示装置的其他实施例。本实施例的整体结构可以是和图2所示的第1实施例的显示装置10同样的结构,而关于扫描线驱动电路16,在应用图4所示的扫描线驱动电路400这点上与第1实施例不同。
如图所示,本实施例的扫描线驱动电路400具有与图1所示的结构相同的“与”电路26-1~26-n,以及分别与“与”电路26-1~26-n的输出28-1~28-n连接的电平移位器30-1~30-n。扫描线驱动电路400进一步具有:其输入404通过“或”电路402被输入像素信号(DATA)20的第1级的DFF(D-Flip Flop)406-1;与DFF 406-1的输出Q1连接的第2级的DFF 406-2;与DFF 406-2的输出Q2连接的DFF 406-3;与DFF406-3的输出Q3连接的未图示的DFF;以及与最后级n(n是整数)连接的DFF 406-n。向这些DFF 406-1~406-n(简称为DFF 406)分别输入两种时钟信号(CLK1和CLK2)410、412,DFF 406形成对应于这些时钟信号,将各保持值移位至下一级的DFF 406的移位寄存器。
各DFF 406的输出Ql~Qn分别连接至“与”电路26-1~26-n的一个输入。向“与”电路26-1~26-n的另一个输入分别共同地输入时钟信号(CLK1)410。在图5中表示DFF 406的结构例。在该图中,举例说明了DFF 406-1,而关于其他的DFF 406-2~406-n也可以是相同的结构。在DFF 406-1的输入404上,通过开关500,以使彼此输入输出相反的方式并列连接缓冲器502、504。在这些缓冲器502、504上,通过开关506,进一步连接有以使彼此输入输出相反的方式被并联连接的缓冲器508、510,缓冲器508、510的另一端形成输出Q1。
向开关500提供时钟信号(CLK1)410,向开关506提供时钟信号(CLK2)412。响应于时钟信号(CLK1,CLK2)410、412,各开关500、506接通/断开,由此,DFF 406形成对输入数据404进行保持、延迟并输出的移位寄存器。返回图4,生成这些时钟信号(CLK1,CLK2)410、412的生成电路420,其输入24被输入原始的时钟信号(CLK),输入422被输入复位信号(RES),从而生成时钟信号(CLK1,CLK2)410、412。时钟信号(CLK1)410是改变时钟信号(CLK)24的占空比(矩形波的1个周期与高电平侧的宽度的比率)而生成的时钟。另外,时钟信号(CLK2)412是与时钟信号(CLK1)410相位偏移180°而生成的反相的时钟。
在图6中表示生成电路420的结构例。如图所示,生成电路420包括:一个输入分别被输入时钟信号(CLK)24的“与”电路600和“或非”电路602;与“与”电路600的输出604连接的“或”电路606;与“或非”电路602的输出608连接的“或”电路610,“或”电路610的输出412通过“非”电路614与“与”电路600的另一个输入连接,并且该输出412形成生成电路420的输出,输出时钟信号(CLK2)。
另外,向各“或”电路606、610的另一个输入,输入低电平的复位信号(RES)422,“或”电路606的输出410连接至“或非”电路602的另一个输入,并且形成生成电路420的输出,输出时钟信号(CLK1)。
在图7表示这些时钟信号(CLK1,CLK2)410、412、输出Q1~Qn、以及输出Y1~Yn的生成状态。当在时间t1时钟信号(CLK)24为上升沿,将其提供给“与”电路600以及“或非”电路602,则输出608变为低电平,“或”电路610的输出412(时钟信号CLK2)转移到低电平,并且其值通过“非”电路614被反转,被提供给“与”电路600。
“与”电路600在时间t2向输出604输出输入24和“非”电路614的逻辑积,时钟信号(CLK1)410变为高电平。接着,当在时刻t3时钟信号(CLK)24转移为低电平时,则其输出604成为低电平,“或”电路606的输出成为低电平,时钟信号(CLK1)410向低电平转移。
到了时间t4,低电平的时钟信号(CLK)24和已经成为低电平的时钟信号(CLK1)410被输入到“或非”电路602,由此,其输出608在时间t4变为高电平,它通过“或”电路610生成高电平的时钟信号(CLK2)412,输出到输出412。
这样,分别将生成的时钟信号(CLK1,CLK2)410、412输入到DFF406,各DFF 406在时钟信号(CLK1)410的定时接通开关500(图5),保持输入数据,在时钟信号(CLK2)412的定时接通开关506(图5),输出保持数据。也就是,时钟信号(CLK1)410成为高电平,之后成为低电平,然后时钟信号(CLK2)412成为高电平,进行数据的移动。通过利用各DFF 406进行这种动作,如图7所示,从各电平移位器30-1~30-3输出输出Y1~Y3,液晶显示面板12被驱动。电平移位器30-n的输出Yn也同样,被提供给液晶显示面板12。
这样,在本实施例中,分别从原始的时钟信号中分离、生成通过反相而进行分别具有时间差的高电平和低电平的推移的两个时钟信号,通过这些时钟信号将输入数据依次延迟、移位,根据该结构,除了图1所示的实施例的效果外,还可防止在移位寄存器的输出波形上产生下沉(sag)(须),能够不使用输入OE信号的信号线而生成完全没有重叠的良好的驱动信号。
此时,虽然需要扫描线驱动电路400内的信号线,但在扫描线驱动电路400内具备一个生成两个时钟信号的生成电路420即可,对设备的芯片面积不产生很大影响。
再有,在图6所示的生成电路420的结构中,当有效的复位信号(RES)被提供给输入422时,被分别直接输入到“或”电路606、610,它们的输出410、412同时变为高电平,从而通过这些高电平的时钟信号410、412,可进行同时使各DFF 406内的开关500、506接通的同时复位。其结果,因为复位中的移位寄存器变为通过状态,因此,对各DFF 406不提供复位信号,另外元件数量也不增多,可实现复位功能。
另外,对上述各实施例的扫描线驱动电路16,作为扫描液晶显示面板12的结构进行了说明,但不限于此,例如也可驱动EL(电致发光)显示面板。另外,也可构成为多个块的每个块分别具备扫描线驱动电路16,分别与液晶面板连接,针对每个块来驱动液晶面板。

Claims (9)

1.一种驱动装置,该驱动装置驱动显示面板,其特征在于,该装置包括沿着扫描线方向驱动所述显示面板的扫描线驱动单元,
该扫描线驱动单元包括:
移位寄存器单元,其将多个延迟单元的输出依次连接,并响应于第1时钟信号而将输入数据依次移位;
多个运算单元,其分别对应地连接所述多个延迟单元的输出,对该输出和所述第1时钟信号进行运算;以及
多个电平移位单元,其分别对应地连接该多个运算单元的运算输出,分别对所述运算输出的电压电平进行变换并输出。
2.根据权利要求1所述的驱动装置,其特征在于,该装置具有生成单元,该生成单元基于第3时钟信号而生成所述第1时钟信号和第2时钟信号,
所述移位寄存器单元响应于所述第1时钟信号和第2时钟信号,对所述输入数据进行移位。
3.根据权利要求2所述的驱动装置,其特征在于,所述生成单元改变所述第3时钟信号的占空比,而生成所述第1时钟信号。
4.根据权利要求3所述的驱动装置,其特征在于,所述生成单元使所述第1时钟信号反相,而生成所述第2时钟信号。
5.根据权利要求2所述的驱动装置,其特征在于,所述生成单元在分别为反相的不同的定时,将所述第3时钟信号反转,而生成所述第1时钟信号和第2时钟信号。
6.根据权利要求2所述的驱动装置,其特征在于,所述延迟单元响应于所述第1时钟信号而保持所述输入数据,响应于所述第2时钟信号而输出所述输入数据。
7.根据权利要求2所述的驱动装置,其特征在于,所述多个移位寄存器单元分别响应于从外部提供的复位信号而进行复位动作。
8.根据权利要求1所述的驱动装置,其特征在于,该装置具有信号线驱动单元,该信号线驱动单元将像素信号提供给所述显示面板来进行驱动。
9.根据权利要求1所述的驱动装置,其特征在于,所述显示面板是液晶显示面板。
CN200610146864XA 2005-12-28 2006-11-27 驱动装置 Expired - Fee Related CN1991943B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005378254A JP2007178784A (ja) 2005-12-28 2005-12-28 駆動装置
JP2005378254 2005-12-28
JP2005-378254 2005-12-28

Publications (2)

Publication Number Publication Date
CN1991943A true CN1991943A (zh) 2007-07-04
CN1991943B CN1991943B (zh) 2011-05-18

Family

ID=38193020

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200610146864XA Expired - Fee Related CN1991943B (zh) 2005-12-28 2006-11-27 驱动装置

Country Status (4)

Country Link
US (1) US8040315B2 (zh)
JP (1) JP2007178784A (zh)
KR (1) KR101375168B1 (zh)
CN (1) CN1991943B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101667400B (zh) * 2008-09-04 2011-09-28 联咏科技股份有限公司 液晶显示器的驱动装置
TWI401659B (zh) * 2008-08-22 2013-07-11 Novatek Microelectronics Corp 液晶顯示器之驅動裝置
CN103345897A (zh) * 2013-06-20 2013-10-09 深圳市华星光电技术有限公司 主动矩阵显示装置、扫描驱动电路及其扫描驱动方法
WO2016095382A1 (zh) * 2014-12-19 2016-06-23 京东方科技集团股份有限公司 扫描驱动电路及显示装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009230103A (ja) * 2008-02-28 2009-10-08 Panasonic Corp 液晶表示装置、液晶パネル制御装置およびタイミング制御回路
KR101542506B1 (ko) * 2009-03-02 2015-08-06 삼성디스플레이 주식회사 액정 표시 장치
US9214475B2 (en) * 2013-07-09 2015-12-15 Pixtronix, Inc. All N-type transistor inverter circuit
WO2016054970A1 (zh) * 2014-10-10 2016-04-14 罗小华 电源线边沿信号触发的运算装置及led驱动器
CN108877720B (zh) * 2018-07-25 2021-01-22 京东方科技集团股份有限公司 栅极驱动电路、显示装置及驱动方法
CN112562559B (zh) * 2019-09-26 2023-05-30 京东方科技集团股份有限公司 计数器、像素电路、显示面板和显示设备
KR102137638B1 (ko) * 2020-01-15 2020-07-27 주식회사 사피엔반도체 디스플레이 패널의 보다 세분화된 밝기 제어가 가능한 디스플레이 장치
KR20230027439A (ko) * 2021-08-19 2023-02-28 주식회사 엘엑스세미콘 전원관리회로 및 이의 구동방법

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62183272A (ja) * 1986-02-06 1987-08-11 Seiko Epson Corp 走査信号形成回路
JP2576159B2 (ja) * 1987-11-16 1997-01-29 日本電気株式会社 プラズマディスプレイ装置
JPH088674B2 (ja) * 1989-07-11 1996-01-29 シャープ株式会社 表示装置
JP3476241B2 (ja) * 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
TW340937B (en) * 1995-09-28 1998-09-21 Toshiba Co Ltd Display controller and display control method
JP3516323B2 (ja) * 1996-05-23 2004-04-05 シャープ株式会社 シフトレジスタ回路および画像表示装置
JPH10268842A (ja) * 1997-03-26 1998-10-09 Mitsubishi Electric Corp マトリクス型表示装置の駆動回路
US6437766B1 (en) * 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
KR100308115B1 (ko) * 1998-08-24 2001-11-22 김영환 액정표시소자의 게이트 구동회로
US6879313B1 (en) * 1999-03-11 2005-04-12 Sharp Kabushiki Kaisha Shift register circuit, image display apparatus having the circuit, and driving method for LCD devices
JP4185208B2 (ja) * 1999-03-19 2008-11-26 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP4092857B2 (ja) * 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
JP4099913B2 (ja) * 1999-12-09 2008-06-11 セイコーエプソン株式会社 電気光学装置、そのクロック信号調整方法および回路、その生産方法、ならびに電子機器
JP3535067B2 (ja) * 2000-03-16 2004-06-07 シャープ株式会社 液晶表示装置
JP5044876B2 (ja) * 2001-05-31 2012-10-10 パナソニック株式会社 液晶表示装置の駆動方法および液晶表示装置
JP3959256B2 (ja) * 2001-11-02 2007-08-15 東芝松下ディスプレイテクノロジー株式会社 アクティブマトリックス表示パネルの駆動装置
JP4593071B2 (ja) * 2002-03-26 2010-12-08 シャープ株式会社 シフトレジスタおよびそれを備えた表示装置
JP3882678B2 (ja) * 2002-05-21 2007-02-21 ソニー株式会社 表示装置
JP3659247B2 (ja) * 2002-11-21 2005-06-15 セイコーエプソン株式会社 駆動回路、電気光学装置及び駆動方法
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
US7151538B2 (en) * 2003-02-28 2006-12-19 Sony Corporation Display device and projection type display device
US7486269B2 (en) * 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
KR20050068608A (ko) * 2003-12-30 2005-07-05 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
JP2005208448A (ja) * 2004-01-26 2005-08-04 Sony Corp 表示装置および表示装置の駆動方法
JP4993544B2 (ja) * 2005-03-30 2012-08-08 三菱電機株式会社 シフトレジスタ回路
KR101127854B1 (ko) * 2005-09-27 2012-03-21 엘지디스플레이 주식회사 게이트 구동 장치와 이를 이용한 화상 표시 장치
US7605793B2 (en) * 2006-08-29 2009-10-20 Tpo Displays Corp. Systems for display images including two gate drivers disposed on opposite sides of a pixel array

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI401659B (zh) * 2008-08-22 2013-07-11 Novatek Microelectronics Corp 液晶顯示器之驅動裝置
US8564525B2 (en) 2008-08-22 2013-10-22 Novatek Microelectronics Corp. Driving device for liquid crystal display
US8773346B2 (en) 2008-08-22 2014-07-08 Novatek Microelectronics Corp. Driving device for liquid crystal display
CN101667400B (zh) * 2008-09-04 2011-09-28 联咏科技股份有限公司 液晶显示器的驱动装置
CN103345897A (zh) * 2013-06-20 2013-10-09 深圳市华星光电技术有限公司 主动矩阵显示装置、扫描驱动电路及其扫描驱动方法
WO2014201717A1 (zh) * 2013-06-20 2014-12-24 深圳市华星光电技术有限公司 主动矩阵显示装置、扫描驱动电路及其扫描驱动方法
CN103345897B (zh) * 2013-06-20 2015-07-01 深圳市华星光电技术有限公司 主动矩阵显示装置、扫描驱动电路及其扫描驱动方法
GB2533046A (en) * 2013-06-20 2016-06-08 Shenzhen China Star Optoelect Active matrix display apparatus, scanning drive circuit, and scanning drive method therefor
GB2533046B (en) * 2013-06-20 2020-06-10 Shenzhen China Star Optoelect Active matrix display, scanning driven circuit and the method thereof
WO2016095382A1 (zh) * 2014-12-19 2016-06-23 京东方科技集团股份有限公司 扫描驱动电路及显示装置
US9711089B2 (en) 2014-12-19 2017-07-18 Boe Technology Group Co., Ltd. Scan driving circuit and display device

Also Published As

Publication number Publication date
KR20070070057A (ko) 2007-07-03
US20070146290A1 (en) 2007-06-28
JP2007178784A (ja) 2007-07-12
CN1991943B (zh) 2011-05-18
KR101375168B1 (ko) 2014-03-18
US8040315B2 (en) 2011-10-18

Similar Documents

Publication Publication Date Title
CN1991943B (zh) 驱动装置
JP7276153B2 (ja) シフトレジスタユニット、ゲート駆動回路、表示装置および駆動方法
CN101201524B (zh) 电泳显示器及其驱动方法
CN100533534C (zh) 扫描驱动器、具有该扫描驱动器的显示设备及其驱动方法
CN101884062B (zh) 显示装置及显示装置的驱动方法
CN104966480B (zh) 阵列基板行驱动电路单元、驱动电路和显示面板
CN104246862A (zh) 扫描信号线驱动电路和具备它的显示装置
CN101572064B (zh) 液晶显示器及其驱动方法
CN101978428A (zh) 移位寄存器和有源矩阵器件
CN102831867A (zh) 栅极驱动单元电路及其栅极驱动电路和一种显示器
CN103000121A (zh) 一种栅极驱动电路、阵列基板及显示装置
CN107016971A (zh) 一种扫描电路单元、栅极驱动电路及扫描信号控制方法
CN1892788A (zh) 用于液晶显示器的模拟采样装置
CN101042937A (zh) 可降低偏压效应的移位寄存器
CN202720872U (zh) 液晶显示器的栅极驱动电路及液晶显示器
CN102214428B (zh) 栅极驱动电路及其驱动方法
CN101847374B (zh) 驱动装置、移位装置、缓冲器、移位寄存器及驱动方法
JP7500780B2 (ja) ゲート集積駆動回路、表示パネル及び表示装置
CN100538813C (zh) 双分辨率电路架构,及应用其的显示面板及电子装置
CN105161062B (zh) 一种液晶显示面板
CN1235182C (zh) 消除占空比误差的累积的集成电路
CN100446058C (zh) 等离子显示装置
CN101000751A (zh) 栅极驱动电路及其驱动电路单元
CN1556975A (zh) 定时产生电路、显示装置和便携式终端
CN108538236A (zh) 阵列基板及其驱动方法、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: OKI SEMICONDUCTOR CO., LTD.

Free format text: FORMER OWNER: OKI ELECTRIC INDUSTRY CO., LTD.

Effective date: 20131127

C41 Transfer of patent application or patent right or utility model
C56 Change in the name or address of the patentee
CP03 Change of name, title or address

Address after: Kanagawa

Patentee after: LAPIS SEMICONDUCTOR Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: OKI Semiconductor Corp.

TR01 Transfer of patent right

Effective date of registration: 20131127

Address after: Tokyo, Japan

Patentee after: OKI Semiconductor Corp.

Address before: Tokyo, Japan

Patentee before: Oki Electric Industry Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110518

Termination date: 20151127

CF01 Termination of patent right due to non-payment of annual fee