CN116129805A - 像素电路及其驱动方法、显示面板、显示装置 - Google Patents
像素电路及其驱动方法、显示面板、显示装置 Download PDFInfo
- Publication number
- CN116129805A CN116129805A CN202211641521.6A CN202211641521A CN116129805A CN 116129805 A CN116129805 A CN 116129805A CN 202211641521 A CN202211641521 A CN 202211641521A CN 116129805 A CN116129805 A CN 116129805A
- Authority
- CN
- China
- Prior art keywords
- node
- potential
- coupled
- transistor
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
提供了一种像素电路及其驱动方法、显示面板、显示装置,属于显示技术领域。该像素电路包括发光控制电路、驱动电路和负反馈电路。其中,发光控制电路能够控制像素电路中第一节点至第四节点中各个节点的电位。驱动电路能够基于第一节点和第二节点的电位控制第三节点的电位。在第三节点与第四节点导通时,发光元件可以基于第三节点的电位发光。负反馈电路能够基于第三节点和第四节点中目标节点的电位调节第一节点的电位,使得第一节点的电位与目标节点的电位发生相同的变化,进而使得驱动电路可以基于第一节点被调节后的电位控制第三节点的电位,以可靠驱动发光元件发光,确保显示面板的显示效果可以较好。
Description
技术领域
本公开涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示面板、显示装置。
背景技术
有机发光二极管(organic light-emitting diode,OLED)显示面板因其自发光,响应速度快,能耗低等优点被广泛应用于各类显示装置中。
相关技术中,OLED显示面板一般包括:衬底,以及位于衬底上的多个像素。每个像素包括像素电路和发光元件。其中,像素电路包括驱动晶体管,像素电路分别与多个信号端(如,栅极信号端)和发光元件耦接。像素电路用于基于多个信号端提供的信号,通过驱动晶体管产生驱动电流并传输至发光元件,以驱动发光元件发光,从而OLED显示面板即可以显示所需显示的画面。
但是,受像素电路中驱动晶体管的偏压状态(如,P型晶体管的负偏压状态)影响,像素电路传输至发光元件的驱动电流会发生变化,从而造成发光元件无法可靠发光,OLED显示面板的显示效果较差。
发明内容
提供了一种像素电路及其驱动方法、显示面板、显示装置,可以解决相关技术中因像素电路传输至发光元件的驱动电流发生变化,而造成发光元件无法可靠发光,显示面板的显示效果较差的问题,所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:
发光控制电路,分别与栅极信号端、复位信号端、发光控制信号端、数据信号端、初始电源端、第一电源端、第一节点、第二节点、第三节点和第四节点耦接,用于响应于所述栅极信号端提供的栅极驱动信号,控制所述数据信号端与所述第二节点的通断,控制所述初始电源端与所述第四节点的通断,并控制所述第三节点与所述第一节点的通断,用于响应于所述复位信号端提供的复位信号,控制所述初始电源端与所述第一节点的通断,用于响应于所述发光控制信号端提供的发光控制信号,控制所述第一电源端与所述第二节点的通断,并控制所述第三节点与所述第四节点的通断;
驱动电路,分别与所述第一节点、所述第二节点和所述第三节点耦接,用于基于所述第一节点的电位和所述第二节点的电位,控制所述第三节点的电位;
负反馈电路,与所述第一节点耦接,且还与所述第四节点和所述第三节点中的目标节点耦接,用于基于所述目标节点的电位调节所述第一节点的电位,所述第四节点还用于与发光元件的第一极耦接,所述发光元件的第二极还与第二电源端耦接,所述发光元件用于基于第一极的电位和第二极的电位发光。
可选的,所述负反馈电路包括:耦合元件,所述耦合元件用于通过具有的耦合作用,基于所述目标节点的电位调节所述第一节点的电位。
可选的,所述耦合元件包:耦合电容,所述耦合电容的一端与所述目标节点耦接,所述耦合电容的另一端与所述第一节点耦接。
可选的,所述目标节点为所述第四节点。
可选的,所述驱动电路包括:驱动晶体管;
所述驱动晶体管的栅极与所述第一节点耦接,所述驱动晶体管的第一极与所述第二节点耦接,所述驱动晶体管的第二极与所述第三节点耦接。
可选的,所述驱动晶体管为P型晶体管。
可选的,所述发光控制电路还用于基于所述第一电源端提供的第一电源信号,调节所述第一节点的电位;所述发光控制电路包括:
数据写入子电路,分别与所述栅极信号端、所述数据信号端和所述第二节点耦接,用于响应于所述栅极驱动信号,控制所述数据信号端与所述第二节点的通断;
补偿子电路,分别与所述栅极信号端、所述第三节点和所述第一节点耦接,用于响应于所述栅极驱动信号,控制所述第三节点与所述第一节点的通断;
复位子电路,分别与所述栅极信号端、所述复位信号端、所述初始电源端、所述第一节点和所述第四节点耦接,用于响应于所述栅极驱动信号,控制所述初始电源端与所述第四节点的通断,以及用于响应于所述复位信号,控制所述初始电源端与所述第一节点的通断;
发光控制子电路,分别与所述发光控制信号端、所述第一电源端、所述第二节点、所述第三节点和所述第四节点耦接,用于响应于所述发光控制信号,控制所述第一电源端与所述第二节点的通断,并控制所述第三节点与所述第四节点的通断;
调节子电路,分别与所述第一电源端和所述第一节点耦接,用于基于所述第一电源信号,调节所述第一节点的电位。
可选的,所述数据写入子电路包括:数据写入晶体管;所述补偿子电路包括:补偿晶体管;所述复位子电路包括:第一复位晶体管和第二复位晶体管;所述发光控制子电路包括:第一发光控制晶体管和第二发光控制晶体管;所述调节子电路包括:存储电容;
所述数据写入晶体管的栅极与所述栅极信号端耦接,所述数据写入晶体管的第一极与所述数据信号端耦接,所述数据写入晶体管的第二极与所述第二节点耦接;
所述补偿晶体管的栅极与所述栅极信号端耦接,所述补偿晶体管的第一极与所述第三节点耦接,所述补偿晶体管的第二极与所述第一节点耦接;
所述第一复位晶体管的栅极与所述复位信号端耦接,所述第一复位晶体管的第一极与所述初始电源端耦接,所述第一复位晶体管的第二极与所述第一节点耦接;
所述第二复位晶体管的栅极与所述栅极信号端耦接,所述第二复位晶体管的第一极与所述初始电源端耦接,所述第二复位晶体管的第二极与所述第四节点耦接;
所述第一发光控制晶体管的栅极与所述发光控制信号端耦接,所述第一发光控制晶体管的第一极与所述第一电源端耦接,所述第一发光控制晶体管的第二极与所述第二节点耦接;
所述第二发光控制晶体管的栅极与所述发光控制信号端耦接,所述第二发光控制晶体管的第一极与所述第三节点耦接,所述第二发光控制晶体管的第二极与所述第四节点耦接;
所述存储电容的一端与所述第一电源端耦接,所述存储电容的另一端与所述第一节点耦接。
可选的,所述数据写入晶体管、所述第一发光控制晶体管、所述第二发光控制晶体管和所述第二复位晶体管均为P型晶体管;所述第一复位晶体管和所述补偿晶体管均为N型晶体管;
其中,所述栅极信号端包括:提供的栅极驱动信号的电位不同的第一栅极信号端和第二栅极信号端;所述初始电源端包括:提供的初始电源信号的电位不同的第一初始电源端和第二初始电源端;
所述数据写入晶体管的栅极和所述第二复位晶体管的栅极均与所述第一栅极信号端耦接,所述补偿晶体管的栅极与所述第二栅极信号端耦接;
所述第一复位晶体管的第一极与所述第一初始电源端耦接,所述第二复位晶体管的第二极与所述第二初始电源端耦接。
可选的,所述像素电路中,P型晶体管的有源层材料包括:低温多晶硅材料;N型晶体管的有源层材料包括:氧化物材料。
另一方面,提供了一种像素电路的驱动方法,应用于如上述方面所述的像素电路中,所述方法包括:
第一阶段,发光控制电路响应于复位信号端提供的复位信号,控制初始电源端与第一节点导通;
第二阶段,所述发光控制电路响应于栅极信号端提供的栅极驱动信号,控制所述初始电源端与第四节点导通,控制数据信号端与第二节点导通,并控制第三节点与所述第一节点导通;
第三阶段,所述发光控制电路响应于发光控制信号端提供的发光控制信号,控制第一电源端与所述第二节点导通,且控制所述第三节点与所述第四节点导通,驱动电路基于所述第一节点的电位和所述第二节点的电位,控制所述第三节点的电位,以使发光元件基于所述发光元件的第一极和第二极的电位发光;
第四阶段,负反馈电路基于所述第三节点和所述第四节点中目标节点的电位调节所述第一节点的电位,以使所述第一节点的电位变化与所述目标节点的电位变化相同;
其中,所述第一阶段、所述第二阶段和所述第三阶段位于刷新帧,所述第四阶段位于所述刷新帧之后的保持帧。
可选的,所述负反馈电路基于所述第三节点和所述第四节点中目标节点的电位调节所述第一节点的电位,包括:
所述负反馈电路通过具有的耦合作用,基于所述第三节点和所述第四节点中目标节点的电位调节所述第一节点的电位。
又一方面,提供了一种显示面板,所述显示面板包括:衬底,以及位于所述衬底上的多个像素;
其中,至少一个像素包括:发光元件,以及如上述方面所述的像素电路,所述像素电路与所述发光元件耦接,并用于驱动所述发光元件发光。
再一方面,提供了一种显示装置,所述显示装置包括:信号提供电路,以及如上述方面所述的显示面板;
其中,所述信号提供电路与所述显示面板中像素耦接的各个信号端耦接,并用于向每个信号端提供信号。
综上所述,本公开实施例提供的技术方案带来的有益效果至少可以包括:
提供了一种像素电路及其驱动方法、显示面板、显示装置。该像素电路包括发光控制电路、驱动电路和负反馈电路。其中,发光控制电路能够控制像素电路中第一节点至第四节点中各个节点的电位。驱动电路能够基于第一节点和第二节点的电位控制第三节点的电位。在第三节点与第四节点导通时,发光元件可以基于第三节点的电位发光。负反馈电路能够基于第三节点和第四节点中目标节点的电位调节第一节点的电位,使得第一节点的电位与目标节点的电位发生相同的变化,进而使得驱动电路可以基于第一节点被调节后的电位控制第三节点的电位,以可靠驱动发光元件发光,确保显示面板的显示效果可以较好。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种切换显示不同灰阶画面时的亮度波形图;
图2是本公开实施例提供的一种像素电路的结构示意图;
图3是本公开实施例提供的另一种像素电路的结构示意图;
图4是本公开实施例提供的又一种像素电路的结构示意图;
图5是本公开实施例提供的再一种像素电路的结构示意图;
图6是本公开实施例提供的一种像素电路的驱动方法的流程图;
图7是本公开实施例提供的一种像素电路耦接的信号端的时序图;
图8是本公开实施例提供的一种显示面板的结构示意图;
图9是本公开实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
针对如OLED显示面板类的显示产品,一般采用低频或高频驱动显示面板显示画面。其中,低频和高频是相对而言的,低频一般是指几赫兹(Hz)或十几Hz,如常见的1Hz和10Hz。高频一般是指几百Hz,如常见的120Hz。其中,低频驱动相较于采用高频驱动能够利于降低***功耗,提高显示面板的续航能力。然而,对于画面刷新而言,在高频驱动下更为流畅,而当低频驱动时,因帧周期时间较长,故人眼可明显感知到刷新感,更易出现闪烁问题。
例如,以低频1Hz,采用相对于高频驱动而言,低频驱动时充电时间不变的LongV驱动方法为例,在120Hz基频下,1Hz帧周期内一般会包括1个刷新帧和119个保持帧共120个子帧(sub-Frame),在刷新帧可以进行数据写入,在保持帧可以维持画面,即保持显示画面的状态。该低频1Hz的帧周期时长一般为1秒(s)。在切换显示不同灰阶画面时,OLED显示面板中驱动晶体管的工作电压会发生变化,驱动晶体管的阈值电压Vth无法得到有效补偿。如此,导致驱动晶体管产生的驱动发光元件发光的驱动电流存在差异,进而导致在保持帧内亮度出现持续变化,可变现为持续升高,或是持续降低。
并且,以黑画面到白画面的相互切换显示为例,因显示白画面时阈值电压Vth小于显示黑画面时的阈值电压Vth,故在切换后,阈值电压Vth需要从一个状态逐渐过渡至另一个状态,随着时间的推移,阈值电压Vth才可以趋于稳定,即不再发生变化,故画面切换后,前几帧的保持帧内亮度变化明显,能够被人眼感知,表现为画面刷新感,产生所谓的低频拖影的显示异常问题。
例如,结合图1,其以低频10Hz为例,示出了一种黑面切换后的亮度示意图。其中,TE信号是指刷新帧,TE信号之后的波形变化即是指保持帧内的亮度变化情况。参考图1可以看出,由灰阶为L0的白画面切换为灰阶为L255的黑画面时,切换后第一帧保持帧的亮度衰减一般较为明显,随后多帧同样存在亮度衰减的问题,只是衰减程度逐渐减轻,直至亮度趋于稳定为止。由灰阶为L255的白画面切换为灰阶为L32的黑画面时,切换后第一帧保持帧的亮度升高一般较为明显,随后多帧同样存在亮度升高的问题,只是升高程度逐渐减轻,直至亮度趋于稳定为止。即,在10Hz的低频驱动下,当由灰阶为L0的白画面切换为灰阶为L255的黑画面时,表现为保持帧亮度持续降低;由灰阶为L255的白画面切换为灰阶为L32的黑画面时,表现为保持帧亮度持续升高。
需要说明的是,阈值电压Vth由大变小的过程可以称为负向漂移,由小变大的过程可以称为正向漂移,这里正向漂移和负向漂移是相对而言的。以及,黑画面和白画面也是相对而言的,不用于限定具体的灰阶值。如,上述图1,可以将灰阶L0的画面和灰阶L32的画面均称为相对于灰阶L255白画面的黑画面。
还需要说明的是,本公开实施例重点在于对低频拖影问题的改善,主要解决低频驱动下的画面刷新过程中,驱动晶体管的阈值电压Vth在保持帧内长时间得不到补偿而出现的画面刷新卡顿问题,与常见的FFR问题和残像问题不同。其中,FFR(first frameratio)问题是指:画面切换第一帧亮度不足的问题。残像问题是指:残留上一帧画面内容的问题。
目前,为改善低频拖影问题,常见的有插帧驱动,如在画面切换时***高频帧,即由低频驱动切换为高频驱动。然后,在刷新多帧画面后,再切换为低频驱动。如,由1Hz切换为120Hz再切换为1Hz。但是,高频插帧时间过长(如,2至3秒),不利于降低功耗,这违背了低频驱动的初衷,不满足应用需求。
本公开实施例提供了一种像素电路设计,可以有效抑制低频驱动时保持帧的亮度衰减,改善低频画面刷新的拖影问题,且不会影响降低功耗的效果。
图2是本公开实施例提供的一种像素电路的结构示意图。如图2所示,该像素电路包括:发光控制电路01,驱动电路02,以及负反馈电路03。
其中,发光控制电路01分别与栅极信号端Gate、复位信号端Re、发光控制信号端EM、数据信号端Data、初始电源端Vinit、第一电源端VDD、第一节点N1、第二节点N2、第三节点N3和第四节点N4耦接(即,电连接)。发光控制电路01用于响应于栅极信号端Gate提供的栅极驱动信号,控制数据信号端Data与第二节点N2的通断,控制初始电源端Vinit与第四节点N4的通断,并控制第三节点N3与第一节点N1的通断,用于响应于复位信号端Re提供的复位信号,控制初始电源端Vinit与第一节点N1的通断,用于响应于发光控制信号端EM提供的发光控制信号,控制第一电源端VDD与第二节点N2的通断,并控制第三节点N3与第四节点N4的通断。
例如,发光控制电路01可以在栅极信号端Gate提供的栅极驱动信号的电位为有效电位时,控制数据信号端Data与第二节点N2导通,控制初始电源端Vinit与第四节点N4导通,并控制第三节点N3与第一节点N1导通。此时,数据信号端Data提供的数据信号即可以进一步传输至第二节点N2,以为第二节点N2充电。初始电源端Vinit提供的初始电源信号即可以进一步传输至第四节点N4,以为第四节点N4降噪。以及,第一节点N1的电位与第三节点N3的电位可以相互影响。以及,发光控制电路01可以在栅极信号端Gate提供的栅极驱动信号的电位为无效电位时,控制数据信号端Data与第二节点N2断开耦接,控制初始电源端Vinit与第四节点N4断开耦接,并控制第三节点N3与第一节点N1断开耦接。
同理,发光控制电路01可以在复位信号端Re提供的复位信号的电位为有效电位时,控制初始电源端Vinit与第一节点N1导通。此时,初始电源端Vinit提供的初始电源信号即可以进一步传输至第一节点N1,以为第一节点N1降噪。以及,发光控制电路01可以在复位信号端Re提供的复位信号的电位为无效电位时,控制初始电源端Vinit与第一节点N1断开耦接。
同理,发光控制电路01可以在发光控制信号端EM提供的发光控制信号的电位为有效电位时,控制第一电源端VDD与第二节点N2导通,并控制第三节点N3与第四节点N4导通。此时,第一电源端VDD提供的第一电源信号即可以进一步传输至第二节点N2,传输至第三节点N3的信号可以进一步传输至第四节点N4。以及,发光控制电路01可以在发光控制信号端EM提供的发光控制信号的电位为无效电位时,控制第一电源端VDD与第二节点N2断开耦接,并控制第三节点N3与第四节点N4断开耦接。
需要说明的是,有效电位和无效电位中,一个电位可以为高电位,另一个电位可以为低电位,且这里的高电位和低电位也是相对而言的。并且,以发光控制电路01中,与栅极信号端Gate耦接的晶体管为例,若该晶体管为N型晶体管,则对于该晶体管而言,栅极信号端Gate提供的栅极驱动信号的有效电位即可以为高电位,栅极驱动信号的无效电位即可以为低电位。若该晶体管为P型晶体管,则对于该晶体管而言,栅极驱动信号的有效电位即可以为低电位,栅极驱动信号的无效电位即可以为高电位。其他晶体管同理,不再一一赘述。
驱动电路02分别与第一节点N1、第二节点N2和第三节点N3耦接。驱动电路02用于基于第一节点N1的电位和第二节点N2的电位,控制第三节点N3的电位。
例如,在应用于OLED显示面板时,驱动电路02可以基于第一节点N1的电位和第二节点N2的电位,生成驱动OLED发光的发光驱动信号(即,驱动电流),并传输至第三节点N3。
负反馈电路03与第一节点N1耦接,且还与第四节点N4和第三节点N3中的目标节点耦接。即,可以与第四节点N4或第三节点N3耦接,当然,在一些其他实施例中,也可以是与第四节点N4和/或第三节点N3耦接。负反馈电路03用于基于目标节点的电位调节第一节点N1的电位。并且,第四节点N4还用于与发光元件L1的第一极耦接,发光元件L1的第二极还与第二电源端VSS耦接,发光元件L1用于基于第一极的电位和第二极的电位发光。
如,在发光控制电路01控制第三节点N3与第四节点N4导通时,第三节点N3的电位(如,驱动电路02生成的发光驱动信号)即可以进一步传输至第四节点N4。发光元件L1即可以基于该发光驱动信号和第二电源端VSS提供的第二电源信号的压差发光。可选的,发光元件L1的第一极和第二极中,一极可以为阳极,另一极可以为阴极。本公开实施例以第一极为阳极,第二极为阴极为例进行说明。在此基础上,第一电源端VDD提供的第一电源信号的电位可以为高电位,第二电源端VSS提供的第二电源信号的电位可以为低电位。
需要说明的是,在本公开实施例中,负反馈电路03可以基于目标节点的电位调节第一节点N1的电位,使得第一节点N1的电位变化与目标节点的电位变化相同。电位变化包括:变化方式(如,降低)和变化大小(如,同时降低相同大小的电位)。如此,即可以间接反向调节驱动电路02基于该第一节点N1的电位生成的信号(如,为驱动电流形式的发光驱动信号),形成负向反馈。如,在低频驱动OLED显示面板的场景下,当目标节点的电位降低时,负反馈电路03可以控制第一节点N1的电位与目标节点的电位同步降低,从而反向增大驱动电路02基于该第一节点N1的电位生成的驱动电流,抑制因目标节点的电位降低而导致的保持帧内亮度衰减问题,从而有效改善低频拖影问题。
综上所述,本公开实施例提供了一种像素电路。该像素电路包括发光控制电路、驱动电路和负反馈电路。其中,发光控制电路能够控制像素电路中第一节点至第四节点中各个节点的电位。驱动电路能够基于第一节点和第二节点的电位控制第三节点的电位。在第三节点与第四节点导通时,发光元件可以基于第三节点的电位发光。负反馈电路能够基于第三节点和第四节点中目标节点的电位调节第一节点的电位,使得第一节点的电位与目标节点的电位发生相同的变化,进而使得驱动电路可以基于第一节点被调节后的电位控制第三节点的电位,以可靠驱动发光元件发光,确保显示面板的显示效果可以较好。
可选的,发光控制电路01还可以用于基于第一电源端VDD提供的第一电源信号,调节第一节点N1的电位。
在该基础上,参考图3示出的另一种像素电路的结构示意图可以看出,本公开实施例记载的发光控制电路01可以包括:数据写入子电路011,补偿子电路012,复位子电路013,发光控制子电路014,以及调节子电路015。
其中,数据写入子电路011可以分别与栅极信号端Gate、数据信号端Data和第二节点N2耦接,并可以用于响应于栅极驱动信号,控制数据信号端Data与第二节点N2的通断。
例如,数据写入子电路011可以在接收到的栅极驱动信号的电位为有效电位时,控制数据信号端Data与第二节点N2导通,以及可以在接收到的栅极驱动信号的电位为无效电位时,控制数据信号端Data与第二节点N2断开耦接。
补偿子电路012可以分别与栅极信号端Gate、第三节点N3和第一节点N1耦接,并可以用于响应于栅极驱动信号,控制第三节点N3与第一节点N1的通断。
例如,补偿子电路012可以在接收到的栅极驱动信号的电位为有效电位时,控制第三节点N3与第一节点N1导通,以及可以在接收到的栅极驱动信号的电位为无效电位时,控制第三节点N3与第一节点N1断开耦接。
复位子电路013可以分别与栅极信号端Gate、复位信号端Re、初始电源端Vinit、第一节点N1和第四节点N4耦接,并可以用于响应于栅极驱动信号,控制初始电源端Vinit与第四节点N4的通断,以及用于响应于复位信号,控制初始电源端Vinit与第一节点N1的通断。
例如,复位子电路013可以在接收到的栅极驱动信号的电位为有效电位时,控制初始电源端Vinit与第四节点N4导通,以及可以在接收到的栅极驱动信号的电位为无效电位时,控制初始电源端Vinit与第四节点N4断开耦接。同理,复位子电路013可以在接收到的复位信号的电位为有效电位时,控制初始电源端Vinit与第一节点N1导通,以及可以在接收到的复位信号的电位为无效电位时,控制初始电源端Vinit与第一节点N1断开耦接。
发光控制子电路014可以分别与发光控制信号端EM、第一电源端VDD、第二节点N2、第三节点N3和第四节点N4耦接,并可以用于响应于发光控制信号,控制第一电源端VDD与第二节点N2的通断,并控制第三节点N3与第四节点N4的通断。
例如,发光控制子电路014可以在接收到的发光控制信号的电位为有效电位时,控制第一电源端VDD与第二节点N2导通,并控制第三节点N3与第四节点N4导通,以及可以在接收到的发光控制信号的电位为无效电位时,控制第一电源端VDD与第二节点N2断开耦接,并控制第三节点N3与第四节点N4断开耦接。
调节子电路015可以分别与第一电源端VDD和第一节点N1耦接,并用于基于第一电源信号,调节第一节点N1的电位。
可选的,本公开实施例记载的负反馈电路03可以包括:耦合元件。该耦合元件可以用于通过具有的耦合作用,基于至目标节点的电位调节第一节点N1的电位。示例的,参考图4示出的又一种像素电路的结构可以看出:本公开实施例中的耦合元件可以包括:耦合电容C1。
其中,耦合电容C1的一端可以与目标节点耦接,耦合电容C1的另一端可以与第一节点N1耦接。当然,在一些其他实施例中,耦合元件也可以为耦合变压器等其他具有相同耦合作用的电子元件。
可选的,本公开实施例记载的目标节点可以为第四节点N4。即,如图4所示,耦合电容C1的一端可以与第四节点N4耦接。相应的,耦合电容C1可以基于第四节点N4的电位调节第一节点N1的电位。因第四节点N4是直接与发光元件L1耦接,故可以进一步确保可靠调节第一节点N1的电位,形成较好的负反馈机制,避免用于驱动发光元件L1发光的驱动电流发生变化,有效改善低频拖影问题。
或者,参考图5所示的再一种像素电路的结构可以看出,目标节点可以为第三节点N3。即,耦合电容C1的一端可以与第三节点N3耦接。
可选的,继续参考图4和图5可以看出,本公开实施例记载的驱动电路02可以包括:驱动晶体管T1。
驱动晶体管T1的栅极可以与第一节点N1耦接,驱动晶体管T1的第一极可以与第二节点N2耦接,驱动晶体管T1的第二极可以与第三节点N3耦接。
需要说明的是,对于晶体管而言,其第一极和第二极中,一极可以为源(source,S)极,另一极可以为漏(drain,D)极。
可选的,驱动晶体管T1可以为P型晶体管。相应的,其接收到的有效电位为低电位,长期处于负偏压状态,阈值电压Vth会发生负向漂移。在此基础上,当目标节点的电位因驱动晶体管T1的阈值电压Vth负向漂移而降低,则负反馈电路03可以通过其耦合作用控制第一节点N1的电位同步降低,即使得驱动晶体管T1的栅极电位降低,进而,驱动晶体管的栅源电压差Vgs即会增大,驱动晶体管T1生成的驱动电流也会相应的增大,形成如上述实施例记载的负向反馈,抑制因DTFT NBTS导致的低频驱动下保持帧亮度持续衰减的现象,改善低频拖影问题。DTFT NBTS一般用于衡量在长时间负偏压作用下,驱动晶体管特性的稳定性。
可选的,继续参考图4和图5可以看出,数据写入子电路011可以包括:数据写入晶体管T2。补偿子电路012可以包括:补偿晶体管T3。复位子电路013可以包括:第一复位晶体管T4和第二复位晶体管T5。发光控制子电路014可以包括:第一发光控制晶体管T6和第二发光控制晶体管T7。调节子电路015可以包括:存储电容Cst。
其中,数据写入晶体管T2的栅极可以与栅极信号端Gate耦接,数据写入晶体管T2的第一极可以与数据信号端Data耦接,数据写入晶体管T2的第二极可以与第二节点N2耦接。
补偿晶体管T3的栅极可以与栅极信号端Gate耦接,补偿晶体管T3的第一极可以与第三节点N3耦接,补偿晶体管T3的第二极可以与第一节点N1耦接。
第一复位晶体管T4的栅极可以与复位信号端Re耦接,第一复位晶体管T4的第一极可以与初始电源端Vinit耦接,第一复位晶体管T4的第二极可以与第一节点N1耦接。
第二复位晶体管T5的栅极可以与栅极信号端Gate耦接,第二复位晶体管T5的第一极可以与初始电源端Vinit耦接,第二复位晶体管T5的第二极可以与第四节点N4耦接。
第一发光控制晶体管T6的栅极可以与发光控制信号端EM耦接,第一发光控制晶体管T6的第一极可以与第一电源端VDD耦接,第一发光控制晶体管T6的第二极可以与第二节点N2耦接。
第二发光控制晶体管T7的栅极可以与发光控制信号端EM耦接,第二发光控制晶体管T7的第一极可以与第三节点N3耦接,第二发光控制晶体管T7的第二极可以与第四节点N4耦接。
存储电容Cst的一端可以与第一电源端VDD耦接,存储电容Cst的另一端可以与第一节点N1耦接。
可选的,参考图4和图5还可以看出,在本公开实施例中,同驱动晶体管T1,数据写入晶体管T2、第一发光控制晶体管T6、第二发光控制晶体管T7和第二复位晶体管T5也可以均为P型晶体管。第一复位晶体管T4和补偿晶体管T3可以均为N型晶体管。
可选的,P型晶体管的有源层材料可以包括:低温多晶硅(low temperature poly-silicon,LTPS)材料。N型晶体管的有源层材料可以包括:氧化物(oxide)材料。在此基础上,既包括P型晶体管又包括N型晶体管的像素电路可以称为LTPO像素电路,仅包括P型晶体管的像素电路可以称为LTPS像素电路。
图4和图5所示像素电路均为LTPO像素电路,且均为在7T1C(即,7个晶体管和1个存储电容)像素电路结构基础上新增耦合电容C1。即,本公开实施例提供的像素电路设计方式可以适用于7T1C的LTPO像素电路。当然,在一些其他实施例中,同样也适用于其他结构(如,6T1C)的LTPO像素电路。或者,也同样适用于上述实施例记载的LTPS像素电路。
因氧化物材料的晶体管具有低漏电特性,故通过设置对发光元件L1的阳极(即,第四节点N4)复位的第二复位晶体管T5为氧化物N型晶体管,可以对发光元件L1的阳极进行高频率的降噪复位,减少低频驱动时的低频分量,有效改善低频驱动下长帧周期的电压保持率,可以降低人眼闪烁可视性。
需要说明的是,继续参考图4和图5还可以看出,在LTPO像素电路设计基础上,栅极信号端Gate可以包括:提供的栅极驱动信号的电位不同的第一栅极信号端Gate-P和第二栅极信号端Gate-N。初始电源端Vinit包括:提供的初始电源信号的电位不同的第一初始电源端Vinit-1和第二初始电源端Vinit-2。
其中,为P型晶体管的数据写入晶体管T2的栅极和第二复位晶体管T5的栅极可以均与第一栅极信号端Gate-P耦接,为N型晶体管的补偿晶体管T3的栅极可以与第二栅极信号端Gate-N耦接。为N型晶体管的第一复位晶体管T4的第一极可以与第一初始电源端Vinit-1耦接,为P型晶体管的第二复位晶体管T5的第二极可以与第二初始电源端Vinit-2耦接。且在此基础上可知,第一栅极信号端Gate-P提供的栅极驱动信号的有效电位相对于无效电位为低电位。第二栅极信号端Gate-N提供的栅极驱动信号的有效电位相对于无效电位为高电位。
综上所述,本公开实施例提供了一种像素电路。该像素电路包括发光控制电路、驱动电路和负反馈电路。其中,发光控制电路能够控制像素电路中第一节点至第四节点中各个节点的电位。驱动电路能够基于第一节点和第二节点的电位控制第三节点的电位。在第三节点与第四节点导通时,发光元件可以基于第三节点的电位发光。负反馈电路能够基于第三节点和第四节点中目标节点的电位调节第一节点的电位,使得第一节点的电位与目标节点的电位发生相同的变化,进而使得驱动电路可以基于第一节点被调节后的电位控制第三节点的电位,以可靠驱动发光元件发光,确保显示面板的显示效果可以较好。
图6是本公开实施例提供的一种像素电路的驱动方法的流程图,该方法应用于如图2至图5任一所示的像素电路中。如图6所示,该方法包括:
步骤601、第一阶段,发光控制电路响应于复位信号端提供的复位信号,控制初始电源端与第一节点导通。
此时,初始电源端提供的初始电源信号即可以传输至第一节点,以对第一节点进行复位。相应的,该第一阶段也可以称为复位阶段。
步骤602、第二阶段,发光控制电路响应于栅极信号端提供的栅极驱动信号,控制初始电源端与第四节点导通,控制数据信号端与第二节点导通,且控制第三节点与第一节点导通。
此时,数据信号端提供的数据信号即可以传输至第二节点,以对第二节点进行充电。以及,第一节点的电位与第三节点的电位可以相互影响,从而实现对阈值电压的补偿。相应的,该第一阶段也可以称为数据写入和Vth补偿阶段。
步骤603、第三阶段,发光控制电路响应于发光控制信号端提供的发光控制信号,控制第一电源端与第二节点导通,且控制第三节点与第四节点导通,驱动电路基于第一节点的电位和第二节点的电位,控制第三节点的电位,以使发光元件基于发光元件的第一极和第二极的电位发光。
此时,第一电源端与第四节点之间可以形成通路,像素电路可以通过驱动晶体管生成驱动电流,并传输至第四节点,即传输至发光元件的第一极,从而驱动发光元件发光。相应的,该第三阶段也可以称为发光阶段。
步骤604、第四阶段,负反馈电路基于第三节点和第四节点中目标节点的电位调节第一节点的电位,以使第一节点的电位变化与目标节点的电位变化相同。
例如,基于上述实施例记载可知,负反馈电路可以在目标节点的电位因驱动晶体管处于负偏压状态而降低时,同步调节第一节点的电位降低,从而反向增大驱动电路基于该调节后的第一节点的电位生成的驱动电流,抑制因目标节点的电位降低而导致的保持帧内亮度衰减问题,从而有效改善低频拖影问题。相应的,该第四阶段也可以称为负反馈阶段。
其中,第一阶段、第二阶段和第三阶段可以位于刷新帧,第四阶段可以位于刷新帧之后的保持帧。
可选的,如图4和图5所示,本公开实施例记载的负反馈电路03包括耦合电容C1。相应的可知,上述步骤604中,负反馈电路基于第三节点和第四节点中目标节点的电位调节第一节点的电位,可以包括:负反馈电路通过具有的耦合作用,基于第三节点和第四节点中目标节点的电位调节第一节点的电位。
以图4所示结构为例,图7示出了一种像素电路所耦接的各个信号端的时序图。如图7所示,像素电路的驱动过程可以包括依次执行的刷新帧和保持帧。以1Hz低频驱动为例,如上述实施例记载,在120Hz基频下,1Hz帧周期内一般会包括1个刷新帧和119个保持帧共120个子帧。
其中,刷新帧可以包括依次执行的第一阶段(即,复位阶段)、第二阶段(即,数据写入和Vth补偿阶段)和第三阶段(即,发光阶段)。
在第一阶段t1,第一栅极信号端Gate-P提供的栅极驱动信号的电位可以为高电位,第二栅极信号端Gate-N提供的栅极驱动信号的电位可以为低电位,复位信号端Re提供的复位信号的电位可以为高电位,以及发光控制信号端EM提供的发光控制信号的电位可以为高电位。相应的,图4所示的像素电路包括的多个晶体管中,第一复位晶体管T4可以开启,数据写入晶体管T2、补偿晶体管T3、第二复位晶体管T5、第一发光控制晶体管T6和第二发光控制晶体管T7等其余晶体管可以均关闭。此时,第一初始电源端Vinit-1提供的初始电源信号可以通过开启的第一复位晶体管T4传输至第一节点N1,以对第一节点N1进行降噪复位,相应的,驱动晶体管T1可以关闭。因驱动晶体管T1为P型晶体管,故该初始电源信号的电位可以为高电位。也即是,在第一阶段t1,可以将驱动晶体管T1的电位复位至VVinit-1,VVinit-1是指初始电源信号的电位。
在第二阶段t2,第一栅极信号端Gate-P提供的栅极驱动信号的电位可以为低电位,第二栅极信号端Gate-N提供的栅极驱动信号的电位可以为高电位,复位信号端Re提供的复位信号的电位可以为低电位,以及发光控制信号端EM提供的发光控制信号的电位可以为高电位。相应的,图4所示的像素电路包括的多个晶体管中,数据写入晶体管T2、第二复位晶体管T5和补偿晶体管T3可以均开启,第一复位晶体管T4、第一发光控制晶体管T6和第二发光控制晶体管T7等其余晶体管可以均关闭。此时,数据信号端Data提供的数据信号可以通过开启的数据写入晶体管T2传输至第二节点N2。第二初始电源端Vinit-2提供的初始电源信号可以通过开启的第二复位晶体管T5传输至第四节点N4,以对第四节点N4(即,发光元件L1的阳极)进行降噪复位,为之后的发光阶段做准备,改善发光对比度。驱动晶体管T1可以看成是二极管的连接方式,存储电容Cst可以被充电,直至充电至第一节点N1的电位变为:Vdata+Vth为止。其中,Vdata是指数据信号的电位,Vth是指驱动晶体管T1的阈值电压。
在第三阶段t3,第一栅极信号端Gate-P提供的栅极驱动信号的电位可以为高电位,第二栅极信号端Gate-N提供的栅极驱动信号的电位可以为低电位,复位信号端Re提供的复位信号的电位可以为低电位,以及发光控制信号端EM提供的发光控制信号的电位可以为低电位。相应的,图4所示的像素电路包括的多个晶体管中,第一发光控制晶体管T6和第二发光控制晶体管T7均开启,且在存储电容Cst的作用下,驱动晶体管T1此时也保持开启,数据写入晶体管T2、第一复位晶体管T4、第二复位晶体管T5和补偿晶体管T3等其余晶体管可以均关闭。此时,第一电源端VDD与第四节点N4之间可以通过依次串联且均开启的第一发光控制晶体管T6、驱动晶体管T1和第二发光控制晶体管T7形成通路,驱动晶体管T1可以基于第一节点N1的电位和第二节点N2的电位,生成驱动电流,并经第四节点N4传输至发光元件L1的阳极,以驱动发光元件L1发光。并且,在第二阶段t2中,通过补偿晶体管T3补偿后,生成的驱动电流与驱动晶体管T1的阈值电压Vth无关。在该阶段后,第一节点N1的电位Vn1可以为:Vn1=Vdata+Vth。第四节点N4的电位Vn4可以为:Vn4=Vss+Voled。其中,Vss是指发光元件L1的阴极耦接的第二电源端VSS提供的第二电源信号的电位,Voled是指发光元件L1的阳极与阴极之间的跨压。基于Vn4的计算公式可知,第四节点N4的电位与发光状态下发光元件L1的两极跨压相关,且一般发光元件L1的跨压与流过发光元件L1的驱动电流正相关,即驱动电流越大,则跨压越大,进而亮度越亮;反之,驱动电流越小,则跨压越小,进而亮度越暗。
之后,进入保持帧,第二栅极信号端Gate-N提供的栅极驱动信号的电位可以保持为低电位,复位信号端Re提供的复位信号的电位可以保持为低电位。相应的,图4所示的像素电路包括的多个晶体管中,第一复位晶体管T4和补偿晶体管T3可以始终处于关断状态,第一节点N1的电位可以由存储电容Cst存储保持,而不会重新受数据信号影响。
因P型驱动晶体管T1会一直处于负偏压状态,导致驱动晶体管T1的阈值电压Vth不可避免的发生负向漂移,生成的驱动电流降低,故会造成保持帧出现上述实施例记载的亮度衰减问题。而在本公开实施例中,可以在驱动电流降低,即第四节点N4的电位因驱动晶体管T1的阈值电压Vth负向漂移而下降时,通过耦合电容C1所具有的耦合作用在该保持帧拉动第一节点N1的电位同步降低,即使得驱动晶体管T1的栅极电位降低。如此可知,驱动晶体管T1的栅源电压差Vgs则会相应的增大,从而生成的驱动电流也会增大,形成所谓的负向反馈,抑制由于驱动晶体管T1处于负偏压状态而导致的保持帧内亮度持续衰减问题,从而有效改善低频拖影现象,确保显示效果可以较好。
此外,参考图7还可以看出,第一栅极信号端Gate-P提供的栅极驱动信号的电位,以及发光控制信号端EM提供的发光控制信号的电位可以包括高电位和低电位。使得第一发光控制晶体管T6和第二发光控制晶体管T7可以处于高频(如,240Hz)开启状态,以用于实现亮度调节。以及使得第二复位晶体管T5也处于高频(如,120Hz)开启状态,以用于对发光元件L1的阳极高频复位,改善闪烁现象,进一步确保显示效果可以较好。
综上所述,本公开实施例提供了一种像素电路的驱动方法。该方法中,像素电路包括的发光控制电路能够控制像素电路中第一节点至第四节点中各个节点的电位。像素电路包括的驱动电路能够基于第一节点和第二节点的电位控制第三节点的电位。在第三节点与第四节点导通时,发光元件可以基于第三节点的电位发光。像素电路包括的负反馈电路能够基于第三节点和第四节点中目标节点的电位调节第一节点的电位,使得第一节点的电位与目标节点的电位发生相同的变化,进而使得驱动电路可以基于第一节点被调节后的电位控制第三节点的电位,以可靠驱动发光元件发光,确保显示面板的显示效果可以较好。
图8是本公开实施例提供的一种显示面板的结构示意图。如图8所示,该显示面板包括:衬底B1,以及位于衬底B1上的多个像素P1。
其中,至少一个像素P1包括:发光元件L1,以及如图2至图5任一所示的像素电路00,像素电路00与发光元件L1耦接,并用于驱动发光元件L1发光。
例如,结合图2至图5,像素电路00可以与发光元件L1的阳极耦接,发光元件L1的阴极可以与第二电源端VSS耦接。像素电路00可以向发光元件L1的阳极传输发光驱动信号,发光元件L1可以在该发光驱动信号和第二电源端VSS提供的第二电源信号的压差作用下发光。
图9是本公开实施例提供的一种显示装置的结构示意图。如图9所示,显示装置包括:信号提供电路100,以及如图8所示的显示面板000。
其中,结合图8可知,信号提供电路100可以与显示面板000中像素P1耦接的各个信号端耦接,并用于向每个信号端提供信号。
例如,信号提供电路100可以包括栅极驱动电路和源极驱动电路。栅极驱动电路可以与像素P1中像素电路00所耦接的栅极信号端Gate耦接,并用于向栅极信号端Gate提供栅极驱动信号。源极驱动电路可以与像素P1中像素电路00所耦接的数据信号端Data耦接,并用于向数据信号端Data提供数据信号。
可选的,本公开实施例记载的显示装置可以包括:有机发光二极管(organiclight-emitting diode,OLED)显示装置、手机、平板电脑、柔性显示装置、电视机和显示器等任何具有显示功能的产品或部件。
本公开实施方式部分使用的术语仅用于对本公开的实施例进行解释,而非旨在限定本公开。除非另作定义,本公开的实施方式使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。
如,在本公开实施例中,术语“第一”和“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性。术语“多个”指两个或两个以上,除非另有明确的限定。
同样,“一个”或者“一”等类似词语也不表示数量限制,而是表示存在至少一个。
“包括”或者“包含”等类似的词语意指出现在“包括”或者“包含”前面的元件或者物件涵盖出现在“包括”或者“包含”后面列举的元件或者物件及其等同,并不排除其他元件或者物件。
“上”、“下”、“左”或者“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则所述相对位置关系也可能相应地改变。
“和/或”,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (14)
1.一种像素电路,其特征在于,所述像素电路包括:
发光控制电路,分别与栅极信号端、复位信号端、发光控制信号端、数据信号端、初始电源端、第一电源端、第一节点、第二节点、第三节点和第四节点耦接,用于响应于所述栅极信号端提供的栅极驱动信号,控制所述数据信号端与所述第二节点的通断,控制所述初始电源端与所述第四节点的通断,并控制所述第三节点与所述第一节点的通断,用于响应于所述复位信号端提供的复位信号,控制所述初始电源端与所述第一节点的通断,用于响应于所述发光控制信号端提供的发光控制信号,控制所述第一电源端与所述第二节点的通断,并控制所述第三节点与所述第四节点的通断;
驱动电路,分别与所述第一节点、所述第二节点和所述第三节点耦接,用于基于所述第一节点的电位和所述第二节点的电位,控制所述第三节点的电位;
负反馈电路,与所述第一节点耦接,且还与所述第四节点和所述第三节点中的目标节点耦接,用于基于所述目标节点的电位调节所述第一节点的电位,所述第四节点还用于与发光元件的第一极耦接,所述发光元件的第二极还与第二电源端耦接,所述发光元件用于基于第一极的电位和第二极的电位发光。
2.根据权利要求1所述的像素电路,其特征在于,所述负反馈电路包括:耦合元件,所述耦合元件用于通过具有的耦合作用,基于所述目标节点的电位调节所述第一节点的电位。
3.根据权利要求2所述的像素电路,其特征在于,所述耦合元件包:耦合电容,所述耦合电容的一端与所述目标节点耦接,所述耦合电容的另一端与所述第一节点耦接。
4.根据权利要求1至3任一所述的像素电路,其特征在于,所述目标节点为所述第四节点。
5.根据权利要求1至3任一所述的像素电路,其特征在于,所述驱动电路包括:驱动晶体管;
所述驱动晶体管的栅极与所述第一节点耦接,所述驱动晶体管的第一极与所述第二节点耦接,所述驱动晶体管的第二极与所述第三节点耦接。
6.根据权利要求5所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管。
7.根据权利要求1至3,以及6任一所述的像素电路,其特征在于,所述发光控制电路还用于基于所述第一电源端提供的第一电源信号,调节所述第一节点的电位;所述发光控制电路包括:
数据写入子电路,分别与所述栅极信号端、所述数据信号端和所述第二节点耦接,用于响应于所述栅极驱动信号,控制所述数据信号端与所述第二节点的通断;
补偿子电路,分别与所述栅极信号端、所述第三节点和所述第一节点耦接,用于响应于所述栅极驱动信号,控制所述第三节点与所述第一节点的通断;
复位子电路,分别与所述栅极信号端、所述复位信号端、所述初始电源端、所述第一节点和所述第四节点耦接,用于响应于所述栅极驱动信号,控制所述初始电源端与所述第四节点的通断,以及用于响应于所述复位信号,控制所述初始电源端与所述第一节点的通断;
发光控制子电路,分别与所述发光控制信号端、所述第一电源端、所述第二节点、所述第三节点和所述第四节点耦接,用于响应于所述发光控制信号,控制所述第一电源端与所述第二节点的通断,并控制所述第三节点与所述第四节点的通断;
调节子电路,分别与所述第一电源端和所述第一节点耦接,用于基于所述第一电源信号,调节所述第一节点的电位。
8.根据权利要求7所述的像素电路,其特征在于,所述数据写入子电路包括:数据写入晶体管;所述补偿子电路包括:补偿晶体管;所述复位子电路包括:第一复位晶体管和第二复位晶体管;所述发光控制子电路包括:第一发光控制晶体管和第二发光控制晶体管;所述调节子电路包括:存储电容;
所述数据写入晶体管的栅极与所述栅极信号端耦接,所述数据写入晶体管的第一极与所述数据信号端耦接,所述数据写入晶体管的第二极与所述第二节点耦接;
所述补偿晶体管的栅极与所述栅极信号端耦接,所述补偿晶体管的第一极与所述第三节点耦接,所述补偿晶体管的第二极与所述第一节点耦接;
所述第一复位晶体管的栅极与所述复位信号端耦接,所述第一复位晶体管的第一极与所述初始电源端耦接,所述第一复位晶体管的第二极与所述第一节点耦接;
所述第二复位晶体管的栅极与所述栅极信号端耦接,所述第二复位晶体管的第一极与所述初始电源端耦接,所述第二复位晶体管的第二极与所述第四节点耦接;
所述第一发光控制晶体管的栅极与所述发光控制信号端耦接,所述第一发光控制晶体管的第一极与所述第一电源端耦接,所述第一发光控制晶体管的第二极与所述第二节点耦接;
所述第二发光控制晶体管的栅极与所述发光控制信号端耦接,所述第二发光控制晶体管的第一极与所述第三节点耦接,所述第二发光控制晶体管的第二极与所述第四节点耦接;
所述存储电容的一端与所述第一电源端耦接,所述存储电容的另一端与所述第一节点耦接。
9.根据权利要求8所述的像素电路,其特征在于,所述数据写入晶体管、所述第一发光控制晶体管、所述第二发光控制晶体管和所述第二复位晶体管均为P型晶体管;所述第一复位晶体管和所述补偿晶体管均为N型晶体管;
其中,所述栅极信号端包括:提供的栅极驱动信号的电位不同的第一栅极信号端和第二栅极信号端;所述初始电源端包括:提供的初始电源信号的电位不同的第一初始电源端和第二初始电源端;
所述数据写入晶体管的栅极和所述第二复位晶体管的栅极均与所述第一栅极信号端耦接,所述补偿晶体管的栅极与所述第二栅极信号端耦接;
所述第一复位晶体管的第一极与所述第一初始电源端耦接,所述第二复位晶体管的第二极与所述第二初始电源端耦接。
10.根据权利要求9所述的像素电路,其特征在于,所述像素电路中,P型晶体管的有源层材料包括:低温多晶硅材料;N型晶体管的有源层材料包括:氧化物材料。
11.一种像素电路的驱动方法,其特征在于,应用于如权利要求1至10任一所述的像素电路中,所述方法包括:
第一阶段,发光控制电路响应于复位信号端提供的复位信号,控制初始电源端与第一节点导通;
第二阶段,所述发光控制电路响应于栅极信号端提供的栅极驱动信号,控制所述初始电源端与第四节点导通,控制数据信号端与第二节点导通,并控制第三节点与所述第一节点导通;
第三阶段,所述发光控制电路响应于发光控制信号端提供的发光控制信号,控制第一电源端与所述第二节点导通,且控制所述第三节点与所述第四节点导通,驱动电路基于所述第一节点的电位和所述第二节点的电位,控制所述第三节点的电位,以使发光元件基于所述发光元件的第一极和第二极的电位发光;
第四阶段,负反馈电路基于所述第三节点和所述第四节点中目标节点的电位调节所述第一节点的电位,以使所述第一节点的电位变化与所述目标节点的电位变化相同;
其中,所述第一阶段、所述第二阶段和所述第三阶段位于刷新帧,所述第四阶段位于所述刷新帧之后的保持帧。
12.根据权利要求11所述的方法,其特征在于,所述负反馈电路基于所述第三节点和所述第四节点中目标节点的电位调节所述第一节点的电位,包括:
所述负反馈电路通过具有的耦合作用,基于所述第三节点和所述第四节点中目标节点的电位调节所述第一节点的电位。
13.一种显示面板,其特征在于,所述显示面板包括:衬底,以及位于所述衬底上的多个像素;
其中,至少一个像素包括:发光元件,以及如权利要求1至10任一所述的像素电路,所述像素电路与所述发光元件耦接,并用于驱动所述发光元件发光。
14.一种显示装置,其特征在于,所述显示装置包括:信号提供电路,以及如权利要求13所述的显示面板;
其中,所述信号提供电路与所述显示面板中像素耦接的各个信号端耦接,并用于向每个信号端提供信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211641521.6A CN116129805A (zh) | 2022-12-20 | 2022-12-20 | 像素电路及其驱动方法、显示面板、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211641521.6A CN116129805A (zh) | 2022-12-20 | 2022-12-20 | 像素电路及其驱动方法、显示面板、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116129805A true CN116129805A (zh) | 2023-05-16 |
Family
ID=86300023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211641521.6A Pending CN116129805A (zh) | 2022-12-20 | 2022-12-20 | 像素电路及其驱动方法、显示面板、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116129805A (zh) |
-
2022
- 2022-12-20 CN CN202211641521.6A patent/CN116129805A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11626069B2 (en) | Display panel and display device | |
CN111009218B (zh) | 显示装置以及使用该显示装置驱动显示面板的方法 | |
KR102509795B1 (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
CN108630151B (zh) | 像素电路及其驱动方法、阵列基板及显示装置 | |
CN113906495B (zh) | 像素电路及其驱动方法、显示装置 | |
KR20200081616A (ko) | 구동 컨트롤러, 그것을 포함하는 표시 장치 및 표시 장치의 구동 방법 | |
CN112216244B (zh) | 显示面板及其驱动方法和显示模组 | |
KR102627276B1 (ko) | 구동회로, 표시장치 및 이의 구동방법 | |
CN114420032A (zh) | 显示面板、集成芯片和显示装置 | |
CN114038420B (zh) | 一种显示面板和显示装置 | |
CN112313732A (zh) | 显示设备 | |
CN111435586A (zh) | 显示设备及驱动显示面板的方法 | |
CN112365843B (zh) | 像素驱动电路及其驱动方法、显示面板及装置 | |
CN113096604A (zh) | 像素电路、显示面板及显示设备 | |
CN114495836B (zh) | 像素电路及其驱动方法、显示面板及电子设备 | |
CN113748454B (zh) | 像素电路及其驱动方法以及显示面板 | |
CN116110338A (zh) | 一种像素驱动电路及其控制方法、显示装置 | |
WO2023173518A1 (zh) | 显示面板和显示装置 | |
US20220114959A1 (en) | Driving circuit for display panel | |
CN116129805A (zh) | 像素电路及其驱动方法、显示面板、显示装置 | |
CN115035845A (zh) | 显示装置、像素驱动电路及其驱动方法 | |
WO2024156246A1 (zh) | 一种像素驱动电路及其控制方法、显示装置 | |
CN218826154U (zh) | 像素驱动电路及显示设备 | |
CN113870766B (zh) | 显示面板和显示装置 | |
WO2022241798A1 (zh) | 像素电路及其驱动方法、显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |