CN112086052A - 显示设备 - Google Patents

显示设备 Download PDF

Info

Publication number
CN112086052A
CN112086052A CN202010535194.0A CN202010535194A CN112086052A CN 112086052 A CN112086052 A CN 112086052A CN 202010535194 A CN202010535194 A CN 202010535194A CN 112086052 A CN112086052 A CN 112086052A
Authority
CN
China
Prior art keywords
scan
transistor
display device
line
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010535194.0A
Other languages
English (en)
Inventor
吴暻焕
贾智铉
严基明
印海靜
全珍
郭源奎
李絃
张桓寿
郑镇泰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN112086052A publication Critical patent/CN112086052A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Control Of El Displays (AREA)
  • Ceramic Engineering (AREA)

Abstract

本发明涉及显示设备。根据本发明的一个方面,一种显示设备,包括:耦接至第一扫描线、第二扫描线、发射控制线和数据线的像素;第一扫描驱动器,以第一频率将扫描信号供应至第一扫描线,从而以第一驱动频率驱动显示设备,并且以第二频率将扫描信号供应至第一扫描线,从而以低于第一驱动频率的第二驱动频率驱动显示设备;第二扫描驱动器,以第一频率将扫描信号供应至第二扫描线,从而以第一驱动频率驱动显示设备,并且以第二频率将扫描信号供应至第二扫描线,从而以第二驱动频率驱动显示设备;发射驱动器,以第一频率将发射控制信号供应至发射控制线;以及数据驱动器,响应于被供应至第一扫描线的扫描信号而将数据信号供应至数据线。

Description

显示设备
相关申请的交叉引用
本申请要求2019年6月12日提交的韩国专利申请第10-2019-0069637号的优先权和权益,为所有目的,其全部内容通过引用合并于此,如同本文完全阐述一样。
技术领域
本发明的示例性实施方式总地涉及一种电子装置,并且更具体地涉及一种显示设备以及一种驱动该显示设备的方法。
背景技术
显示设备使用从外部设备施加的控制信号在显示面板上显示图像。
显示设备可以包括多个像素。像素中的每一个可以包括多个晶体管、电耦接至晶体管的发光元件以及电容器。晶体管可以响应于通过线提供的各个信号而被导通,从而产生驱动电流。发光元件可以响应于驱动电流而发光。
为了增强显示设备的驱动效率,需要减小显示设备的功耗。例如,可以通过当显示静态图像时降低驱动频率而减小显示设备的功耗。
在该背景技术部分中公开的以上信息仅是为了理解本发明构思的背景技术,并且因此,它可以包含不构成现有技术的信息。
发明内容
根据本发明的示例性实施方式构造的显示设备能够通过部分地利用包括在显示设备中的各种像素结构而在低频驱动模式下减小功耗并且改善图像质量。
例如,可以减少低频驱动模式下扫描信号的切换,并且导通偏置可以被周期性地施加至第一晶体管。因此,可以减小功耗,并且可以改善图像质量。此外,包括在多条像素线中的第三晶体管(和第四晶体管)可以共享扫描信号,其中,可以减小包括在第二扫描驱动器(和第三扫描驱动器)中的级的数量。因此,可以减小功耗。此外,耦接至像素的第四晶体管和第七晶体管的初始化电源可以彼此分开,以便可以进一步改善图像质量。
本发明构思的附加特征将在以下描述中阐述,并且将部分地从描述中变得明显,或者可以通过本发明构思的实践而习得。
根据本发明的一个方面,一种显示设备,包括:耦接至第一扫描线、第二扫描线、发射控制线和数据线的像素;第一扫描驱动器,该第一扫描驱动器以第一频率将扫描信号供应至第一扫描线中的每一条第一扫描线,从而以第一驱动频率驱动显示设备,并且以第二频率将扫描信号供应至第一扫描线中的每一条第一扫描线,从而以低于第一驱动频率的第二驱动频率驱动显示设备;第二扫描驱动器,该第二扫描驱动器以第一频率将扫描信号供应至第二扫描线中的每一条第二扫描线,从而以第一驱动频率驱动显示设备,并且以第二频率将扫描信号供应至第二扫描线中的每一条第二扫描线,从而以第二驱动频率驱动显示设备;发射驱动器,该发射驱动器以第一频率将发射控制信号供应至发射控制线中的每一条发射控制线;以及数据驱动器,该数据驱动器响应于被供应至第一扫描线中的每一条第一扫描线的扫描信号而将数据信号供应至数据线中的每一条数据线。
第一频率可以基本上等于第一驱动频率。
第二频率可以基本上等于第二驱动频率。
当显示设备可以以第二驱动频率被驱动时,第一扫描驱动器和第二扫描驱动器可以被配置为在第一时段期间供应扫描信号,并且当显示设备可以以第二驱动频率被驱动时,第一扫描驱动器和第二扫描驱动器可以被配置为在第二时段期间不供应扫描信号。
第二时段可以被设置为比第一时段长的时段。
时序控制器可以将第一栅起始脉冲供应至第一扫描驱动器、可以将第二栅起始脉冲供应至第二扫描驱动器以及可以将发射起始脉冲供应至发射驱动器。
当显示设备可以以第一驱动频率被驱动时,时序控制器可以被配置为以第一频率输出第一栅起始脉冲和第二栅起始脉冲,并且当显示设备可以以第二驱动频率被驱动时,时序控制器可以被配置为以第二频率输出第一栅起始脉冲和第二栅起始脉冲。
时序控制器可以被配置为以第一频率输出发射起始脉冲而不论驱动频率如何。
像素之中被布置在第i水平线上的像素可以包括:发光元件,该发光元件包括第一电极和耦接至第二电源的第二电极;第一晶体管,该第一晶体管包括耦接至第一节点的第一电极,以基于第二节点的电压而控制驱动电流,第一节点电连接至第一电源;第二晶体管,该第二晶体管耦接在对应的数据线与第一节点之间,并且被配置为由被供应至第i条第一扫描线的扫描信号激活;第三晶体管,该第三晶体管耦接在第二节点与耦接至第一晶体管的第二电极的第三节点之间,并且被配置为由被供应至第i条第二扫描线的扫描信号激活;第四晶体管,该第四晶体管耦接在第二节点与第一初始化电源之间,并且被配置为由被供应至第i-1条第二扫描线的扫描信号激活;第五晶体管,该第五晶体管耦接在第一电源与第一节点之间,并且被配置为由被供应至第i发射控制线的发射控制信号解激活;第六晶体管,该第六晶体管耦接在第三节点与发光元件的第一电极之间,并且被配置为由发射控制信号解激活;以及存储电容器,该存储电容器耦接在第一电源与第二节点之间,并且其中,i是自然数。
被布置在第i水平线上的像素可以进一步包括:耦接在第二初始化电源与发光元件的第一电极之间的第七晶体管,该第七晶体管被配置为由发射控制信号激活。
第一初始化电源的电压可以不同于第二初始化电源的电压。
第一初始化电源的电压可以大于第二初始化电源的电压。
第一晶体管、第二晶体管、第五晶体管和第六晶体管中的每一个晶体管可以包括P型晶体管,并且第三晶体管、第四晶体管和第七晶体管中的每一个晶体管可以包括N型晶体管。
被布置在发光元件之下的电源线可以将第二电源的电压传输至发光元件。
被布置在第i水平线上的像素可以进一步包括:耦接在电源线与发光元件的第一电极之间的第七晶体管,该第七晶体管被配置为由发射控制信号激活。
像素之中被布置在第i水平线上的像素可以具有:发光元件,该发光元件包括第一电极和耦接至第二电源的第二电极;第一晶体管,该第一晶体管包括耦接至第一节点的第一电极,以基于第二节点的电压而控制驱动电流,第一节点电连接至第一电源;第二晶体管,该第二晶体管耦接在对应的数据线与第一节点之间,并且被配置为由被供应至第i条第一扫描线的扫描信号激活;第三晶体管,该第三晶体管耦接在第二节点与耦接至第一晶体管的第二电极的第三节点之间,并且被配置为由被供应至第i条第二扫描线的扫描信号激活;第四晶体管,该第四晶体管耦接在第二节点与第一初始化电源之间,并且被配置为由被供应至第i-q条第二扫描线的扫描信号激活,q是自然数;以及第五晶体管,该第五晶体管耦接在第一电源与第一节点之间,并且被配置为由被供应至第i发射控制线的发射控制信号解激活,并且其中,i是自然数。
第一扫描驱动器可以包括彼此从属地耦接的n个级,n是大于1的自然数,并且第二扫描驱动器可以包括彼此从属地耦接的k个级,k是小于n的自然数。
要被供应至第二扫描线的扫描信号的脉冲宽度可以大于要被供应至第一扫描线的扫描信号的脉冲宽度。
包括在第二扫描驱动器中的级中的每一个级可以被配置为将扫描信号同时供应至第二扫描线中的至少两条第二扫描线。
要被供应至第i条第二扫描线的扫描信号的一部分可以与要被供应至第i条第一扫描线的扫描信号和要被供应至第i+1条第一扫描线的扫描信号重叠。
与要被供应至被布置在第i水平线上的像素的第四晶体管的扫描信号相比,要被供应至被布置在第i水平线上的像素的第三晶体管的扫描信号可以被延迟四个或更多个水平时段。
像素之中被布置在第i水平线上的像素可以包括:发光元件,该发光元件包括第一电极和耦接至第二电源的第二电极;第一晶体管,该第一晶体管包括耦接至第一节点的第一电极,以基于第二节点的电压而控制驱动电流,第一节点电连接至第一电源;第二晶体管,该第二晶体管耦接在对应的数据线与第一节点之间,并且被配置为由被供应至第i条第一扫描线的第一扫描信号激活;第三晶体管,该第三晶体管耦接在第二节点与耦接至第一晶体管的第二电极的第三节点之间,并且被配置为由被供应至第i条第二扫描线的第二扫描信号激活;第四晶体管,该第四晶体管耦接在第二节点与第一初始化电源之间,并且被配置为由被供应至第i条第三扫描线的第三扫描信号激活;以及第五晶体管,该第五晶体管耦接在第一电源与第一节点之间,并且被配置为由被供应至第i发射控制线的发射控制信号解激活,其中,第一扫描驱动器可以被配置为将第一扫描信号供应至第一扫描线,并且第二扫描驱动器可以被配置为将第二扫描信号供应至第二扫描线,并且其中,i是自然数。
第三扫描驱动器当显示设备可以以第一驱动频率被驱动时以第一频率将第三扫描信号供应至连接至像素的第三扫描线,并且当显示设备可以以第二驱动频率被驱动时以第二频率将第三扫描信号供应至第三扫描线。
第一扫描驱动器可以包括彼此从属地耦接的n个级,n是大于1的自然数,并且第二扫描驱动器和第三扫描驱动器中的每一个扫描驱动器可以包括彼此从属地耦接的k个级,k是小于n的自然数。
第三扫描驱动器可以被配置为将第三扫描信号供应至第i条第三扫描线,并且在延迟q个水平时段之后,第二扫描驱动器可以被配置为将第二扫描信号供应至第i条第二扫描线,并且第二扫描信号的脉冲宽度可以基本上等于第三扫描信号的脉冲宽度,并且其中,q是4或更大的自然数。
要理解,前述一般性描述和以下详细描述两者都是示例性的和解释性的,并且意在提供对如所请求保护的本发明的进一步解释。
附图说明
被包括以提供对本发明的进一步理解并且被包含在该说明书中且构成该说明书的一部分的附图图示本发明的示例性实施例,并且与描述一起用于解释本发明构思。
图1是图示根据本发明的原理构造的显示设备的示例性实施例的框图。
图2是图示包括在图1的显示设备中的代表性像素的示例性实施例的电路图。
图3A是图示图2的像素的操作的示例的示例性时序图。
图3B是图示图2的像素的操作的示例的示例性时序图。
图4是图示当显示设备以第一驱动频率被驱动时驱动图1的显示设备的方法的示例的示例性时序图。
图5是图示当显示设备以第二驱动频率被驱动时驱动图1的显示设备的方法的示例的示例性时序图。
图6是图示要被供应至包括在图1的显示设备中的扫描驱动器的栅起始脉冲的示例的示例性时序图。
图7是图示包括在图1的显示设备中的代表性像素的示例性实施例的电路图。
图8A是图示图7的像素的操作的示例的示例性时序图。
图8B是图示图7的像素的操作的示例的示例性时序图。
图9是图示根据本发明的原理构造的另一显示设备的示例性实施例的框图。
图10A是图示包括在图9的显示设备中的代表性像素的示例性实施例的电路图。
图10B是图示包括在图9的显示设备中的代表性像素的示例性实施例的电路图。
图11是图示包括在图1的显示设备中的扫描驱动器的示例性实施例的框图。
图12是图示耦接至图11的扫描驱动器的像素的示例性实施例的电路图。
图13A是图示图12的像素的操作的示例的示例性时序图。
图13B是图示图12的像素的操作的示例的示例性时序图。
图14A是图示当显示设备以第一驱动频率被驱动时驱动包括图12的像素的显示设备的方法的示例的示例性时序图。
图14B是图示当显示设备以第二驱动频率被驱动时驱动包括图12的像素的显示设备的方法的示例的示例性时序图。
图15是图示耦接至图11的扫描驱动器的像素的示例性实施例的电路图。
图16是图示图15的像素的操作的示例的示例性时序图。
图17是图示根据本发明的原理构造的另一显示设备的示例性实施例的框图。
图18是图示包括在图17的显示设备中的第二扫描驱动器和第三扫描驱动器的示例性实施例的框图。
图19是图示要被供应至包括在图17的显示设备中的扫描驱动器的栅起始脉冲的示例的示例性时序图。
图20是图示包括在根据本发明的原理构造的显示设备中的代表性像素的示例性实施例的电路图。
具体实施方式
在以下描述中,为了解释的目的,阐述了许多特定细节以便提供对本发明的各个示例性实施例或实施方式的全面理解。如本文所使用的“实施例”和“实施方式”是作为利用本文所公开的本发明构思的一个或多个的设备或方法的非限定性示例的可互换词语。然而,明显的是,可以没有这些特定细节或者具有一个或多个等价设置的情况下实践各个示例性实施例。在其他情况下,以框图形式示出了众所周知的结构和设备,以便避免不必要地模糊各个示例性实施例。进一步,各个示例性实施例可以是不同的,但是不必是排他性的。例如,示例性实施例的特定形状、配置和特性可以在另一示例性实施例中使用或实施而不脱离本发明构思。
除非另外规定,否则图示的示例性实施例要理解为提供了其中可以实际实施本发明构思的一些方式的变化细节的示例性特征。因此,除非另外规定,否则各个实施例的特征、部件、模块、层、膜、面板、区域和/或方面等(在下文中,单独地或统称为“元件”)可以另外组合、分离、互换和/或重新排列而不脱离本发明构思。
通常提供附图中交叉影线和/或阴影的使用,以澄清邻近元件之间的边界。因而,除非规定,否则交叉影线或阴影的存在或缺失不传达或指示对于特定材料、材料属性、尺寸、比例、所图示元件之间的共性和/或元件的任何其他特性、性质、属性等的任何偏好或要求。进一步,在附图中,为了清楚和/或描述性的目的,可以夸大元件的尺寸和相对尺寸。当可以不同地实施示例性实施例时,可以不同于所描述的顺序而执行特定工艺顺序。例如,两个连续描述的工艺可以基本上同时执行,或者以与所描述的顺序相反的顺序执行。此外,相同的附图标记表示相同的元件。
当诸如层的元件被称为在另一元件或层“上”、“连接至”或“耦接至”另一元件或层时,它可以直接在该另一元件或层上、直接连接至或直接耦接至该另一元件或层,或者可以存在中间的元件或层。然而,当元件或层被称为“直接”在另一元件或层“上”、“直接连接至”或“直接耦接至”另一元件或层时,不存在中间的元件或层。为此,术语“连接”可以指具有或不具有中间的元件的物理连接、电气连接和/或流体连接。进一步,D1轴、D2轴和D3轴不限于直角坐标系的三个轴,诸如x轴、y轴和z轴,并且可以以更广泛的意义解释。例如,D1轴、D2轴和D3轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。为了本公开的目的,“X、Y和Z中的至少一个”和“选自由X、Y和Z构成的群组中的至少一个”可以被解释为仅X、仅Y、仅Z,或者X、Y和Z中的两个或更多个的任意组合,诸如例如XYZ、XYY、YZ和ZZ。如本文所使用的,术语“和/或”包括关联的所列项的一个或多个的任意和全部组合。
尽管术语“第一”、“第二”等可以在本文中用于描述各种类型的元件,但是这些元件不应受限于这些术语。这些术语用于区分一个元件与另一元件。因此,下面讨论的第一元件可以被称作第二元件而不脱离本公开的教导。
诸如“下方”、“下面”、“下”、“下部”、“上面”、“上部”、“之上”、“更高”、“侧面”(例如,如在“侧壁”中)等的空间相对术语可以在本文中用于描述性的目的,并且由此,描述如附图中所图示的一个元件与另一元件的关系。除了附图中所描绘的定向之外,空间相对术语意在包括装置在使用、操作和/或制造中的不同定向。例如,如果附图中的装置翻转,则描述为在其他元件或特征“下面”或“下方”的元件将随后定向在其他元件或特征“上面”。因此,示例性术语“下面”可以包括上面和下面的定向两者。此外,装置可以另外定向(例如,旋转90度或按照其他定向),并且因而,相应地解释本文所使用的空间相对描述符。
本文所使用的术语是为了描述具体实施例的目的,并且不意在限制。如本文所使用的,单数形式“一”和“该”意在也包括复数形式,除非上下文明确另外指示。此外,当在本说明书中使用时,术语“包括”和/或“包含”规定了所述特征、整数、步骤、操作、元件、部件和/或其群组的存在,但是不排除一个或多个其他特征、整数、步骤、操作、元件、部件和/或其群组的存在或添加。还要注意,如本文所使用的,术语“基本上”、“大约”和其他类似术语用作近似的术语而不用作程度的术语,并且因而,被利用以考虑将由本领域普通技术人员认识到的在测量、计算和/或提供的值中的固有偏差。
除非另外限定,否则本文所使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常所理解的含义相同的含义。诸如在常用词典中所定义的那些术语应该解释为具有与相关领域上下文中它们的含义一致的含义,并且不应以理想化或过度正式的意义解释,除非本文明确地如此限定。
图1是图示根据本发明的原理构造的显示设备1000的示例性实施例的框图。
参照图1,显示设备1000可以包括像素单元100、第一扫描驱动器200、第二扫描驱动器300、发射驱动器400、数据驱动器500以及时序控制器600。
显示设备1000可以取决于驱动条件而使用各种驱动频率显示图像。在实施例中,取决于驱动条件,显示设备1000可以调节第一扫描驱动器200和第二扫描驱动器300的输出频率以及数据驱动器500的与第一扫描驱动器200和第二扫描驱动器300的输出频率相对应的输出频率。例如,显示设备1000可以响应于范围从大约1Hz至大约120Hz的各种驱动频率而显示图像。
时序控制器600可以通过预定接口从诸如应用处理器(AP)的主机***被供应有输入图像数据IRGB以及时序信号Vsync、Hsync、DE和CLK。
时序控制器600可以基于输入图像数据IRGB以及诸如垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE和时钟信号CLK的时序信号而产生数据驱动控制信号DCS。数据驱动控制信号DCS可以被供应至数据驱动器500。时序控制器600可以重新排列输入图像数据IRGB并且将重新排列后的输入图像数据IRGB(即,图像数据RGB)供应至数据驱动器500。
时序控制器600可以基于时序信号而将第一栅起始脉冲GSP1和第二栅起始脉冲GSP2以及时钟信号CLK供应至第一扫描驱动器200和第二扫描驱动器300。
时序控制器600可以基于时序信号而将发射起始脉冲ESP和时钟信号CLK供应至发射驱动器400。发射起始脉冲ESP可以控制发射控制信号的第一时序。时钟信号CLK可以用于移位发射起始脉冲。
第一栅起始脉冲GSP1可以控制要从第一扫描驱动器200供应的扫描信号的第一时序。时钟信号CLK可以用于移位第一栅起始脉冲GSP1。
第二栅起始脉冲GSP2可以控制要从第二扫描驱动器300供应的扫描信号的第一时序。时钟信号CLK可以用于移位第二栅起始脉冲GSP2。
数据驱动器500可以响应于数据驱动控制信号DCS而将数据信号供应至数据线D。被供应至数据线D的数据信号可以被供应至由扫描信号选择的像素PXL。
数据驱动器500可以响应于驱动频率而在帧时段期间将数据信号供应至数据线D。例如,数据驱动器500可以当显示设备1000以第一驱动频率被驱动时在帧时段期间将数据信号供应至数据线D。在此,要被供应至数据线D的数据信号可以与要被供应至第一扫描线S1和第二扫描线S2的扫描信号同步。
在实施例中,当显示设备1000以低于第一驱动频率的第二驱动频率被驱动时,数据驱动器500可以在每个帧时段的第一时段期间将数据信号供应至数据线D,并且在除了第一时段之外的第二时段期间将任意参考电压供应至数据线D。在第一时段期间,扫描信号可以被供应至第二扫描线S2。
在一些实施例中,参考电压可以被设置为数据信号的电压范围内的特定电压。例如,参考电压可以被设置为具有黑色灰度级的数据电压。此外,当水平时段过去或帧过去时,参考电压可以在数据信号的电压范围内改变。
可替代地,在一些实施例中,数据驱动器500可以在第二时段期间不将数据信号或电压供应至数据线D。
此外,第一时段可以指其中扫描信号被供应至第一扫描线S1和第二扫描线S2中的所有扫描线并且发射控制信号被供应至发射控制线E的时段。第二时段可以指其中发射控制信号被供应至发射控制线E的时段。
第一扫描驱动器200可以响应于第一栅起始脉冲GSP1而将扫描信号供应至第一扫描线S1。在一个示例性实施例中,第一扫描驱动器200可以以第一频率供应扫描信号,第一频率可以基本上等于第一驱动频率。例如,第一扫描驱动器200可以将扫描信号连续地供应至第一扫描线S1。在此,要从第一扫描驱动器200供应的扫描信号可以被设置为栅导通电压,以使包括在像素PXL中的晶体管可以被导通。
第二扫描驱动器300可以响应于第二栅起始脉冲GSP2而将扫描信号供应至第二扫描线S2。在一个示例性实施例中,第二扫描驱动器300可以以第二频率供应扫描信号,第二频率可以基本上等于第二驱动频率。例如,第二扫描驱动器300可以将扫描信号连续地供应至第二扫描线S2。在此,要从第二扫描驱动器300供应的扫描信号可以被设置为栅导通电压,以使包括在像素PXL中的晶体管可以被导通。
第一扫描驱动器200和第二扫描驱动器300可以响应于驱动频率而控制要被供应至第一扫描线S1和第二扫描线S2的扫描信号。例如,当显示设备1000以第一驱动频率被驱动时,第一扫描驱动器200可以在每个帧时段期间将一个或多个扫描信号顺序地供应至第一扫描线S1中的每一条。同样,当显示设备1000以第一驱动频率被驱动时,第二扫描驱动器300可以在每个帧时段期间将一个或多个扫描信号顺序地供应至第二扫描线S2中的每一条。在此,要被供应至第i(i是自然数)条第一扫描线S1i的扫描信号可以与要被供应至第i条第二扫描线S2i的扫描信号重叠。换言之,要被供应至第i条第一扫描线S1i的扫描信号可以与要被供应至第i条第二扫描线S2i的扫描信号被同步地供应。
在实施例中,当显示设备1000以第二驱动频率被驱动时,第一扫描驱动器200在第一时段期间将扫描信号供应至第一扫描线S1。例如,第一扫描驱动器200可以在第一时段期间将至少一个扫描信号供应至第一扫描线S1中的每一条。
当显示设备1000以第二驱动频率被驱动时,第二扫描驱动器300在第一时段期间将扫描信号供应至第二扫描线S2。例如,第二扫描驱动器300可以在第一时段期间将至少一个扫描信号供应至第二扫描线S2中的每一条。在此,在第一时段期间要被供应至第i条第一扫描线S1i的扫描信号可以与要被供应至第i条第二扫描线S2i的扫描信号重叠。
在实施例中,当显示设备1000以第二驱动频率被驱动时,第一扫描驱动器200和第二扫描驱动器300可以不将扫描信号供应至第一扫描线S1和第二扫描线S2。在此,在使用低于大约60Hz的低频的驱动模式下,可以显著减小功耗。
发射驱动器400可以响应于发射起始脉冲ESP而将发射控制信号供应至发射控制线E。例如,发射驱动器400可以将发射控制信号顺序地供应至发射控制线E。如果发射控制信号被顺序地供应至发射控制线E,则像素PXL可以不基于水平线而发射。为了该操作,发射控制信号可以被设置为栅截止电压,以使包括在像素PXL中的晶体管可以被截止。在实施例中,发射驱动器400可以将发射控制信号供应至第i发射控制线Ei,使得发射控制信号与要被供应至第i-1条第一扫描线S1i-1(和/或第i-1条第二扫描线S2i-1)以及第i条第一扫描线S1i(和/或第i条第二扫描线S2i)的扫描信号重叠。
在实施例中,发射驱动器400可以响应于显示设备1000的最大驱动频率而将发射控制信号供应至发射控制线E。例如,发射驱动器400以其输出发射控制信号的输出频率可以是恒定的,而不论驱动频率的变化如何。
当驱动频率降低时,在每个帧时段期间发射驱动器400重复执行将发射控制信号供应至各条发射控制线E的操作的次数可以增大。
像素单元100可以包括与数据线D、第一扫描线S1和第二扫描线S2以及发射控制线E耦接的像素PXL。像素PXL可以被供应有来自外部设备的第一电源VDD、第二电源VSS和初始化电源Vint的电压。
当扫描信号被供应至与像素PXL耦接的、对应的第一扫描线S1和第二扫描线S2时,每个像素PXL可以被选择,并且随后被供应有来自对应的数据线D的数据信号。被供应有数据信号的像素PXL可以响应于数据信号而控制经由发光元件从第一电源VDD流至第二电源VSS的电流(驱动电流)量。发光元件可以响应于电流量而产生具有预定亮度的光。每个像素PXL发光的时间可以由从与像素PXL耦接的、对应的发射控制线E供应的发射控制信号控制。
此外,取决于像素电路的结构,像素PXL可以耦接至一条或多条第一扫描线S1、一条或多条第二扫描线S2以及一条或多条发射控制线E。换言之,在实施例中,要耦接至像素PXL的信号线S1、S2、E和D可以取决于像素PXL的电路结构而被设置为各种形式。
图2是图示包括在图1的显示设备中的代表性像素PXL的示例性实施例的电路图。
参照图2,像素PXL可以包括发光元件LD、第一晶体管M1至第七晶体管M7以及存储电容器Cst。
发光元件LD可以包括耦接至第四节点N4的第一电极(阳极电极和阴极电极中的一个)以及耦接至第二电源VSS的第二电极(阴极电极和阳极电极中的另一个)。发光元件LD可以发射具有与从第一晶体管M1供应的电流相对应的预定亮度的光。
在实施例中,发光元件LD可以是包括有机发光层的有机发光二极管。在实施例中,发光元件LD可以是由无机材料形成的无机发光元件。发光元件LD可以具有其中多个无机发光元件并联和/或串联耦接在第二电源VSS和第四节点N4之间的形状。
第一晶体管(或驱动晶体管)M1可以包括耦接至第一节点N1的第一电极以及耦接至第三节点N3的第二电极。第一晶体管M1的栅电极耦接至第二节点N2。第一晶体管M1可以响应于第二节点N2的电压而控制经由发光元件LD从第一电源VDD流至第二电源VSS的电流量。为此,第一电源VDD可以被设置为高于第二电源VSS的电压。
第二晶体管M2可以耦接在数据线Dm与第一节点N1之间。第二晶体管M2的栅电极可以耦接至第i条第一扫描线S1i。当扫描信号被供应至第i条第一扫描线S1i时,第二晶体管M2可以被导通以将数据线Dm与第一节点N1电耦接。
第三晶体管M3可以耦接在第一晶体管M1的第二电极(即,第三节点N3)与第二节点N2之间。第三晶体管M3的栅电极可以耦接至第i条第二扫描线S2i。当扫描信号被供应至第i条第二扫描线S2i时,第三晶体管M3可以被导通以将第一晶体管M1的第二电极电连接至第二节点N2。因此,如果第三晶体管M3被导通,则第一晶体管M1可以以二极管的形式连接。
第四晶体管M4耦接在第二节点N2与第一初始化电源Vint1之间。第四晶体管M4的栅电极耦接至第i-1条第二扫描线S2i-1。当扫描信号被供应至第i-1条第二扫描线S2i-1时,第四晶体管M4被导通,以使第一初始化电源Vint1的电压可以被供应至第二节点N2。
在实施例中,第一初始化电源Vint1的电压被设置为低于要被供应至数据线Dm的数据信号的电压。因此,当第四晶体管M4被导通时,第一晶体管M1的栅电压可以被初始化为第一初始化电源Vint1的电压,并且第一晶体管M1可以具有导通偏置状态(即,第一晶体管M1可以被初始化为导通偏置状态)。
第五晶体管M5耦接在第一电源VDD与第一节点N1之间。第五晶体管M5的栅电极可以耦接至发射控制线Ei。第五晶体管M5可以当发射控制信号被供应至发射控制线Ei时被截止,并且可以在其他情况下被导通。
第六晶体管M6耦接在第一晶体管M1的第二电极(即,第三节点N3)与发光元件LD的第一电极(即,第四节点N4)之间。第六晶体管M6的栅电极可以耦接至发射控制线Ei。第六晶体管M6可以当发射控制信号被供应至发射控制线Ei时被截止,并且可以在其他情况下被导通。
第七晶体管M7耦接在第二初始化电源Vint2与第四节点N4之间。在实施例中,第七晶体管M7的栅电极可以耦接至第i发射控制线Ei。
第七晶体管M7可以当发射控制信号被供应至发射控制线Ei时被导通,并且可以在其他情况下被截止。换言之,作为N型晶体管的第七晶体管M7可以与第五晶体管M5和第六晶体管M6的导通或截止相反地被导通或被截止。
当发射控制信号被供应时(即,在非发射时段期间),第七晶体管M7被导通,以使第二初始化电源Vint2的电压可以被供应至发光元件LD的第一电极。
如果第二初始化电源Vint2的电压被供应至发光元件LD的第一电极,则发光元件LD的寄生电容器可以被放电。因为充入寄生电容器中的残余电压被放电(被移除),所以可以防止不期望的细微发射。因此,可以增强像素PXL的黑色表现性能。
第一初始化电源Vint1和第二初始化电源Vint2可以产生不同的电压。换言之,对第二节点N2进行初始化的电压和对第四节点N4进行初始化的电压可以被设置为不同的值。
在具有相对长的帧时段的低频操作期间,如果要被供应至第二节点N2的第一初始化电源Vint1的电压过低,则第一晶体管M1的滞后可以在对应的帧时段期间过度变化。这种滞后可能在低频驱动模式下导致闪烁现象。因此,在显示设备的低频驱动模式下,可以要求第一初始化电源Vint1的电压高于第二电源VSS的电压。
然而,如果要被供应至第四节点N4的第二初始化电源Vint2的电压高于预定参考电压,则发光元件LD的寄生电容器的电压被充电而不是被放电。因此,要求第二初始化电源Vint2的电压低于预定参考电压。例如,第二初始化电源Vint2的电压可以类似于第二电源VSS的电压。然而,这仅是为了说明性的目的。例如,取决于显示设备的驱动条件,第二初始化电源Vint2的电压可以高于或低于第二电源VSS的电压。
换言之,为了改善像素PXL的驱动性能,要求要通过第四晶体管M4被供应至第二节点N2的电压不同于要通过第七晶体管M7被供应至第四节点N4的电压。
在各个实施例中,包括在显示设备1000中的像素PXL可以与提供不同电压的第一初始化电源Vint1和第二初始化电源Vint2耦接。因此,因为对第一晶体管M1进行初始化的电压和对发光元件LD进行初始化的电压被独立地确定,所以可以防止或减轻闪烁现象或发射错误。
然而,这仅是为了说明性的目的,并且第四晶体管M4的一个电极和第七晶体管M7的一个电极可以耦接至共同的初始化电源。
存储电容器Cst可以耦接在第一电源VDD与第二节点N2之间。存储电容器Cst可以存储被施加至第二节点N2的电压。
第一晶体管M1、第二晶体管M2、第五晶体管M5和第六晶体管M6每个可以由多晶硅半导体晶体管形成。例如,第一晶体管M1、第二晶体管M2、第五晶体管M5和第六晶体管M6每个可以包括多晶硅半导体层作为有源层(沟道)。多晶硅半导体层可以通过低温多晶硅(LTPS)工艺形成。此外,第一晶体管M1、第二晶体管M2、第五晶体管M5和第六晶体管M6每个可以是P型晶体管。因此,用于导通第一晶体管M1、第二晶体管M2、第五晶体管M5或第六晶体管M6的栅导通电压可以具有逻辑低电平。
因为多晶硅半导体晶体管具有高响应速度的优点,所以多晶硅半导体晶体管可以应用在其中要求高速开关操作的开关元件中。
第三晶体管M3、第四晶体管M4和第七晶体管M7每个可以由氧化物半导体晶体管形成。例如,第三晶体管M3、第四晶体管M4和第七晶体管M7每个可以由N型氧化物半导体晶体管形成,并且包括氧化物半导体层作为有源层。因此,用于导通第三晶体管M3、第四晶体管M4或第七晶体管M7的栅导通电压可以具有逻辑高电平。
氧化物半导体晶体管可以通过低温工艺生产,并且与多晶硅半导体晶体管的电荷迁移率相比具有低电荷迁移率。换言之,氧化物半导体晶体管可以具有优良的截止电流特性。因此,如果第三晶体管M3和第四晶体管M4中的每一个由氧化物半导体晶体管形成,则可以最小化来自第二节点N2的泄漏电流。由此,可以增强显示设备的显示质量。因为第七晶体管M7由氧化物半导体晶体管形成,所以可以最小化来自第四节点N4的泄漏电流,由此可以增强显示设备的显示质量。
在其中第七晶体管M7是P型晶体管的情况下,要求用于导通第七晶体管M7的电压的逻辑低电平低于第二初始化电源Vint2的电压。然而,如图2中所图示,如果第七晶体管M7由N型晶体管形成,则可以相对增大用于控制第七晶体管M7的信号的逻辑低电平。因此,第七晶体管M7的栅电极可以耦接至发射控制线Ei,并且第七晶体管M7可以由发射控制信号控制。
因此,当第七晶体管M7由发射控制信号控制时,功耗被减小。此外,因为具有相对低电势的第二初始化电源Vint2被施加至第四节点N4,所以可以进一步增强黑色表现性能。
图3A是图示图2的像素PXL的操作的示例的示例性时序图。
参照图2和图3A,在其中显示设备1000以第一驱动频率被驱动的情况下,像素PXL可以被供应有用于以第一驱动频率显示图像的信号。
在其中显示设备1000以低于第一驱动频率的第二驱动频率被驱动的情况下,像素PXL可以被供应有用于以第二驱动频率显示图像的信号。
要被供应至耦接至第三晶体管M3、第四晶体管M4和第七晶体管M7的第二扫描线S2i和S2i-1中的每一条的扫描信号的栅导通电压可以具有逻辑高电平,第三晶体管M3、第四晶体管M4和第七晶体管M7中的每一个是N型晶体管。要被供应至耦接至第一晶体管M1、第二晶体管M2、第五晶体管M5和第六晶体管M6的第一扫描线S1i和S1i+1中的每一条的扫描信号的栅导通电压可以具有逻辑低电平,第一晶体管M1、第二晶体管M2、第五晶体管M5和第六晶体管M6中的每一个是P型晶体管。
首先,发射控制信号被供应至发射控制线Ei。如果发射控制信号被供应至发射控制线Ei,则第五晶体管M5和第六晶体管M6被截止。如果第五晶体管M5和第六晶体管M6被截止,则像素PXL被设置为非发射状态。
此外,如果发射控制信号被供应至发射控制线Ei,则第七晶体管M7被导通。如果第七晶体管M7被导通,则第二初始化电源Vint2的电压可以被供应至发光元件LD的第一电极(即,第四节点N4)。由此,保留在发光元件LD的寄生电容器中的残余电压可以被放电。
虽然第二晶体管M2至第四晶体管M4中的全部晶体管被截止,但是如果要被供应至发射控制线Ei的发射控制信号从逻辑低电平转变为逻辑高电平,则第五晶体管M5的栅电压被增大。因此,当发射控制信号被供应至发射控制线Ei时,第一晶体管M1的第一电极(即,第一节点N1)的电压可以通过电压耦合被增大,并且导通偏置可以被施加至第一晶体管M1。
此后,扫描信号被供应至第i-1条第二扫描线S2i-1。如果扫描信号被供应至第i-1条第二扫描线S2i-1,则第四晶体管M4可以被导通。如果第四晶体管M4被导通,则第一初始化电源Vint1的电压被供应至第二节点N2。
此后,扫描信号被供应至第i条第一扫描线S1i和第i条第二扫描线S2i。如果扫描信号被供应至第i条第二扫描线S2i,则第三晶体管M3可以被导通。如果第三晶体管M3被导通,则第一晶体管M1可以以二极管形式连接,并且第一晶体管M1的阈值电压可以被补偿。
如果扫描信号被供应至第i条第一扫描线S1i,则第二晶体管M2可以被导通。如果第二晶体管M2被导通,则数据信号DS可以被从数据线Dm供应至第一节点N1。在此,因为第二节点N2已经被初始化为低于数据信号DS的第一初始化电源Vint1的电压(例如,第二节点N2已经被初始化为导通偏置状态),所以第一晶体管M1可以被导通。
当第一晶体管M1被导通时,被供应至第一节点N1的数据信号DS可以经由以二极管形式连接的第一晶体管M1被供应至第二节点N2。在此,与数据信号DS和第一晶体管M1的阈值电压相对应的电压可以被施加至第二节点N2。在此,存储电容器Cst可以存储对应于第二节点N2的电压。
此后,发射控制信号至发射控制线Ei的供应可以被中止。如果发射控制信号至发射控制线Ei的供应被中止,则第五晶体管M5和第六晶体管M6被导通。此外,第七晶体管M7被截止。在此,第一晶体管M1可以响应于第二节点N2的电压而控制流至发光元件LD的驱动电流。发光元件LD可以产生具有与电流量相对应的亮度的光。
为了描述的目的,尽管图3A图示扫描信号被供应至第一扫描线S1和第二扫描线S2中的每一条,但是示例性实施例不限于此。例如,多个扫描信号可以被供应至第一扫描线S1和第二扫描线S2中的每一条。在此情况下,操作工艺基本上与图3A的操作工艺相同;因此,将省略其详细描述以避免冗余。在以下描述中,假设扫描信号被供应至第一扫描线S1和第二扫描线S2中的每一条。
图3B是图示图2的像素PXL的操作的示例的示例性时序图。
参照图2和图3B,当显示设备1000以第二驱动频率被驱动时,像素PXL可以在第二时段期间周期性地增大第一晶体管M1的第一电极(例如,源电极)的电压,以便维持在第一时段期间输出的图像的亮度。
在实施例中,在第二时段期间,扫描信号既不被供应至第三晶体管M3,也不被供应至第四晶体管M4。例如,在第二时段期间,要被供应至第i-1条第二扫描线S2i-1和第i条第二扫描线S2i的扫描信号可以具有逻辑低电平L。
因为第三晶体管M3和第四晶体管M4保持截止,所以第一晶体管M1的栅电压(即,第二节点N2的电压)可以不受第二时段期间所执行的操作的影响。
此外,在实施例中,扫描信号在第二时段期间可以不被供应至第二晶体管M2。例如,在第二时段期间,要被供应至第一扫描线S1的扫描信号可以具有逻辑高电平H。
换言之,在第二时段期间,仅发射控制信号可以通过发射控制线Ei被供应至像素PXL。在第二时段期间(例如,在图5中由T2所指示),扫描信号既不被供应至第一扫描线S1,也不被供应至第二扫描线S2。
在第二晶体管M2至第四晶体管M4中的全部晶体管被截止时,要被供应至第i发射控制线Ei的发射控制信号从逻辑低电平转变为逻辑高电平。由此,第五晶体管M5和第六晶体管M6被截止。在此,当第五晶体管M5的栅电压例如通过第五晶体管M5的栅电极和第一节点N1之间的寄生电容器增大时,第一节点N1的电压与第五晶体管M5的增大后的栅电压耦合,由此可以增大第一节点N1的电压。因此,每次发射控制信号在第二时段期间被供应至发射控制线Ei时,导通偏置就可以被施加至第一晶体管M1。
因此,在低频驱动模式下,无需导通第二晶体管M2以用于在第二时段期间施加导通偏置,并且第一扫描驱动器200可以在第二时段期间不输出扫描信号。因此,可以减小功耗。
图4是图示当显示设备1000以第一驱动频率被驱动时驱动图1的显示设备1000的方法的示例的示例性时序图。
例如,第一驱动频率可以被设置为范围从大约60Hz至大约120Hz的值。第一驱动频率是当显示设备1000显示正常图像时使用的驱动频率。
参照图4,当显示设备1000以第一驱动频率被驱动时,扫描信号在每个帧时段1F期间被顺序地供应至第一扫描线S11至S1n和第二扫描线S21至S2n。在此,要被供应至第i条第一扫描线S1i的代表性扫描信号可以与要被供应至第i条第二扫描线S2i的代表性扫描信号重叠。
当显示设备1000以第一驱动频率被驱动时,发射控制信号在每个帧时段1F期间可以被顺序地供应至发射控制线E1至En。在此,要被供应至第i发射控制线Ei的代表性发射控制信号可以与要被供应至第i-1条第一扫描线S1i-1和第i条第一扫描线S1i的扫描信号重叠。数据信号DS与扫描信号被同步地供应至数据线D。
像素PXL可以响应于数据信号DS而发光,并且图像可以被显示在像素单元100上。
图5是图示当显示设备1000以第二驱动频率被驱动时驱动图1的显示设备1000的方法的示例的示例性时序图。
例如,第二驱动频率可以被设置为小于大约60Hz的频率。第二驱动频率是当显示设备1000处于待机模式等时用于显示图像的驱动频率。
参照图5,当显示设备1000以第二驱动频率被驱动时,每个帧时段1F被划分为第一时段T1和第二时段T2。在此,第二时段T2可以被设置为比第一时段T1长的时段。
要被供应至第i条扫描线S1i和S2i的扫描信号以及与扫描信号相对应的数据信号DS可以以与第二驱动频率基本上相同的周期被供应。
在第一时段T1期间,扫描信号被顺序地供应至第一扫描线S11至S1n和第二扫描线S21至S2n。在此,要被供应至第i条第一扫描线S1i的扫描信号可以与要被供应至第i条第二扫描线S2i的扫描信号重叠。
此外,在第一时段T1期间,发射控制信号被顺序地供应至发射控制线E1至En。在此,要被供应至第i发射控制线Ei的发射控制信号可以与要被供应至第i-1条第一扫描线S1i-1和第i条第一扫描线S1i的扫描信号重叠。
数据信号DS与扫描信号被同步地供应至数据线D。要被供应至第i水平线的数据信号DS可以以与第二驱动频率基本上相同的周期被供应。
在第二时段T2期间,扫描信号不被供应至第一扫描线S11至S1n和第二扫描线S21至S2n。
此外,在第二时段T2期间,多个发射控制信号被供应至发射控制线E1至En中的每一条。例如,在其中第二驱动频率是大约1Hz的情况下,发射控制信号在第一时段T1期间被供应至第i发射控制线Ei一次,并且发射控制信号在第二时段T2期间被供应至第i发射控制线Ei五十九次。
在第二时段T2期间,参考电源Vref的电压可以被供应至数据线D中的每一条。然而,这仅是为了说明性的目的,并且在第二时段T2期间可以没有电压被施加至数据线D。
在使用第二驱动频率(例如,大约1Hz)的低频驱动模式下,在数据信号DS被施加至每条数据线D一次之后,对应于数据信号DS的图像可以被长时间显示。因此,闪烁现象可能由于第一晶体管M1的滞后而发生。
然而,如参照图3B所述,在使用根据本发明的示例性实施例的像素PXL的显示设备1000中,每次发射控制信号在第二时段T2期间被供应时,第一晶体管M1的第一电极的电压就增大。由此,可以改善第一晶体管M1的滞后特性。
此外,因为在第二时段T2期间扫描信号既不被供应至第一扫描线S11至S1n,也不被供应至第二扫描线S21至S2n(即,以第二驱动频率切换扫描信号的次数减少),所以可以减小低频驱动模式下的功耗。在此,切换可以意味着扫描信号的电压电平从栅导通电平改变为栅截止电平,和/或从栅截止电平改变为栅导通电平。
图6是图示要被供应至包括在图1的显示设备1000中的扫描驱动器的栅起始脉冲的示例的示例性时序图。
参照图1、图4、图5和图6,第一栅起始脉冲GSP1和第二栅起始脉冲GSP2的输出频率可以取决于驱动频率而变化。
在实施例中,第一栅起始脉冲GSP1和第二栅起始脉冲GSP2的脉冲宽度可以基本上彼此相同。发射起始脉冲ESP的脉冲宽度可以大于第一栅起始脉冲GSP1和第二栅起始脉冲GSP2的脉冲宽度。
在实施例中,时序控制器600可以以恒定频率输出发射起始脉冲ESP而不论驱动频率如何。例如,发射起始脉冲ESP的输出频率可以被设置为与显示设备1000的最大驱动频率基本上相同。
在其中显示设备1000以第一驱动频率被驱动的情况下,相同数量的扫描信号被供应至第一扫描线S11至S1n和第二扫描线S21至S2n。例如,当显示设备1000以第一驱动频率被驱动时,时序控制器600以第一驱动频率将第一栅起始脉冲GSP1供应至第一扫描驱动器200。此外,当显示设备1000以第一驱动频率被驱动时,时序控制器600以第一驱动频率将第二栅起始脉冲GSP2供应至第二扫描驱动器300。此外,当显示设备1000以第一驱动频率被驱动时,时序控制器600以第一驱动频率将发射起始脉冲ESP供应至发射驱动器400。
在其中显示设备1000以第二驱动频率(例如,在低频驱动模式下)被驱动的情况下,时序控制器600以第二驱动频率将第一栅起始脉冲GSP1供应至第一扫描驱动器200。此外,当显示设备1000以第二驱动频率被驱动时,时序控制器600以第二驱动频率将第二栅起始脉冲GSP2供应至第二扫描驱动器300。因此,当显示设备1000以第二驱动频率被驱动时,第一扫描驱动器200和第二扫描驱动器300可以仅在第一时段(在图5中由T1所指示)期间输出扫描信号。
尽管显示设备1000以第二驱动频率被驱动,但是时序控制器600以第一驱动频率将发射起始脉冲ESP供应至发射驱动器400。
图7是图示包括在图1的显示设备1000中的代表性像素PXL的示例性实施例的电路图,图8A是图示图7的像素PXL的操作的示例的示例性时序图,并且图8B是图示图7的像素PXL的操作的示例的示例性时序图。
在图7至图8B的以下描述中,相同的附图标记用于表示与图2至图3B的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图7至图8B,像素PXL可以包括发光元件LD、第一晶体管M1至第七晶体管M7以及存储电容器Cst。
第三晶体管M3、第四晶体管M4和第七晶体管M7中的每一个由N型晶体管形成。例如,第三晶体管M3、第四晶体管M4和第七晶体管M7中的每一个可以由N型氧化物半导体晶体管形成。
在实施例中,第七晶体管M7的栅电极可以耦接至第i+1条第二扫描线S2i+1。第七晶体管M7在已经针对第一晶体管M1执行数据写入操作和阈值电压补偿操作之后被导通。
然而,这仅是为了说明性的目的,并且第七晶体管M7的栅电极可以耦接至第i-1条第二扫描线S2i-1或第i条第二扫描线S2i。因此,对发光元件LD进行初始化的时序可以被调节。
图8A图示当显示设备1000以第一驱动频率被驱动时驱动像素PXL的方法。此外,在第一时段T1期间,在其中显示设备1000以第二驱动频率被驱动的情况下,像素PXL根据图8A的驱动方法操作。
第七晶体管M7由被供应至第i+1条第二扫描线S2i+1的控制信号控制。因此,将第二初始化电源Vint2的电压供应至发光元件LD的时序可以与第一晶体管M1的数据写入时序和栅初始化时序分开。
除了第七晶体管M7的驱动时序之外,驱动像素PXL的方法与参照图3A所述的驱动方法基本上相同;因此,将省略其重复描述以避免冗余。
图8B图示在第二时段T2期间驱动像素PXL的方法。在实施例中,在第二时段T2的非发射时段(即,其中发射控制信号被供应的时段)期间,扫描信号被供应至第一扫描线S1i,并且第二晶体管M2被导通。在此,参考电压Vref从数据线Dm被供应至第一晶体管M1的第一电极。因此,在第二时段T2期间,如果扫描信号被供应至第一扫描线S1i,则导通偏置可以被施加至第一晶体管M1。
图9是图示根据本发明的原理构造的另一显示设备1001的示例性实施例的框图,图10A是图示包括在图9的显示设备1001中的代表性像素PXL的示例性实施例的电路图,并且图10B是图示包括在图9的显示设备1001中的代表性像素PXL的示例性实施例的电路图。
在图9的以下描述中,相同的附图标记用于表示与图1的部件相同或相似的部件,并且将省略其重复描述以避免冗余。在图10A和图10B的以下描述中,相同的附图标记用于表示与图2和图7的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图9至图10B,显示设备1001可以包括像素单元100、第一扫描驱动器200、第二扫描驱动器300、发射驱动器400、数据驱动器500以及时序控制器600。
通常,发光元件LD的第二电极(例如,阴极电极)耦接至被布置在第二电极上的公共电极。公共电极可以是整体形成在像素单元100的发光元件LD上的导电层。第二电源VSS的电压可以被供应至导电层。
在实施例中,用于传输第二电源VSS的电源线L_VSS可以进一步被布置在其上像素PXL被布置的像素单元100中。电源线L_VSS被布置在发光元件LD之下并且位于发光元件LD与预定基板之间。例如,电源线L_VSS可以与第一扫描线S1、第二扫描线S2、数据线D或发射控制线E被布置在同一层上。电源线L_VSS可以包括在像素单元100中的一个方向上延伸的多条线,或者可以以网格图案被布置。
电源线L_VSS电耦接至公共电极。此外,第二电源VSS的电压可以被供应至电源线L_VSS。
由于线电阻导致的电压降可以在电源线L_VSS中发生。因此,电源线L_VSS的电压可以不同于直接耦接至发光元件LD的第二电极的公共电极的电压。
在实施例中,第七晶体管M7可以耦接在第四节点N4与用于传输第二电源VSS的电压的电源线L_VSS之间。例如,如图10A和图10B中所图示,耦接至第七晶体管M7的第二初始化电源可以被替换为电源线L_VSS。如果第七晶体管M7被导通,则电源线L_VSS的电压被供应至第四节点N4,并且被充入寄生电容器中的残余电压可以被放电(被移除)。
因而,可以省略用于形成单独的第二初始化电源与用于传输第二初始化电源的电压的线的结构,以便可以减小生产成本。
图11是图示包括在图1的显示设备1000中的扫描驱动器的示例性实施例的框图。
参照图1、图2和图11,第一扫描驱动器200耦接至第一扫描线S1,并且第二扫描驱动器300耦接至第二扫描线S2。
像素单元100包括多条像素线PL。例如,像素单元100可以包括n条像素线PL(n是大于1的自然数)。像素线PL中的每一条包括耦接至相同扫描线的像素PXL。此外,像素线PL中的每一条耦接至第一扫描线S1中的至少一条和第二扫描线S2中的至少一条。
第一扫描驱动器200可以将第一扫描信号输出至第一扫描线S1。每个第一扫描信号可以具有栅导通电压,栅导通电压具有逻辑低电平。第一扫描驱动器200包括被配置为移位并且输出第一扫描信号的n个第一级P_ST。第i个第一级P_STi耦接至第i条第一扫描线S1i。第i条第一扫描线S1i耦接至第i像素线PLi。
同样,第i+1个第一级P_STi+1耦接至第i+1条第一扫描线S1i+1。要被供应至第一扫描线S1的第一扫描信号中的每一个具有对应于水平时段(1H)的脉冲宽度。因此,包括在第一扫描驱动器200中的第一级P_ST的数量可以与像素线PL的数量相对应。例如,第一扫描驱动器200可以包括彼此从属地耦接的n个第一级P_ST。
然而,这仅是为了说明性的目的。例如,在其中第一扫描驱动器200输出用于控制N型晶体管的扫描信号的情况下,第一扫描驱动器200可以包括第二级。
第二扫描驱动器300可以将第二扫描信号输出至第二扫描线S2。每个第二扫描信号可以具有栅导通电压,栅导通电压具有逻辑高电平。第二扫描驱动器300包括被配置为移位并且输出第二扫描信号的j个第二级N_ST(在此,j是小于n的自然数)。
在实施例中,第二级N_ST中的每一个可以耦接至多条第二扫描线S2。例如,如图11中所图示,第二级N_ST中的每一个可以耦接至两条连续的第二扫描线S2。第k个第二级N_STk可以耦接至第i条第二扫描线S2i和第i+1条第二扫描线S2i+1。
在此情况下,第二级N_ST的数量可以是第一级P_ST的数量的一半,即,n/2。例如,n/2个第二级N_ST可以彼此从属地耦接。
要被供应至第二扫描线S2的第二扫描信号中的每一个具有对应于三个或更多个水平时段(3H)的脉冲宽度。
在图2的像素PXL的情况下,需要其中第二晶体管M2和第三晶体管M3被同时导通的时段。因此,如果要被供应至四条第一扫描线S1的第一扫描信号与第二扫描信号重叠,则四条第二扫描线S2可以耦接至第k个第二级N_STk。因此,四条像素线可以共同使用第k个第二级N_STk的输出。
在实施例中,第二扫描信号被供应至第三晶体管M3和第四晶体管M4。为了正常地驱动像素PXL,第二扫描信号首先被供应至第三晶体管M3,并且随后第二扫描信号被供应至第四晶体管M4。要被供应至第三晶体管M3的第二扫描信号不与要被供应至第四晶体管M4的第二扫描信号重叠。
在实施例中,第i-p条(p是自然数)第二扫描线S2i-p(例如,第i-4条第二扫描线S2i-4)可以耦接至第i像素线PLi。因此,第i-p条第二扫描线S2i-p可以共同耦接至第i-p像素线PLi-p和第i像素线PLi。
因而,输出具有对应于三个或更多个水平时段(3H)的脉冲宽度的第二扫描信号的第二扫描驱动器300可以将第二扫描信号共同输出至分别包括在多条像素线的像素中的第三晶体管M3。因此,可以减少包括在第二扫描驱动器300中的第二级N_ST的数量,并且可以减小第二扫描驱动器300和包括第二扫描驱动器300的显示设备1000的功耗。
图12是图示耦接至图11的扫描驱动器的像素PXL的示例性实施例的电路图。
在图12的以下描述中,相同的附图标记用于表示与图2的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图2、图11和图12,第k个第二级N_STk可以由第i条第二扫描线S2i和第i+1条第二扫描线S2i+1共享。
尽管图12图示一个第二级共同耦接至两条连续的第二扫描线,但是示例性实施例不限于此。例如,一个第二级可以共同耦接至三条或更多条第二扫描线。
第i像素PXLi被布置在第i像素线PLi上,并且第i+1像素PXLi+1被布置在第i+1像素线PLi+1上。第i像素PXLi和第i+1像素PXLi+1具有基本上相同的配置。
第k个第二级N_STk可以将第k个第二扫描信号SC(k)同时供应至第i条第二扫描线S2i和第i+1条第二扫描线S2i+1。因此,第k个第二扫描信号SC(k)被供应至第i像素PXLi的第三晶体管M3和第i+1像素PXLi+1的第三晶体管M3两者。
在下文中,第k个第二扫描信号SC(k)可以被解释为是从第k个第二级N_STk输出的扫描信号。
同样,第k-p个第二级N_STk-p可以将第k-p个第二扫描信号SC(k-p)同时供应至第i-4条第二扫描线S2i-4和第i-3条第二扫描线S2i-3。第i像素PXLi的第四晶体管M4的栅电极耦接至第i-4条第二扫描线S2i-4。第i+1像素PXLi+1的第四晶体管M4的栅电极耦接至第i-3条第二扫描线S2i-3。因此,第k-p个第二扫描信号SC(k-p)被供应至第i像素PXLi的第四晶体管M4和第i+1像素PXLi+1的第四晶体管M4两者。
图13A是图示图12的像素PXL的操作的示例的示例性时序图。
参照图12和图13A,在其中显示设备1000以第一驱动频率被驱动的情况下,第k个第二扫描信号SC(k)被共同供应至第i像素PXLi和第i+1像素PXLi+1。
在实施例中,第二扫描信号可以具有对应于四个水平时段(4H)的脉冲宽度。在此情况下,第二扫描信号与两个连续的第一扫描信号重叠。因此,两条连续的第二扫描线共同耦接至一个第二级。
第i像素PXLi的第三晶体管M3和第i+1像素PXLi+1的第三晶体管M3由第k个第二扫描信号SC(k)同时控制。此外,第i像素PXLi的第四晶体管M4和第i+1像素PXLi+1的第四晶体管M4由第k-p个第二扫描信号SC(k-p)同时控制。
首先,发射控制信号被顺序地供应至第i发射控制线Ei和第i+1发射控制线Ei+1。发射控制信号以一个水平时段(1H)的间隔被供应至第i发射控制线Ei和第i+1发射控制线Ei+1。
此后,第二扫描信号(例如,第k-p个第二扫描信号SC(k-p))被同时供应至第i-4条第二扫描线S2i-4和第i-3条第二扫描线S2i-3。因此,第i像素PXLi的第四晶体管M4和第i+1像素PXLi+1的第四晶体管M4被同时导通,并且第一初始化电源Vint1的电压被同时供应至第二节点N2。
随后,第二扫描信号(例如,第k个第二扫描信号SC(k))被同时供应至第i条第二扫描线S2i和第i+1条第二扫描线S2i+1。由此,第i像素PXLi的第三晶体管M3和第i+1像素PXLi+1的第三晶体管M3被同时导通。
在第i像素PXLi的第三晶体管M3和第i+1像素PXLi+1的第三晶体管M3被导通时,第一扫描信号被顺序地供应至第i像素PXLi和第i+1像素PXLi+1。因此,数据信号DS被顺序地写入第i像素PXLi和第i+1像素PXLi+1。
因为第三晶体管M3即使在第一扫描信号的供应已经完成之后也保持导通,所以可以可靠地确保阈值电压补偿所要求的时间。
此后,发射控制信号至第i发射控制线Ei和第i+1发射控制线Ei+1的供应被顺序地中止,并且第i像素PXLi和第i+1像素PXLi+1顺序地发光。
因而,因为包括在多条像素线中的第三晶体管M3共享第二扫描信号,所以可以减小第二扫描驱动器300和包括第二扫描驱动器300的显示设备1000的功耗。
图13B是图示图12的像素PXL的操作的示例的示例性时序图。
在图13B的以下描述中,相同的附图标记用于表示与图13A的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图13B,与第k-p个第二扫描信号SC(k-p)相比,第k个第二扫描信号SC(k)的输出可以被延迟q个水平时段(qH,q是大于1的自然数)。
在此,第k个第二扫描信号SC(k)不与第k-p个第二扫描信号SC(k-p)重叠。此外,在其中第k个第二扫描信号SC(k)与第k-p个第二扫描信号SC(k-p)之间的供应间隔对应于q个水平时段(qH)的情况下,第i像素PXLi的第四晶体管M4耦接至第i-q条第二扫描线S2i-q并且第i+1像素PXLi+1的第四晶体管M4耦接至第i-q+1条第二扫描线S2i-q+1。
然而,在其中i小于q的情况下,从单独的级输出的第二扫描信号或者栅起始脉冲可以被供应至第i像素PXLi的第四晶体管M4。例如,在其中q是6的情况下,比被供应至第一像素PXL1至第六像素PXL6的第三晶体管M3的第二扫描信号超前六个水平时段的第二扫描信号可以从单独的级等产生,并且可以被供应至第一像素PXL1至第六像素PXL6。
图14A是图示当显示设备1000以第一驱动频率被驱动时驱动包括图12的像素PXL的显示设备1000的方法的示例的示例性时序图。
在图14A的以下描述中,相同的附图标记用于表示与图4的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图14A,在其中显示设备1000以第一驱动频率被驱动的情况下,像素PXL可以被供应有用于以第一驱动频率显示图像的信号。
在实施例中,第二扫描信号被共同供应至两条连续的第二扫描线S2。因此,在每个帧时段1F期间从第二扫描驱动器300顺序地输出的第二扫描信号的数量可以是被供应至第一扫描线S1的第一扫描信号的数量的一半。因此,可以减小包括在第二扫描驱动器300中的第二级的数量,并且可以减小第二扫描驱动器300和显示设备1000的功耗。
此外,至少两个第一扫描信号与每个第二扫描信号重叠。
具有三个或更多个水平时段(3H)的脉冲宽度的第二扫描信号在每个帧时段1F期间被供应至每个像素两次。发射控制信号的脉冲宽度可以覆盖第二扫描信号被供应两次的时间。例如,在其中第二扫描信号具有对应于四个水平时段(4H)的脉冲宽度的情况下,发射控制信号可以具有对应于九个或更多个水平时段(9H)的脉冲宽度。
已经参照图3A、图13A和图13B描述了使用第一驱动频率驱动像素的操作;因此,将省略其重复描述以避免冗余。
图14B是图示当显示设备1000以第二驱动频率被驱动时驱动包括图12的像素PXL的显示设备1000的方法的示例的示例性时序图。
在图14B的以下描述中,相同的附图标记用于表示与图3B的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图14B,当显示设备1000以第二驱动频率被驱动时,每个帧时段1F被划分为第一时段T1和第二时段T2。在此,第二时段T2可以被设置为比第一时段T1长的时段。
第一时段T1中的显示设备1000的驱动操作与图14A的驱动操作基本上相同。
在实施例中,第二扫描信号被共同供应至两条连续的第二扫描线S2。因此,在每个帧时段1F期间从第二扫描驱动器300顺序地输出的第二扫描信号的数量可以是被供应至第一扫描线S1的第一扫描信号的数量的一半。
在第二时段T2期间,第一扫描信号和第二扫描信号的供应可以被中止,并且仅发射控制信号可以被周期性地供应。由于通过发射控制信号的转换而导致寄生电容器在第一节点N1与第五晶体管M5的栅电极之间耦接,导通偏置可以被周期性地施加至第一晶体管M1。因此,可以减小第二时段T2中的功耗,以便可以改善在低频驱动模式下的图像质量。
图15是图示耦接至图11的扫描驱动器的像素PXL的示例性实施例的电路图。图16是图示图15的像素PXL的操作的示例的示例性时序图。
除了第三晶体管M3、第四晶体管M4和第七晶体管M7以及用于控制晶体管的扫描信号之外,根据该实施例的像素和驱动像素的方法与图7和图12的像素和驱动像素的方法基本上相同;因此,相同的附图标记用于表示与图7和图12的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图15和图16,像素PXLi和PLXi+1中的每一个包括发光元件LD、存储电容器Cst以及第一晶体管M1至第七晶体管M7。
在实施例中,第一晶体管M1至第七晶体管M7中的每一个由多晶硅半导体晶体管形成。例如,第一晶体管M1至第七晶体管M7中的每一个可以由P型LTPS晶体管形成。因此,要被供应至第一晶体管M1至第七晶体管M7的扫描信号中的每一个具有栅导通电压,栅导通电压具有逻辑低电平。
第i像素PXLi的第七晶体管M7的栅电极耦接至第i条第一扫描线S1i。因此,第二晶体管M2和第七晶体管M7可以被同时控制。然而,这仅是为了说明性的目的,并且第i像素PXLi的第七晶体管M7的栅电极可以耦接至第i-1条第一扫描线S1i-1或第i+1条第一扫描线S1i+1。
在实施例中,如图16中所图示,与第k-p个第二扫描信号SC(k-p)相比,第k个第二扫描信号SC(k)的输出可以被延迟六个水平时段(6H)。因此,第i像素PXLi的第四晶体管M4的栅电极耦接至第i-6条第二扫描线S2i-6。同样,第i+1像素PXLi+1的第四晶体管M4的栅电极耦接至第i-5条第二扫描线S2i-5。
除了所有扫描信号的栅导通电压每个具有逻辑低电平的事实之外,图15的驱动像素PXL的方法与图13A或图13B的驱动方法基本上相同。因此,将省略其重复描述以避免冗余。
图17是图示根据本发明的原理构造的另一显示设备的示例性实施例的框图。
在图17的以下描述中,相同的附图标记用于表示与图1的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图17,显示设备1002可以包括像素单元100、第一扫描驱动器200、第二扫描驱动器300、第三扫描驱动器350、发射驱动器400、数据驱动器500和时序控制器600A。
像素单元100包括多个像素PXL。每个像素PXL可以具有与上述像素中的任意一个的配置相同的配置。
时序控制器600A可以基于时序信号Vsync、Hsync、DE和CLK而将第一栅起始脉冲GSP1、第二栅起始脉冲GSP2和第三栅起始脉冲GSP3以及时钟信号CLK供应至第一扫描驱动器200、第二扫描驱动器300和第三扫描驱动器350。
第一栅起始脉冲GSP1可以控制要从第一扫描驱动器200供应的扫描信号的第一时序。第二栅起始脉冲GSP2可以控制要从第二扫描驱动器300供应的扫描信号的第一时序。
第三栅起始脉冲GSP3可以控制要从第三扫描驱动器350供应的扫描信号的第一时序。
数据驱动器500可以响应于数据驱动控制信号DCS而将数据信号供应至数据线D。被供应至数据线D的数据信号可以被供应至由扫描信号选择的像素PXL。
第一扫描驱动器200可以响应于第一栅起始脉冲GSP1而将扫描信号供应至第一扫描线S1。第一扫描线S1耦接至像素PXL的第二晶体管M2的栅电极。例如,数据信号可以由被供应至第一扫描线S1的扫描信号写入。在实施例中,第一扫描线S1也可以耦接至像素PXL的第七晶体管M7的栅电极。
第三扫描驱动器350可以响应于第三栅起始脉冲GSP3而将扫描信号供应至第三扫描线S3。第三扫描线S3耦接至像素PXL的第四晶体管M4的栅电极。例如,初始化电源Vint的电压可以由被供应至第三扫描线S3的扫描信号而被供应至第一晶体管M1的栅电极。
第二扫描驱动器300可以响应于第二栅起始脉冲GSP2而将扫描信号供应至第二扫描线S2。第二扫描线S2耦接至像素PXL的第三晶体管M3的栅电极。例如,每个像素PXL的第一晶体管M1的阈值电压可以由被供应至对应的第二扫描线S2的扫描信号补偿。
因此,要被供应至第三晶体管M3和第四晶体管M4的扫描信号可以被分开控制。因此,可以减轻由于扫描线的连接关系导致的图11的扫描线中的RC延迟,并且可以改善图像质量。
图18是图示包括在图17的显示设备中的第二扫描驱动器和第三扫描驱动器的示例性实施例的框图。图19是图示要被供应至包括在图17的显示设备中的扫描驱动器的栅起始脉冲的示例的示例性时序图。
参照图17、图18和图19,第二扫描驱动器300可以通过第二扫描线S2输出第二扫描信号LSC1至LSC(n/4)。第三扫描驱动器350可以通过第三扫描线S3输出第三扫描信号RSC1至RSC(n/4)。
像素单元100包括n条像素线PL1至PLn。
第二扫描驱动器300包括彼此从属地耦接的k个第一级301至30k(k是小于n的自然数)。第二扫描驱动器300可以移位第二栅起始脉冲GSP2并且将第二栅起始脉冲GSP2供应至第二扫描线S2。第一级301至30k中的每一个耦接至多条第二扫描线S2。例如,如图18中所图示,第一级301至30k中的每一个可以耦接至四条第二扫描线S2。从第一个第一级301输出的第二扫描信号LSC1可以被同时供应至第一像素线PL1至第四像素线PL4。因此,包括在第二扫描驱动器300中的第一级301至30k的数量可以被减小至1/4。
第三扫描驱动器350包括彼此从属地耦接的k个第二级351至35k。第三扫描驱动器350可以移位第三栅起始脉冲GSP3并且将第三栅起始脉冲GSP3供应至第三扫描线S3。第二级351至35k中的每一个耦接至多条第三扫描线S3。例如,从第一个第二级351输出的第三扫描信号RSC1可以被同时供应至第一像素线PL1至第四像素线PL4。因此,包括在第三扫描驱动器350中的第二级351至35k的数量可以被减小至1/4。
如上所述,要被供应至像素PXL的第四晶体管M4的第三扫描信号RSC1至RSC(n/4)必须比要被供应至像素PXL的第三晶体管M3的第二扫描信号LSC1至LSC(n/4)被更早地供应。因此,第二栅起始脉冲GSP2和第三栅起始脉冲GSP3的供应时序可以彼此不同。例如,与第一个第三扫描信号RSC1的供应相比,第一个第二扫描信号LSC1的供应可以被延迟大约q个水平时段(qH)。
因此,与第三栅起始脉冲GSP3相比,第二栅起始脉冲GSP2从时序控制器600A的输出可以被延迟q个水平时段(qH)。在此,第一栅起始脉冲GSP1可以与第二栅起始脉冲GSP2的一部分重叠。
因而,因为要被供应至第三晶体管M3和第四晶体管M4的扫描信号被分开控制,所以可以减轻扫描线S1、S2和S3中的RC延迟,并且可以改善图像质量。
图20是图示包括在根据本发明的原理构造的显示设备中的代表性像素PXL的示例性实施例的电路图。
除了第七晶体管M7和用于控制第七晶体管M7的扫描信号之外,根据该实施例的像素和驱动像素的方法与图7的像素和驱动像素的方法基本上相同;因此,相同的附图标记用于表示与图7的部件相同或相似的部件,并且将省略其重复描述以避免冗余。
参照图20,像素PXL可以包括发光元件LD、第一晶体管M1至第七晶体管M7以及存储电容器Cst。
第三晶体管M3和第四晶体管M4中的每一个由N型晶体管形成。例如,第三晶体管M3和第四晶体管M4中的每一个可以由N型氧化物半导体晶体管形成。
第七晶体管M7由P型晶体管形成。例如,第七晶体管M7由P型多晶硅半导体晶体管形成。
在实施例中,第七晶体管M7的栅电极可以耦接至第i条第一扫描线S1i。第七晶体管M7可以与第二晶体管M2被同时导通。
然而,这仅是为了说明性的目的,并且第七晶体管M7的栅电极可以耦接至第i-1条第一扫描线S1i-1或第i+1条第一扫描线S1i+1。因此,对发光元件LD进行初始化的时序可以被调节。
尽管本文已经描述了某些示例性实施例和实施方式,但是从该描述中,其他实施例和修改将是明显的。因此,本发明构思不限于这些实施例,而是相反地限于所附权利要求的更宽范围以及如对本领域普通技术人员将会是明显的各种显而易见的修改和等价设置。

Claims (25)

1.一种显示设备,包括:
耦接至第一扫描线、第二扫描线、发射控制线和数据线的像素;
第一扫描驱动器,所述第一扫描驱动器以第一频率将扫描信号供应至所述第一扫描线中的每一条第一扫描线,从而以第一驱动频率驱动所述显示设备,并且以第二频率将所述扫描信号供应至所述第一扫描线中的每一条第一扫描线,从而以低于所述第一驱动频率的第二驱动频率驱动所述显示设备;
第二扫描驱动器,所述第二扫描驱动器以所述第一频率将扫描信号供应至所述第二扫描线中的每一条第二扫描线,从而以所述第一驱动频率驱动所述显示设备,并且以所述第二频率将所述扫描信号供应至所述第二扫描线中的每一条第二扫描线,从而以所述第二驱动频率驱动所述显示设备;
发射驱动器,所述发射驱动器以所述第一频率将发射控制信号供应至所述发射控制线中的每一条发射控制线;以及
数据驱动器,所述数据驱动器响应于被供应至所述第一扫描线中的每一条第一扫描线的所述扫描信号而将数据信号供应至所述数据线中的每一条数据线。
2.根据权利要求1所述的显示设备,其中,所述第一频率等于所述第一驱动频率。
3.根据权利要求1所述的显示设备,其中,所述第二频率等于所述第二驱动频率。
4.根据权利要求1所述的显示设备,
其中,当所述显示设备以所述第二驱动频率被驱动时,所述第一扫描驱动器和所述第二扫描驱动器被配置为在第一时段期间供应所述扫描信号,并且
其中,当所述显示设备以所述第二驱动频率被驱动时,所述第一扫描驱动器和所述第二扫描驱动器被配置为在第二时段期间不供应所述扫描信号。
5.根据权利要求4所述的显示设备,其中,所述第二时段被设置为比所述第一时段长的时段。
6.根据权利要求1所述的显示设备,进一步包括:
时序控制器,所述时序控制器将第一栅起始脉冲供应至所述第一扫描驱动器、将第二栅起始脉冲供应至所述第二扫描驱动器以及将发射起始脉冲供应至所述发射驱动器。
7.根据权利要求6所述的显示设备,
其中,当所述显示设备以所述第一驱动频率被驱动时,所述时序控制器被配置为以所述第一频率输出所述第一栅起始脉冲和所述第二栅起始脉冲,并且
其中,当所述显示设备以所述第二驱动频率被驱动时,所述时序控制器被配置为以所述第二频率输出所述第一栅起始脉冲和所述第二栅起始脉冲。
8.根据权利要求7所述的显示设备,其中,所述时序控制器被配置为以所述第一频率输出所述发射起始脉冲而不论驱动频率如何。
9.根据权利要求1所述的显示设备,其中,所述像素之中被布置在第i水平线上的像素包括:
发光元件,所述发光元件包括第一电极和耦接至第二电源的第二电极;
第一晶体管,所述第一晶体管包括耦接至第一节点的第一电极,以基于第二节点的电压而控制驱动电流,所述第一节点电连接至第一电源;
第二晶体管,所述第二晶体管耦接在对应的数据线与所述第一节点之间,并且被配置为由被供应至第i条第一扫描线的所述扫描信号激活;
第三晶体管,所述第三晶体管耦接在所述第二节点与耦接至所述第一晶体管的第二电极的第三节点之间,并且被配置为由被供应至第i条第二扫描线的所述扫描信号激活;
第四晶体管,所述第四晶体管耦接在所述第二节点与第一初始化电源之间,并且被配置为由被供应至第i-1条第二扫描线的所述扫描信号激活;
第五晶体管,所述第五晶体管耦接在所述第一电源与所述第一节点之间,并且被配置为由被供应至第i发射控制线的所述发射控制信号解激活;
第六晶体管,所述第六晶体管耦接在所述第三节点与所述发光元件的所述第一电极之间,并且被配置为由所述发射控制信号解激活;以及
存储电容器,所述存储电容器耦接在所述第一电源与所述第二节点之间,并且
其中,i是自然数。
10.根据权利要求9所述的显示设备,其中,被布置在所述第i水平线上的所述像素进一步包括:耦接在第二初始化电源与所述发光元件的所述第一电极之间的第七晶体管,所述第七晶体管被配置为由所述发射控制信号激活。
11.根据权利要求10所述的显示设备,其中,所述第一初始化电源的电压不同于所述第二初始化电源的电压。
12.根据权利要求11所述的显示设备,其中,所述第一初始化电源的所述电压大于所述第二初始化电源的所述电压。
13.根据权利要求11所述的显示设备,其中:
所述第一晶体管、所述第二晶体管、所述第五晶体管和所述第六晶体管中的每一个晶体管包括P型晶体管,并且
所述第三晶体管、所述第四晶体管和所述第七晶体管中的每一个晶体管包括N型晶体管。
14.根据权利要求9所述的显示设备,进一步包括电源线,所述电源线被布置在所述发光元件之下以将所述第二电源的电压传输至所述发光元件。
15.根据权利要求14所述的显示设备,其中,被布置在所述第i水平线上的所述像素进一步包括:耦接在所述电源线与所述发光元件的所述第一电极之间的第七晶体管,所述第七晶体管被配置为由所述发射控制信号激活。
16.根据权利要求1所述的显示设备,其中,所述像素之中被布置在第i水平线上的像素包括:
发光元件,所述发光元件包括第一电极和耦接至第二电源的第二电极;
第一晶体管,所述第一晶体管包括耦接至第一节点的第一电极,以基于第二节点的电压而控制驱动电流,所述第一节点电连接至第一电源;
第二晶体管,所述第二晶体管耦接在对应的数据线与所述第一节点之间,并且被配置为由被供应至第i条第一扫描线的所述扫描信号激活;
第三晶体管,所述第三晶体管耦接在所述第二节点与耦接至所述第一晶体管的第二电极的第三节点之间,并且被配置为由被供应至第i条第二扫描线的所述扫描信号激活;
第四晶体管,所述第四晶体管耦接在所述第二节点与第一初始化电源之间,并且被配置为由被供应至第i-q条第二扫描线的所述扫描信号激活,q是自然数;以及
第五晶体管,所述第五晶体管耦接在所述第一电源与所述第一节点之间,并且被配置为由被供应至第i发射控制线的所述发射控制信号解激活,并且
其中,i是自然数。
17.根据权利要求16所述的显示设备,其中:
所述第一扫描驱动器包括彼此从属地耦接的n个级,n是大于1的自然数,并且
所述第二扫描驱动器包括彼此从属地耦接的k个级,k是小于n的自然数。
18.根据权利要求17所述的显示设备,其中,要被供应至所述第二扫描线的所述扫描信号的脉冲宽度大于要被供应至所述第一扫描线的所述扫描信号的脉冲宽度。
19.根据权利要求18所述的显示设备,其中,包括在所述第二扫描驱动器中的所述级中的每一个级被配置为将所述扫描信号同时供应至所述第二扫描线中的至少两条第二扫描线。
20.根据权利要求18所述的显示设备,其中,要被供应至所述第i条第二扫描线的所述扫描信号的一部分与要被供应至所述第i条第一扫描线的所述扫描信号和要被供应至第i+1条第一扫描线的所述扫描信号重叠。
21.根据权利要求17所述的显示设备,其中,与要被供应至被布置在所述第i水平线上的所述像素的所述第四晶体管的所述扫描信号相比,要被供应至被布置在所述第i水平线上的所述像素的所述第三晶体管的所述扫描信号被延迟四个或更多个水平时段。
22.根据权利要求1所述的显示设备,其中,所述像素之中被布置在第i水平线上的像素包括:
发光元件,所述发光元件包括第一电极和耦接至第二电源的第二电极;
第一晶体管,所述第一晶体管包括耦接至第一节点的第一电极,以基于第二节点的电压而控制驱动电流,所述第一节点电连接至第一电源;
第二晶体管,所述第二晶体管耦接在对应的数据线与所述第一节点之间,并且被配置为由被供应至第i条第一扫描线的第一扫描信号激活;
第三晶体管,所述第三晶体管耦接在所述第二节点与耦接至所述第一晶体管的第二电极的第三节点之间,并且被配置为由被供应至第i条第二扫描线的第二扫描信号激活;
第四晶体管,所述第四晶体管耦接在所述第二节点与第一初始化电源之间,并且被配置为由被供应至第i条第三扫描线的第三扫描信号激活;以及
第五晶体管,所述第五晶体管耦接在所述第一电源与所述第一节点之间,并且被配置为由被供应至第i发射控制线的所述发射控制信号解激活,
其中,所述第一扫描驱动器被配置为将所述第一扫描信号供应至所述第一扫描线,并且所述第二扫描驱动器被配置为将所述第二扫描信号供应至所述第二扫描线,并且
其中,i是自然数。
23.根据权利要求22所述的显示设备,进一步包括:
第三扫描驱动器,所述第三扫描驱动器当所述显示设备以所述第一驱动频率被驱动时以所述第一频率将所述第三扫描信号供应至连接至所述像素的第三扫描线,并且当所述显示设备以所述第二驱动频率被驱动时以所述第二频率将所述第三扫描信号供应至所述第三扫描线。
24.根据权利要求23所述的显示设备,其中:
所述第一扫描驱动器包括彼此从属地耦接的n个级,n是大于1的自然数,并且
所述第二扫描驱动器和所述第三扫描驱动器中的每一个扫描驱动器包括彼此从属地耦接的k个级,k是小于n的自然数。
25.根据权利要求24所述的显示设备,其中,所述第三扫描驱动器被配置为将所述第三扫描信号供应至所述第i条第三扫描线,并且在延迟q个水平时段之后,所述第二扫描驱动器被配置为将所述第二扫描信号供应至所述第i条第二扫描线,并且所述第二扫描信号的脉冲宽度等于所述第三扫描信号的脉冲宽度,并且
其中,q是4或更大的自然数。
CN202010535194.0A 2019-06-12 2020-06-12 显示设备 Pending CN112086052A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190069637A KR102639309B1 (ko) 2019-06-12 2019-06-12 표시 장치
KR10-2019-0069637 2019-06-12

Publications (1)

Publication Number Publication Date
CN112086052A true CN112086052A (zh) 2020-12-15

Family

ID=73735006

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010535194.0A Pending CN112086052A (zh) 2019-06-12 2020-06-12 显示设备

Country Status (3)

Country Link
US (4) US11056043B2 (zh)
KR (2) KR102639309B1 (zh)
CN (1) CN112086052A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113140179A (zh) * 2021-04-12 2021-07-20 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
CN115331626A (zh) * 2022-09-07 2022-11-11 上海天马微电子有限公司 一种显示面板及显示装置
WO2023230790A1 (zh) * 2022-05-30 2023-12-07 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210086801A (ko) 2019-12-30 2021-07-09 삼성디스플레이 주식회사 표시 장치
EP4131228A4 (en) * 2020-03-27 2023-03-29 BOE Technology Group Co., Ltd. GRID ATTACK CIRCUIT, ATTACK METHOD AND DISPLAY BOARD
CN111724744A (zh) * 2020-07-14 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及显示装置
EP4191574A4 (en) * 2021-02-10 2024-04-03 Samsung Electronics Co., Ltd. DISPLAY DEVICE AND CONTROL METHOD THEREFOR
CN112951154A (zh) * 2021-03-16 2021-06-11 武汉华星光电半导体显示技术有限公司 像素驱动电路、显示面板及显示装置
CN113066435B (zh) * 2021-03-25 2022-07-12 京东方科技集团股份有限公司 像素驱动电路、显示面板和显示装置
CN113990236B (zh) * 2021-11-01 2023-09-01 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置
KR20230148892A (ko) 2022-04-18 2023-10-26 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100536235B1 (ko) * 2003-11-24 2005-12-12 삼성에스디아이 주식회사 화상 표시 장치 및 그 구동 방법
KR100965022B1 (ko) * 2006-02-20 2010-06-21 도시바 모바일 디스플레이 가부시키가이샤 El 표시 장치 및 el 표시 장치의 구동 방법
JP2008020675A (ja) * 2006-07-13 2008-01-31 Mitsubishi Electric Corp 画像表示装置
TW201021000A (en) * 2008-11-26 2010-06-01 Ind Tech Res Inst Driving method and display utilizing the same
KR101082167B1 (ko) * 2009-09-07 2011-11-09 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
US20140184484A1 (en) * 2012-12-28 2014-07-03 Semiconductor Energy Laboratory Co., Ltd. Display device
JP6012768B2 (ja) * 2013-01-21 2016-10-25 シャープ株式会社 表示装置、および表示装置におけるデータ処理方法
KR102150022B1 (ko) * 2014-05-27 2020-09-01 삼성디스플레이 주식회사 리페어 픽셀 회로 및 이를 포함하는 유기 발광 표시 장치
KR102257941B1 (ko) * 2014-06-17 2021-05-31 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102387392B1 (ko) 2015-06-26 2022-04-19 삼성디스플레이 주식회사 화소, 화소의 구동방법 및 화소를 포함하는 유기발광 표시장치
KR102509185B1 (ko) * 2015-09-25 2023-03-13 엘지디스플레이 주식회사 유기발광다이오드 표시 패널, 이를 구비하는 유기발광다이오드 표시 장치 및 이의 구동 방법
KR20180004370A (ko) 2016-07-01 2018-01-11 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
KR20180066338A (ko) * 2016-12-07 2018-06-19 삼성디스플레이 주식회사 표시 장치
KR102305442B1 (ko) 2017-03-30 2021-09-28 삼성디스플레이 주식회사 화소 및 이를 포함하는 유기 발광 표시 장치
KR102391474B1 (ko) * 2017-05-30 2022-04-28 삼성디스플레이 주식회사 표시 장치
KR102462008B1 (ko) * 2017-09-22 2022-11-03 삼성디스플레이 주식회사 유기 발광 표시 장치
CN107591124B (zh) * 2017-09-29 2019-10-01 上海天马微电子有限公司 像素补偿电路、有机发光显示面板及有机发光显示装置
KR102578210B1 (ko) * 2018-03-21 2023-09-13 삼성디스플레이 주식회사 유기 발광 표시 장치
CN108877674A (zh) * 2018-07-27 2018-11-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113140179A (zh) * 2021-04-12 2021-07-20 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
US12002423B2 (en) 2021-04-12 2024-06-04 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit, method for driving the same, and display panel
WO2023230790A1 (zh) * 2022-05-30 2023-12-07 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置
CN115331626A (zh) * 2022-09-07 2022-11-11 上海天马微电子有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
KR102639309B1 (ko) 2024-02-23
US11881148B2 (en) 2024-01-23
US11455938B2 (en) 2022-09-27
KR20200142645A (ko) 2020-12-23
US11056043B2 (en) 2021-07-06
US20230018432A1 (en) 2023-01-19
US20240233605A1 (en) 2024-07-11
US20200394950A1 (en) 2020-12-17
KR20240026477A (ko) 2024-02-28
US20210343227A1 (en) 2021-11-04

Similar Documents

Publication Publication Date Title
US20240233605A1 (en) Display device
US11869412B2 (en) Display device
US11270650B2 (en) Display device and driving method thereof
US11741885B2 (en) Display device having plurality of initialization power sources
KR20200142646A (ko) 표시 장치
US11462173B2 (en) Display device
US11205374B2 (en) Emission control driver stage and display device including the same
US11514840B2 (en) Light emission control driver and display device including the same
US11769449B2 (en) Pixel and display device having the same
US20230326413A1 (en) Scan driver and driving method thereof
US11195469B2 (en) Stage for a display device and scan driver having the same
CN219143765U (zh) 像素和显示装置
US11341902B2 (en) Display device and method of driving the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination