CN110781102A - 计算设备的信息存储、读取方法及共享虚拟介质承载芯片 - Google Patents

计算设备的信息存储、读取方法及共享虚拟介质承载芯片 Download PDF

Info

Publication number
CN110781102A
CN110781102A CN201911037341.5A CN201911037341A CN110781102A CN 110781102 A CN110781102 A CN 110781102A CN 201911037341 A CN201911037341 A CN 201911037341A CN 110781102 A CN110781102 A CN 110781102A
Authority
CN
China
Prior art keywords
virtual
memory
chip enable
information storage
reading method
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911037341.5A
Other languages
English (en)
Inventor
吴建元
王磊
陈锋
韩文报
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Wei Ruichaosuan Science And Technology Ltd
Original Assignee
Jiangsu Wei Ruichaosuan Science And Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Wei Ruichaosuan Science And Technology Ltd filed Critical Jiangsu Wei Ruichaosuan Science And Technology Ltd
Priority to CN201911037341.5A priority Critical patent/CN110781102A/zh
Publication of CN110781102A publication Critical patent/CN110781102A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/109Address translation for multiple virtual address spaces, e.g. segmentation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)

Abstract

本发明涉及信息处理技术,具体涉及一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片,如果由一个或多个处理单元所运行,则所述指令执行一种方法,包括:接收包括逻辑地址的存储器访问请求;利用虚拟芯片使能数据结构将虚拟芯片使能号码从所述逻辑地址转换为设备标识符并确定一个或多个操作参数;将虚拟地址转译为物理地址;以及使用所述设备标识符来使能可适用的存储器设备,路由所述存储器访问请求至所述可适用的存储器设备,并使所述可适用的存储器设备使用可适用的操作参数来运行所述存储器访问请求。

Description

计算设备的信息存储、读取方法及共享虚拟介质承载芯片
技术领域
本发明涉及信息处理技术,具体涉及一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片。
背景技术
各种类型的存储器设计为存储器中的大部分为可擦除和可编程的,并且通常将其称之为闪存(flash memory)。这样的存储器设备在其操作寿命期间可以承受有限数量的擦除循环。闪存能够承受并继续可靠地操作的擦除循环的数量可表示为存储器设备的耐久性(endurance)。通常,目前闪存设备的给定存储器单元在其不能可靠地操作之前,可擦除的次数在10,000到100,000之间。存储器设备的耐久性可取决于用于制造该设备的半导体工艺以及存储器设备的架构。
在各种常规电子设备中闪存是常见的。当超出了闪存的耐久性时,闪存和/或包含该闪存的电子设备的性能会受到不利的影响,或者其甚至可停止操作。因此,存在对诸如闪存的存储器设备的耐久性进行改进的持续需要。
此外,闪存设备有各种几何结构和大小、需要不同的ECC保护、使用不同的协议、操作在单数据速率(SDR)和/或双倍数据速率(DDR)模式。因此,存在对控制器接口进行改进以与不同的闪存设备进行协作的持续需要。
发明内容
本发明的目的是为了解决上述技术不足,提供了一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片。
为解决上述技术问题,本发明所采用的技术方案为:一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片,如果由一个或多个处理单元所运行,则所述指令执行一种方法,包括:接收包括逻辑地址的存储器访问请求;利用虚拟芯片使能数据结构将虚拟芯片使能号码从所述逻辑地址转换 为设备标识符并确定一个或多个操作参数;将虚拟地址转译为物理地址;以及使用所述设备标识符来使能可适用的存储器设备,路由所述存储器访问请求至所述可适用的存储器设备,并使所述可适用的存储器设备使用可适用的操作参数来运行所述存储器访问请求。
作为优选,使用损耗均衡算法来将所述虚拟地址转译为物理地址。
作为优选,发现多个存储器设备的每一者;确定每个所发现的存储器设备的操作参数;以及建立所述虚拟芯片使能数据结构,所述虚拟芯片使能数据结构将一个 或多个虚拟芯片使能号码映射至一个或多个所发现的存储器设备和相应存 储器设备的所述操作参数。
作为优选,其中所述虚拟芯片使能数据结构包括多个虚拟芯片使能条目,每个虚拟芯片使能条目 均包括虚拟芯片使能号码、设备标识符和所述相应存储器设备的操作参数。
作为优选,其中给定的虚拟芯片使能覆盖多个物理存储器设备。
作为优选,其中给定的多个虚拟芯片使能覆盖单个物理存储器设备。
本发明所达到的有益效果:本发明的计算设备的信息存储、读取方法及共享虚拟介质承载芯片用虚拟芯片使能数据结构将逻辑地址中的虚拟芯片使能号码(enablenumber)转换为物理芯片使能。还从虚拟芯片使能数据结构中确定一个或多个操作参数。然后将虚拟地址转译为物理地址。之后,可使用物理芯片使能来使能可适用的存储器设备,并且可将存储器访问请求路由至可适用的存储器设备,在其上使用可适用的操作参数运行该存储器访问请求。
附图说明
图1示出根据本技术一个实施例的,示范性块可编程存储器设备的框图。
图2示出根据本技术一个实施例的,示范性电子设备的框图。
图3A和3B示出根据本技术一个实施例的,芯片使能虚拟化的方法的流程图。
具体实施方式
下面结合附图对本发明作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
如图所示:一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片,如果由一个或多个处理单元所运行,则所述指令执行一种方法,包括:接收包括逻辑地址的存储器访问请求;利用虚拟芯片使能数据结构将虚拟芯片使能号码从所述逻辑地址转换 为设备标识符并确定一个或多个操作参数;将虚拟地址转译为物理地址;以及使用所述设备标识符来使能可适用的存储器设备,路由所述存储器访问请求至所述可适用的存储器设备,并使所述可适用的存储器设备使用可适用的操作参数来运行所述存储器访问请求;使用损耗均衡算法来将所述虚拟地址转译为物理地址;发现多个存储器设备的每一者;确定每个所发现的存储器设备的操作参数;以及建立所述虚拟芯片使能数据结构,所述虚拟芯片使能数据结构将一个 或多个虚拟芯片使能号码映射至一个或多个所发现的存储器设备和相应存 储器设备的所述操作参数;其中所述虚拟芯片使能数据结构包括多个虚拟芯片使能条目,每个虚拟芯片使能条目 均包括虚拟芯片使能号码、设备标识符和所述相应存储器设备的操作参数;其中给定的虚拟芯片使能覆盖多个物理存储器设备;其中给定的多个虚拟芯片使能覆盖单个物理存储器设备。
本发明的计算设备的信息存储、读取方法及共享虚拟介质承载芯片用虚拟芯片使能数据结构将逻辑地址中的虚拟芯片使能号码(enable number)转换为物理芯片使能。还从虚拟芯片使能数据结构中确定一个或多个操作参数。然后将虚拟地址转译为物理地址。之后,可使用物理芯片使能来使能可适用的存储器设备,并且可将存储器访问请求路由至可适用的存储器设备,在其上使用可适用的操作参数运行该存储器访问请求。
参考图1,示出根据本技术一个实施例的示范性的块可编程存储器设备。示范性存储器设备230可以是闪存设备或类似设备。块可编程存储器设备包括大量排列成阵列的存储器单元。可以将存储器单元的阵列排列于一个或多个逻辑单元(LUN)110中。每个LUN 110均包括存储器单元的交织的物理块120的集合。每个物理块120均包括多个页面130(例如,指定数目的存储单元)。在一种实现方案中,物理块120可包括2的幂次方的页面(例如,32的倍数个页面)。存储器单元的页面130可包括2的幂次方的存储器单元(例如,存储8的倍数个比特)。页面大小可以从2千字节到512兆字节或者更大,并且典型地为4千字节至64千字节。每个存储器单元典型地存储一个或多个比特。例如,单层单元(single-level cell,SLC)存储一个比特的数据,而多层单元(multiple-level cell,MLC)可存储两个或更多个比特的数据。
闪存这样的电路和存储器单元架构使得新的数据写到闪存230的已擦除的物理块120。通常,如果数据将被写到已经包含数据的物理块120,那么该物理块120必须在新的数据被编程之前被擦除。如果直接从软件对闪存230的块120进行访问和写入,则非统一的地址模式可导致跨存储器230的多个物理块120的不规则数量的擦除。例如,如果在一个地址的存储器被持续地写,那么擦除的数量将最终超出给定物理块120的耐久性限度。超出块120的耐久性限度将缩短闪存设备230的操作寿命。
现参考图2,示出根据本技术一个实施例的示范性电子设备。电子设备210可以是计算机、笔记本计算机、蜂窝电话、智能电话、便携式音乐播放器(例如,MP3播放器)、个人数字助理、上网本计算机、电子书、游戏控制台、便携式游戏机、机顶盒、***、导航***、数字录像机(例如,DVR)、服务器计算机和/或等等。
电子设备210包括一个或多个处理单元220、***存储器230、存储器控制器240和多个块可编程存储器设备250,通过一个或多个通信总线260通信耦合。电子设备210还可包括其他电路,诸如输入/输出设备270等等。在一个实现方案中,多个块可编程存储器设备250可以是闪存设备。闪存设备可以是开放式NAND闪存接口(ONFI)兼容设备。在一个实现方案中,存储器控制器240可以使能对***存储器230、块可编程存储器设备250以及电子设备210的其他存储器设备的访问。在另一个实现方案中,电子设备210可以包括多个存储器控制器,其中存储器控制器中的一个为专用的块可编程存储器控制器240。一个或多个块可编程存储器设备250可以位于电子设备210的内部或外部。存储器控制器240可以是电子设备210的一个或多个其他电路的一部分,或者可以是一个分立设备。例如,存储器控制器可以是一个或多个存储器设备、一个或多个处理器、一个或多个其他电路(例如,北桥芯片、图形处理单元)的一部分和/或可以是单独的专用控制器。
一个或多个块可编程存储器设备250可以具有不同的操作参数。例如,闪存设备可以具有不同的存储容量(例如,页面、块、空余(spare)块)、具有不同的计时需求、使用不同的协议、需要不同的错误校正码(error correcting code,ECC)保护、操作在单数据速率(SDR)或双倍数据速率(DDR)模式,可以是单层单元(SLC)或多层单元(MLC)设备和/或诸如此类。相同的电子设备210,有时候可以采用一种或多种类型的块可编程存储器设备250加以制造,而在另一个时间可以采用用一种或多种不同类型的块可编程存储器设备加以制造。存储器控制器240也可以被利用在具有相同或不同的块可编程存储器设备的其他电子设备中。
虽然这里参考块可编程存储器设备以及更具体地参考闪存设备对本技术的实施例进行描述,然而本技术的实施例也可采用任意其他集成电路(IC)存储器设备实践。本技术的实施例可以与多个集成电路存储器设备一起使用,其中存储器设备可以具有非均匀操作参数。
存储器控制器240可以通过一种或多种方式实施,诸如硬件、固件和/或计算设备可读指令(例如,软件)以及处理单元(例如,微控制器),其中计算设备可读指令当由处理单元运行时,使得处理单元执行包括芯片使能(chip enable,CE)虚拟化的一个或多个进程。在一个实现方案中,存储器控制器240是非易失性存储器主机控制器接口(NVMCHI)。
存储器控制器240实施芯片使能的虚拟化以支持对多个块可编程存储器设备250的抽象,所述多个块可编程存储器设备250可以是彼此相同的或不同的。存储器控制器240执行对虚拟芯片使能(CE)而非对物理芯片使能的操作。虚拟芯片使能(VCE)可在VCE数据结构280中指定,该VCE数据结构280由存储器控制器240在最初的发现过程之后编程。每个VCE条目均可包括VCE号码(例如,标签)、设备标识符和块可编程存储器设备的一个或多个操作参数。设备标识符可识别物理的或逻辑的设备,或者设备的物理的或逻辑的分区。例如,可解码设备标识符以选择设备的物理芯片使能(CD)引脚来选择设备内的逻辑单元(LUN)和/或诸如此类。给定的VCE可覆盖多个物理存储器设备。另外,两个VCE可覆盖单个物理存储器设备。因此,虚拟芯片使能可以与一个或多个块可编程存储器设备的一个或多个逻辑或物理分区相关联。块可编程存储器设备250的操作参数可包括关于引脚映射、几何结构(例如,页面大小、扇区(sector)大小、逻辑单元的数量、每逻辑单元中块的数量、每块中页面的数量等等)、ECC保护的级别、协议使用和/或诸如此类的信息。在一个实现方案中,存储器控制器的固件操作虚拟芯片使能(VCE)作为逻辑目标,而存储器控制器的硬件强制执行正确的路由和功能。
诸如非易失性存储器主机接口控制器(NVMHCI)的存储器控制器可向给操作***(OS)呈现端口的概念以呈现单个存储实体。因此,芯片使能的虚拟化有利地允许将非均匀块可编程存储器设备分组到单个NVMHCI端口中。
在示范性实现方案中,电子设备在同一个闪存裸片(die)上既可以包括多层单元(MLC)也可以包括单层单元(SLC)。闪存的类型由地址确定。然而,损耗均衡算法典型地对全部芯片使能(CE)或逻辑单元(LUN)进行操作。芯片使能的虚拟化允许损耗均衡算法跨多个非均匀块可编程存储器设备得以应用。芯片使能的虚拟化允许对同一级别的抽象层进行维护,而不管闪存设备物理上是如何分区的。在芯片使能虚拟化技术中,当呈现给存储器控制器时,可以将单个物理芯片使能***为分开的完全独立的虚拟芯片使能。存储器控制器利用虚拟芯片使能数据结构以应用正确的ECC、大小操作等等来访问多层单元和单层单元分区,而无需操作***必须知道闪存设备的相应参数。在另一个实现方案中,芯片使能的虚拟化重映射向存储器控制器提供了对多于所具有的硬件资源的芯片使能进行管理的方式。
现在参考图3A和3B,示出根据本技术的一个实施例的芯片使能虚拟化的方法。该方法可体现在计算设备可读指令中,所述计算设备可读指令存储在一个或多个计算设备可读介质(例如,存储器)上,如果由处理单元所运行,则执行包括芯片使能(CE)虚拟化的一个或多个进程。该方法也可在硬件和/或固件中实施。该方法包括设置阶段和存储器访问阶段。在设置阶段中,在305,发现多个块可编程存储器设备的每一者。在一个实现方案中,电子设备的存储器控制器发现电子设备的多个块可编程存储器设备的每一者。在310,为每个所发现的块可编程存储器设备确定操作参数。在一个实现方案中,存储器控制器确定每个块可编程存储器设备的操作参数。块可编程存储器设备的操作参数可包括关于引脚映射、页面大小、扇区大小、逻辑单元数量、每逻辑单元中块的数量、每块中页面的数量、ECC保护的级别、协议使用和/或诸如此类的信息。在315,建立虚拟芯片使能(VCE)数据结构。在一个实现方案中,存储器控制器建立虚拟芯片使能(VCE)数据结构。虚拟芯片使能(VCE)数据结构包括用于一个或多个所发现的块可编程存储器设备的一个或多个虚拟芯片使能(VCE)条目。每个虚拟芯片使能(VCE)条目均可包括VCE号码(例如,标签)、设备标识符、和相应的块可编程存储器设备的一个或多个操作参数。设备标识符可识别物理或逻辑设备,或者设备的物理或逻辑分区。
设置阶段完成之后,存储器控制器可操作在存储器访问阶段。在存储器访问阶段中,在320,接收包括逻辑地址的存储器访问请求。存储器访问请求可由存储器控制器从运行在电子设备上的应用程序或操作***所接收。在325,将逻辑地址中的VCE号码转换为一个或多个闪存设备的设备标识符,并且使用虚拟芯片使能数据结构来确定用于相应的物理存储器设备的可适用的操作参数。在一个实现方案中,闪存控制器使用虚拟芯片使能数据结构将VCE号码转换为芯片使能并确定可适用的操作参数。在330,将逻辑地址转译为物理地址。可以使用给定的损耗均衡算法来将逻辑地址转译为跨一个或多个物理或逻辑设备的物理地址。在一个实现方案中,存储器控制器还利用页面表、转译后备缓冲区和/或诸如此类来将逻辑地址转译为物理地址。在335,使用物理芯片使能来使能可适用的块可编程存储器设备,将存储器访问命令路由至可适用的存储器设备,并且之后该可适用的存储器设备使用可适用的操作参数运行存储器访问请求。在一个实现方案中,存储器控制器使用设备标识符来使能可适用的块可编程存储器设备,路由存储器访问命令至可适用的存储器设备,并且使可适用的存储器设备使用可适用的操作参数运行存储器访问请求。
虚拟芯片使能是这样的构造,其有利地包括对应于用于存储器控制器的唯一目标的属性。可以利用这些属性以访问相应的存储器设备、实施损耗均衡算法、为非易失性存储器主机控制接口(NVMHCI)的操作做好准备等等。这些实施例有利地允许以不同速率、协议标准和/或诸如此类运行的块可编程存储器设备在***上混合和匹配。
以上仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。

Claims (6)

1.一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片,其特征在于:如果由一个或多个处理单元所运行,则所述指令执行一种方法,包括:接收包括逻辑地址的存储器访问请求;利用虚拟芯片使能数据结构将虚拟芯片使能号码从所述逻辑地址转换 为设备标识符并确定一个或多个操作参数;将虚拟地址转译为物理地址;以及使用所述设备标识符来使能可适用的存储器设备,路由所述存储器访问请求至所述可适用的存储器设备,并使所述可适用的存储器设备使用可适用的操作参数来运行所述存储器访问请求。
2.根据权利要求1所述的计算设备的信息存储、读取方法及共享虚拟介质承载芯片,其特征在于:使用损耗均衡算法来将所述虚拟地址转译为物理地址。
3.根据权利要求1所述的计算设备的信息存储、读取方法及共享虚拟介质承载芯片,其特征在于:发现多个存储器设备的每一者;确定每个所发现的存储器设备的操作参数;以及建立所述虚拟芯片使能数据结构,所述虚拟芯片使能数据结构将一个 或多个虚拟芯片使能号码映射至一个或多个所发现的存储器设备和相应存 储器设备的所述操作参数。
4.根据权利要求3所述的计算设备的信息存储、读取方法及共享虚拟介质承载芯片,其特征在于:其中所述虚拟芯片使能数据结构包括多个虚拟芯片使能条目,每个虚拟芯片使能条目 均包括虚拟芯片使能号码、设备标识符和所述相应存储器设备的操作参数。
5.根据权利要求3所述的计算设备的信息存储、读取方法及共享虚拟介质承载芯片,其特征在于:其中给定的虚拟芯片使能覆盖多个物理存储器设备。
6.根据权利要求3所述的计算设备的信息存储、读取方法及共享虚拟介质承载芯片,其特征在于:其中给定的多个虚拟芯片使能覆盖单个物理存储器设备。
CN201911037341.5A 2019-10-29 2019-10-29 计算设备的信息存储、读取方法及共享虚拟介质承载芯片 Pending CN110781102A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911037341.5A CN110781102A (zh) 2019-10-29 2019-10-29 计算设备的信息存储、读取方法及共享虚拟介质承载芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911037341.5A CN110781102A (zh) 2019-10-29 2019-10-29 计算设备的信息存储、读取方法及共享虚拟介质承载芯片

Publications (1)

Publication Number Publication Date
CN110781102A true CN110781102A (zh) 2020-02-11

Family

ID=69387287

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911037341.5A Pending CN110781102A (zh) 2019-10-29 2019-10-29 计算设备的信息存储、读取方法及共享虚拟介质承载芯片

Country Status (1)

Country Link
CN (1) CN110781102A (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102782660A (zh) * 2009-12-31 2012-11-14 辉达公司 芯片使能的虚拟化
CN102792284A (zh) * 2009-12-30 2012-11-21 辉达公司 存储器设备耗损均衡技术

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102792284A (zh) * 2009-12-30 2012-11-21 辉达公司 存储器设备耗损均衡技术
CN102782660A (zh) * 2009-12-31 2012-11-14 辉达公司 芯片使能的虚拟化

Similar Documents

Publication Publication Date Title
US9594675B2 (en) Virtualization of chip enables
US8966165B2 (en) Translation layer in a solid state storage device
US8131911B2 (en) Data writing method, and flash storage system and controller using the same
US11288019B2 (en) Memory management method and storage controller
US11249897B2 (en) Data storage device and operating method thereof
US9021218B2 (en) Data writing method for writing updated data into rewritable non-volatile memory module, and memory controller, and memory storage apparatus using the same
CN107590080B (zh) 映射表更新方法、存储器控制电路单元及存储器存储装置
TWI698749B (zh) 資料儲存裝置與資料處理方法
JP2013544414A (ja) トランザクションログの復元
US20200057725A1 (en) Data storage device and operating method thereof
US20200218653A1 (en) Controller, data storage device, and operating method thereof
CN102792284A (zh) 存储器设备耗损均衡技术
KR20200059936A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
US20230031745A1 (en) Memory system and controller of memory system
CN113515466B (zh) 用于多内核之间动态逻辑块地址分布的***和方法
US11586379B2 (en) Memory system and method of operating the same
US8832358B2 (en) Data writing method, memory controller and memory storage apparatus
CN110781102A (zh) 计算设备的信息存储、读取方法及共享虚拟介质承载芯片
US7773433B2 (en) Method for managing a non-volatile memory in a smart card
KR20210028405A (ko) 서치 회로 및 컨트롤러
US11188265B2 (en) Method for performing storage space management, associated data storage device, and controller thereof
CN110162493A (zh) 存储器管理方法及使用所述方法的储存控制器
US11294587B2 (en) Data storage device capable of maintaining continuity of logical addresses mapped to consecutive physical addresses, electronic device including the same, and method of operating the data storage device
US8423708B2 (en) Method of active flash management, and associated memory device and controller thereof
CN110908592A (zh) 存储器管理方法以及存储控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200211

RJ01 Rejection of invention patent application after publication